掌桥专利:专业的专利平台
掌桥专利
首页

针对龙芯2K0500搭配YT8521的RGMII信号调优方法

文献发布时间:2024-01-17 01:18:42


针对龙芯2K0500搭配YT8521的RGMII信号调优方法

技术领域

本发明涉及服务器监控和控制技术领域,具体地说是针对龙芯2K0500搭配YT8521的RGMII信号调优方法。

背景技术

随着我国信息技术的快速发展,信息安全问题日益凸显,加强信息安全建设刻不容缓,为了推动并保障我国信息安全建设,对信息安全产品的国产化要求越来越迫切。

随着国际形势的变化及特殊应用领域的需求,对数据安全性及存储设备的自主可控需求日益显著,尤其是国内政府、金融、军工、通信等特殊领域,在数据处理、存储等方面,对系统关键软硬件的自主可控及数据的可靠性需求日益显著,在一些特殊行业及应用领域已逐步开始国产化的替代。

BMC是高性能计算、存储及交换必不可少的一部分,国内服务器厂商主要包括:浪潮、曙光、联想等,他们绝大多数的服务器产品都在使用Aspeed BMC芯片+AMI BMC固件的组合来对服务器进行状态监控和远程控制。为了使国产服务器真正可控,研发龙芯2K0500+YT8521十分迫切。

发明内容

本发明的技术任务是针对以上不足之处,提供针对龙芯2K0500搭配YT8521的RGMII信号调优方法,能够基于2K0500+YT8521实现1000BASE-T IEEE 802.3时调优RGMII时序。

本发明解决其技术问题所采用的技术方案是:

针对龙芯2K0500搭配YT8521的RGMII信号调优方法,对于龙芯2K0500搭配YT8521进行RGMII信号调优,基于硬件设计原理图和PCB走线,根据实测参数自建V/I、V/T数据,自建MAC和PHY仿真模型,根据仿真结果调整PCB走线长度和走线路径;具体如下:

基于既有龙芯2K0500平台,在2K0500芯片RGMII信号RXD(0:3)、RXC、RX_CTL的pin上通过示波器检测信号波形,逐步调节信号驱动电压V并记录;在YT8521SH芯片RGMII信号TXD(0:3)、TXC、TX_CTL的pin上通过示波器检测信号波形,逐步调节信号驱动电压V并记录,通过检测信号估算V/I、V/T数据,建立MAC和PHY仿真模型;

通过仿真软件仿真信号,使得PCB走线时的时钟相对数据线延迟1.5-2ns;RGMII时序建立、保持时间合规,如果不合规,调整PCB走线长度和走线路径再次仿真,直到合规。

随着信息技术的快速发展及当今国际形势的变化,对自主可控、海量数据计算与存储的综合需求日益显著,一些特殊行业及应用领域已开始进行国产化设备的替代,跟进国产关键软硬件技术的发展,龙芯2K0500是最新一款高集成度、国产化程度高的处理器芯片,主要面向工控互联网应用、打印终端、BMC等应用场景,支持GMAC接口;

裕太微电子YT8521S是一款高度集成的以太网收发器,符合10BASE Te、100BASE-TX和1000BASE-T IEEE 802.3标准;

龙芯2K0500支持GMAC,但是在适配裕太微电子YT8521S需要调整RGMII信号时序以达到合规标准。

本方法基于龙芯2K0500+YT8521组合,结合RGMII规范,设计了调优RGMII时序的方法,RGMII时序调整是保证1000BASE-T正常工作的必要条件。

优选的,所述龙芯2K0500平台通过RGMII与YT8521SH相连接,经过网络变压器通过金手指和主板连接,输出1000BASE-T网络。

进一步的,所述2K0500芯片PCIE0×1、UART、PWM×8、TACH×8、VGA、I2C×9、USB×2、GPIO×20、LPC、INT×2、SPI2通过金手指和主板相连;

2K0500芯片板载EJTAG,通过金手指在主板输出。

进一步的,所述2K0500芯片板载2颗DDR3颗粒8Gb;通过SPI0连接1颗1Gb NorFlash。

进一步的,所述2K0500芯片板载RTC纽扣电池,板载WDT。

优选的,所述仿真软件包括ADS、Siwave。

本发明还要求保护针对龙芯2K0500搭配YT8521的信号调优系统,该系统基于龙芯2K0500平台实现龙芯2K0500+YT8521进行RGMII信号的调优,

所述龙芯2K0500平台通过RGMII与YT8521SH相连接,经过网络变压器通过金手指和主板连接,输出1000BASE-T网络;

该系统通过上述的针对龙芯2K0500搭配YT8521的RGMII信号调优方法实现龙芯2K0500+YT8521的RGMII信号的调优。

进一步的,2K0500芯片PCIE0×1、UART、PWM×8、TACH×8、VGA、I2C×9、USB×2、GPIO×20、LPC、INT×2、SPI2通过金手指和主板相连;

2K0500芯片板载EJTAG,通过金手指在主板输出;

2K0500芯片板载DDR3颗粒,并通过SPI0连接1Gb Nor Flash;

2K0500芯片板载RTC纽扣电池,板载WDT。

本发明还要求保护针对龙芯2K0500搭配YT8521的信号调优装置,2K0500芯片通过RGMII与YT8521SH芯片相连接,经过网络变压器通过金手指和主板连接,输出1000BASE-T网络;

该装置实现上述的针对龙芯2K0500搭配YT8521的RGMII信号调优方法。

进一步的,所述2K0500芯片PCIE0×1、UART、PWM×8、TACH×8、VGA、I2C×9、USB×2、GPIO×20、LPC、INT×2、SPI2通过金手指和主板相连;

2K0500芯片板载EJTAG,通过金手指在主板输出;

2K0500芯片板载DDR3颗粒,并通过SPI0连接1Gb Nor Flash;

2K0500芯片板载RTC纽扣电池,板载WDT。

本发明的针对龙芯2K0500搭配YT8521的RGMII信号调优方法与现有技术相比,具有以下有益效果:

针对背景技术中的问题,本发明实现基于龙芯2K0500+YT8521组合的RGMII信号的调优,结合RGMII规范,设计了调优RGMII时序的方法,RGMII时序调整保证了1000BASE-T的正常工作,实现国产服务器真正可控。

附图说明

图1是本发明实施例提供的龙芯2K0500平台Block Diagram示图。

具体实施方式

下面结合附图和具体实施例对本发明作进一步说明。

本发明实施例提供了一种针对龙芯2K0500搭配YT8521的RGMII信号调优方法,对于龙芯2K0500搭配YT8521进行RGMII信号调优,基于硬件设计原理图和PCB走线,根据实测参数自建V/I、V/T数据,自建MAC和PHY仿真模型,根据仿真结果调整PCB走线长度和走线路径;具体如下:

基于既有龙芯2K0500平台,在2K0500芯片RGMII信号RXD(0:3)、RXC、RX_CTL的pin上通过示波器检测信号波形,逐步调节信号驱动电压V并记录;在YT8521SH芯片RGMII信号TXD(0:3)、TXC、TX_CTL的pin上通过示波器检测信号波形,逐步调节信号驱动电压V并记录,通过检测信号估算V/I、V/T数据,建立MAC和PHY仿真模型。

通过ADS、Siwave等仿真软件仿真信号,使得PCB走线时的时钟相对数据线延迟1.5-2ns;RGMII时序建立、保持时间合规,如果不合规,调整PCB走线长度和走线路径再次仿真,直到合规。

如图1所示,所述龙芯2K0500平台通过RGMII与YT8521SH相连接,经过网络变压器通过金手指和主板连接,输出1000BASE-T网络。

2K0500芯片PCIE0×1、UART、PWM×8、TACH×8、VGA、I2C×9、USB×2、GPIO×20、LPC、INT×2、SPI2通过金手指和主板相连;

2K0500芯片板载EJTAG,通过金手指在主板输出。

2K0500芯片板载2颗DDR3颗粒8Gb;通过SPI0连接1颗1Gb Nor Flash。

2K0500芯片板载RTC纽扣电池,板载WDT。

本方法基于龙芯2K0500+YT8521组合,结合RGMII规范,设计了调优RGMII时序的方法,RGMII时序调整是保证1000BASE-T正常工作的必要条件。

本发明实施例还提供一种针对龙芯2K0500搭配YT8521的信号调优系统,该系统基于龙芯2K0500平台实现龙芯2K0500+YT8521进行RGMII信号的调优,

所述龙芯2K0500平台通过RGMII与YT8521SH相连接,经过网络变压器通过金手指和主板连接,输出1000BASE-T网络;

该系统通过上述实施例所述的针对龙芯2K0500搭配YT8521的RGMII信号调优方法实现龙芯2K0500+YT8521的RGMII信号的调优:

基于既有龙芯2K0500平台,在2K0500芯片RGMII信号RXD(0:3)、RXC、RX_CTL的pin上通过示波器检测信号波形,逐步调节信号驱动电压V并记录;在YT8521SH芯片RGMII信号TXD(0:3)、TXC、TX_CTL的pin上通过示波器检测信号波形,逐步调节信号驱动电压V并记录,通过检测信号估算V/I、V/T数据,建立MAC和PHY仿真模型;

通过ADS、Siwave等仿真软件仿真信号,使得PCB走线时的时钟相对数据线延迟1.5-2ns;RGMII时序建立、保持时间合规,如果不合规,调整PCB走线长度和走线路径再次仿真,直到合规。

2K0500芯片PCIE0×1、UART、PWM×8、TACH×8、VGA、I2C×9、USB×2、GPIO×20、LPC、INT×2、SPI2通过金手指和主板相连;

2K0500芯片板载EJTAG,通过金手指在主板输出;

2K0500芯片板载2颗DDR3颗粒8Gb;通过SPI0连接1颗1Gb Nor Flash。

2K0500芯片板载RTC纽扣电池,板载WDT。

本发明实施例还提供一种针对龙芯2K0500搭配YT8521的信号调优装置,2K0500芯片通过RGMII与YT8521SH芯片相连接,经过网络变压器通过金手指和主板连接,输出1000BASE-T网络;

所述2K0500芯片PCIE0×1、UART、PWM×8、TACH×8、VGA、I2C×9、USB×2、GPIO×20、LPC、INT×2、SPI2通过金手指和主板相连;

2K0500芯片板载EJTAG,通过金手指在主板输出;

2K0500芯片板载2颗DDR3颗粒8Gb;通过SPI0连接1颗1Gb Nor Flash。

2K0500芯片板载RTC纽扣电池,板载WDT。

该装置实现上述实施例所述的针对龙芯2K0500搭配YT8521的RGMII信号调优方法。

通过上面具体实施方式,所述技术领域的技术人员可容易的实现本发明。但是应当理解,本发明并不限于上述的具体实施方式。在公开的实施方式的基础上,所述技术领域的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。

除说明书所述的技术特征外,均为本专业技术人员的已知技术。

相关技术
  • 一种基于龙芯平台的系统性能调优方法和装置
  • 针对销售终端的个性化鲜花智能搭配系统及搭配方法
技术分类

06120116123113