掌桥专利:专业的专利平台
掌桥专利
首页

显示装置及其驱动方法

文献发布时间:2024-07-23 01:35:12


显示装置及其驱动方法

技术领域

本申请涉及显示技术领域,尤其涉及一种显示装置及其驱动方法。

背景技术

有机发光二极管装置具有主动发光、对比度高、响应速度快、低能耗以及轻薄等优点。然而,有机发光二极管装置在显示过程中会出现线形串扰问题,极大地影响显示效果。

因此,如何改善线形串扰问题以改善显示效果是需要解决的技术问题。

发明内容

本申请提供一种显示装置及其驱动方法,以改善显示装置在显示过程中的线形串扰问题,改善显示装置的显示效果。

第一方面,本申请提供一种显示装置,包括:

多条扫描线;

多条数据线,与多条所述扫描线绝缘地相交;

多个像素,所述像素与所述扫描线以及所述数据线连接;

行驱动电路,被配置为对多条所述扫描线依次施加扫描信号,所述行驱动电路向每条所述扫描线输出所述扫描信号的时长为一个水平周期,所述扫描信号包括在关断周期的关断扫描信号和在导通周期的导通扫描信号,所述关断扫描信号转换至所述导通扫描信号时具有第一起始转换点;以及

列驱动电路,被配置为在一个所述水平周期的第一水平时段施加第一数据信号,并在所述第一水平时段之后的第二水平时段施加第二数据信号至多条所述数据线,所述第二水平时段与所述导通周期重叠,所述关断周期与所述第一水平时段和所述第二水平时段重叠,在一个所述水平周期中所述第一数据信号转换至所述第二数据信号时具有位于所述第一起始转换点之前的第二起始转换点,在一个所述水平周期中所述第一起始转换点与所述第二起始转换点之间的时间差为前置时间;

其中,所述显示装置显示一帧画面的过程中,至少两个不同的所述水平周期的前置时间互相不同。

在一些实施例中,所述显示装置还包括:

第一电源信号线,所述第一电源信号线与所述数据线绝缘地相交,所述第一电源信号线与所述像素连接;以及

电源芯片,与所述第一电源信号线连接;

其中,多条所述扫描线包括第一扫描线和第二扫描线,所述第一扫描线与所述电源芯片之间的距离大于所述第二扫描线与所述电源芯片之间的距离;所述第一扫描线对应的一个所述水平周期的前置时间,大于所述第二扫描线对应的一个所述水平周期的前置时间。

在一些实施例中,在所述第一扫描线对应的一个所述水平周期中所述列驱动电路施加所述第一数据信号对应的第一水平时段的时长,小于在所述第二扫描线对应的一个所述水平周期中所述列驱动电路施加所述第一数据信号对应的第一水平时段的时长;

所述行驱动电路施加至相邻所述扫描线的导通扫描信号的导通周期的时间差等于所述水平周期。

在一些实施例中,在一个所述水平周期中,所述前置时间的时长与所述第二水平时段的时长的比值大于或等于1/20且小于或等于1/2。

在一些实施例中,在一个所述水平周期中,所述前置时间的时长与所述导通周期的时长的加和小于所述第二水平时段的时长。

在一些实施例中,所述导通周期的时长与所述第二水平时段的时长的比值大于或等于0.6且小于1。

在一些实施例中,在一个所述水平周期中,所述第一水平时段的时长小于所述第二水平时段的时长。

在一些实施例中,在一个水平周期中,所述第二水平时段的时长与所述水平周期的时长的比值大于0.5且小于或等于0.9。

在一些实施例中,所述像素包括:

驱动晶体管,所述驱动晶体管的源极和漏极中的一者与所述第一电源信号线连接;

写入晶体管,所述写入晶体管的源极和漏极连接于所述驱动晶体管的源极和漏极中的一者与所述数据线之间,所述写入晶体管的栅极与所述扫描线连接;

发光器件,连接于所述写入晶体管的源极和漏极中的另一者与第二电源信号线之间;以及

电容器,所述电容器的两个极板连接于所述第一电源信号线与所述驱动晶体管的栅极之间。

第二方面,本申请提供一种显示装置的驱动方法,所述显示装置包括多条扫描线、多条数据线、多个像素、行驱动电路以及列驱动电路,多条所述数据线与多条所述扫描线绝缘地相交,所述像素与所述扫描线以及所述数据线连接;所述驱动方法包括:

行驱动电路对多条所述扫描线依次施加扫描信号,所述行驱动电路向每条所述扫描线输出所述扫描信号的时长为一个水平周期,所述扫描信号包括在关断周期的关断扫描信号和在导通周期的导通扫描信号,所述关断扫描信号转换至所述导通扫描信号时具有第一起始转换点;以及

列驱动电路在一个所述水平周期的第一水平时段施加第一数据信号,并在所述第一水平时段之后的第二水平时段施加第二数据信号至多条所述数据线,所述第二水平时段与所述导通周期重叠,所述关断周期与所述第一水平时段和所述第二水平时段重叠,所述第一数据信号转换至所述第二数据信号时具有位于所述第一起始转换点之前的第二起始转换点,在一个所述水平周期中所述第一起始转换点与所述第二起始转换点之间的时间差为前置时间;所述显示装置显示一帧画面的过程中,至少两个不同的所述水平周期的前置时间互相不同。

在本申请的一些实施例的显示装置及其驱动方法中,显示装置显示一帧画面的过程中,至少两个不同的水平周期的前置时间互相不同,有利于在不同水平周期中为恢复能力不同的信号提供不同的恢复时间,改善由于信号耦合导致的线形串扰问题。

附图说明

图1为相关技术中显示面板显示时出现线串扰画面的结构示意图;

图2为本申请提供的一些实施例的显示装置的结构示意图;

图3为本申请提供的另一些实施例的显示装置的结构示意图;

图4为本申请提供的一些实施例的显示装置的像素的电路示意图;

图5为本申请提供的一些实施例的像素的驱动时序图;

图6为本申请提供的一些实施例的显示装置的驱动方法的流程图。

附图标记如下:

100,显示装置;200,显示面板;200a,显示区;

11,扫描线;11a,第一扫描线;11b,第二扫描线;

12,数据线;

13,第一电源信号线;VDD,第一电源电压;VSS,第二电源电压;

14,像素;141,像素驱动电路;142,发光器件;T1,驱动晶体管;T2,写入晶体管;T3,补偿晶体管;T4,初始化晶体管;T5,第一发光控制晶体管;T6,第二发光控制晶体管;T7,第一复位晶体管;T8,第二复位晶体管;Cst,电容器;

151,电源芯片;152,行驱动电路;153,列驱动电路;

TP1,第一水平时段;TP2,第二水平时段;

Vdata,数据信号;Vdata1,第一数据信号;Vdata2,第二数据信号;

Ton,导通周期;Toff,关断周期;Von,导通扫描信号;Voff,关断扫描信号;

x,第一方向;y,第二方向。

具体实施方式

下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

请参照图1所示,其为相关技术中显示面板显示时出现线串扰画面的结构示意图。显示面板显示的画面同时具有暗显示区域(包括显示区域A1、A2以及A3)和亮显示区域(包括显示区域B1、B2、B3以及B4)时,在暗显示区域与亮显示区域的交界处,会出现亮线或暗线,例如,在交界处L1的位置出现亮线,在交界处L2的位置出现暗线,亮线或暗线均为线形串扰。并且,在不同区域有多个亮线或暗线时,不同区域的亮线(例如交界处L1与L3)的亮度之间也有差异,不同区域的暗线的亮度之间也有差异。

针对相关技术中的问题,经过分析发现,在暗显示区域与亮显示区域的交界处会出现数据信号的跳变,数据信号的跳变对正电源信号的耦合影响驱动发光器件发光的像素电路中驱动晶体管的栅极的电位,进而造成上述线形串扰。并且,正电源信号在被耦合之后会恢复,而不同区域的电源信号线与正电源信号输入端的距离不同,导致不同区域的正电源信号的恢复时间有差异,导致不同区域的线形串扰也有差异,即显示面板出现线形串扰不均的问题。

基于上述分析,本申请的一些实施例设置不同的前置时间来抵消数据信号跳变导致的耦合而造成的不同线形串扰问题。以下结合具体实施例对本申请的技术方案进行详述。

请参照图2和图3所示,图2为本申请提供的一些实施例的显示装置的结构示意图,图3为本申请提供的另一些实施例的显示装置的结构示意图。

显示装置100包括显示面板200、行驱动电路152以及列驱动电路153。显示面板200包括多条扫描线11、多条数据线12以及多个像素14。显示面板200具有显示区200a,多个像素14在显示区200a沿行方向和列方向阵列地排布。多条数据线12与多条扫描线11在显示区200a绝缘地相交。

多条扫描线11沿第一方向x排布。多条扫描线11包括第一扫描线11a和第二扫描线11b。

多条数据线12沿第二方向y排布。第一方向x与第二方向y相交。具体地,第一方向x与第二方向y垂直,但不限于此。

一个像素14设置于相邻扫描线11与相邻数据线12限定的区域中。一个像素14与一条扫描线11以及一条数据线12连接。

显示面板200还包括第一电源信号线13和第二电源信号线(未示意出),第一电源信号线13传输第一电源电压VDD,第二电源信号线传输第二电源电压VSS,第一电源电压VDD大于第二电源电压VSS。第一电源信号线13设置于显示面板200的整个显示区200a,以提高第一电源电压VDD在整面均一性。

电源芯片151与第一电源信号线13连接,以为第一电源信号线13提供第一电源电压VDD。

在一些实施例中,如图2所示,列驱动电路153可以复用为电源芯片151,列驱动电路153与第一电源信号线13连接。

在另一些实施例中,如图3所示,列驱动电路153可以复用为一个电源芯片151的同时,还可以增设一个独立的电源芯片151,列驱动电路153与独立的电源芯片151设置于非显示区中且分别位于显示区200a的对侧,两者均与第一电源信号线13连接。如此,列驱动电路153和独立的电源芯片151均为第一电源电压VDD线提供第一电源电压VDD。

请参照图4所示,其为本申请提供的一些实施例的显示装置的像素的电路示意图。像素14包括像素驱动电路141和发光器件142,像素驱动电路141与发光器件142连接。

像素驱动电路141包括驱动晶体管T1、写入晶体管T2以及电容器Cst。

驱动晶体管T1的源极和漏极中的一者与第一电源信号线13连接,以接收第一电源电压VDD。发光器件142连接于写入晶体管T2的源极和漏极中的另一者与第二电源信号线之间。驱动晶体管T1导通时产生的驱动电流驱动发光器件142发光。

写入晶体管T2的源极和漏极连接于驱动晶体管T1的源极和漏极中的一者与数据线12之间,写入晶体管T2的栅极与扫描线11连接。在扫描线11传输的扫描信号Pscan使得写入晶体管T2导通时,数据线12传输的数据信号Data输出至驱动晶体管T1的源极和漏极中的一者。

电容器Cst的两个极板连接于第一电源信号线13与驱动晶体管T1的栅极之间。

需要说明的是,第一电源信号线13在显示区200a是整面设置的,数据信号Data发生跳变时,数据信号Data的跳变通过数据线12与第一电源信号线13之间的寄生电容对第一电源电压VDD进行向上或向下耦合,第一电源电压VDD向上或向下耦合又通过电容器Cst对驱动晶体管T1的栅极的电位造成影响,进而影响驱动晶体管T1驱动发光器件142发光的驱动电流。

行驱动电路152被配置为对多条扫描线11依次施加扫描信号。行驱动电路152可以集成于显示面板200中,也可以绑定于显示面板200的非显示区。

请参照图5所示,其为本申请提供的一些实施例的像素的驱动时序图。行驱动电路152向每条扫描线11输出扫描信号Pscan的时长为一个水平周期1H。一个水平周期1H的时长等于一帧的时长除了扫描线11的条数,也即一个水平周期1H的时长为选中一条扫描线11的时长。扫描信号Pscan包括在关断周期Toff的关断扫描信号Voff和在导通周期Ton的导通扫描信号Von。在关断周期Toff中,关断扫描信号Voff使得写入晶体管T2关断。在导通周期Ton,导通扫描信号Von使得写入晶体管T2导通。

每个水平周期1H包括一个第一水平时段TP1和一个第二水平时段TP2。列驱动电路153被配置为在一个水平周期1H的第一水平时段TP1施加第一数据信号Vdata1,并在第一水平时段TP1之后的第二水平时段TP2施加第二数据信号Vdata2至多条数据线12。

第二水平时段TP2与导通周期Ton重叠,使得在第二水平时段TP2的第二数据信号Vdata2可以作为有效数据写入至驱动晶体管T1的源极和漏极中的一者。

关断周期Toff与第一水平时段TP1和第二水平时段TP2重叠,使得在第一水平时段TP1的第一数据信号Vdata1在数据线12中传输而不会写入至驱动晶体管T1的源极和漏极中的一者中。

在一个水平周期1H中,关断扫描信号Voff转换至导通扫描信号Von时具有第一起始转换点tf1,第一数据信号Vdata1转换至第二数据信号Vdata2时具有位于第一起始转换点tf1之前的第二起始转换点tf2。在一个水平周期1H中第一起始转换点tf1与第二起始转换点tf2之间的时间差为前置时间tq。在扫描线11传输导通扫描信号Von之前,数据线12已经在传输第二数据信号Vdata2,以增加第二数据信号Vdata2与导通扫描信号Von之间的重叠时间,延长第二数据信号Vdata2的有效写入时间,提高像素14的充电率(即写入数据信号Data的效率)。并且,数据信号Data的跳变对第一电源电压VDD的耦合可以在前置时间tq中得到一定程度的恢复,改善由于耦合导致的线形串扰问题。

如图5所示,显示装置100显示一帧画面的过程中,至少两个不同的水平周期1H的前置时间tq互相不同。如此,不同的前置时间tq可以在不同水平周期1H中为恢复快慢不同程度的信号提供不同的恢复时间,改善由于恢复程度不同的信号导致的线形串扰不均的问题。

在一些实施例中,如图2、图3以及图5所示,第一扫描线11a与电源芯片151之间的距离大于第二扫描线11b与电源芯片151之间的距离。第一扫描线11a(传输图5中的扫描信号Pscan(1))对应的一个水平周期H1的前置时间tq1,大于第二扫描线11b(传输图5中的扫描信号Pscan(2))对应的一个水平周期H2的前置时间tq2。如此,第一扫描线11a与电源芯片151的距离更远,导致在第一扫描线11a附近位置处第一电源电压VDD的恢复速度比第二扫描线11b附近位置处第一电源电压VDD恢复速度慢的情况下,第一扫描线11a附近处的第一电源电压VDD具有更长的前置时间tq1恢复,而第二扫描线11b处的第一电源电压VDD具有更短的前置时间tq2恢复,改善与电源芯片151距离不同而导致不同程度的线串扰问题。

在一些实施例中,行驱动电路152施加至相邻扫描线11的导通扫描信号Von的导通周期Ton的时间差等于一个水平周期1H;在第一扫描线11a对应的一个水平周期H1中列驱动电路153施加第一数据信号Vdata1对应的第一水平时段TP1的时长tp11,小于在第二扫描线11b对应的一个水平周期H2中列驱动电路153施加第一数据信号Vdata1对应的第一水平时段TP1的时长tp12。

在本申请的一些实施例中,行驱动电路152的驱动时序不变,而对列驱动电路153输出的数据信号Data的时序进行调节,即一帧时间不同水平周期H的第一水平时段TP1的时长进行不同的设计,以使得前置时间tq不同。并且,前置时间tq越长,则第一水平时段TP1越短。此外,对第一水平时段TP1的时长进行调节,可以保证数据信号Data写入至像素14的时间足够的同时,还可以使得前置时间tq与第一电源电压VDD的恢复时间之间相互匹配,以改善与电源芯片151距离不同的区域的线串扰不均的问题。

在一些实施例中,在一个水平周期1H中,前置时间tq的时长与第二水平时段TP2的时长的比值大于或等于1/20且小于或等于1/2。如此,以降低数据信号Data错误地写入至当前行(也为数据信号Data写入的目标行)的上一行像素14中的风险,并为第一电源电压VDD提供合适的恢复时间而改善线串扰问题的同时,保证数据信号Data对当前行的像素14的充电率。

可选地,前置时间tq的时长与第二水平时段TP2的时长的比值大于或等于1/15且小于或等于1/3。可选地,前置时间tq的时长与第二水平时段TP2的时长的比值大于或等于1/10且小于或等于1/4。示例性地,第二水平时段TP2的时长可以为2.2微秒至2.5微秒,前置时间tq的时长可以为0.15微秒至0.25微秒。

在一些实施例中,在一个水平周期1H中,前置时间tq的时长与导通周期Ton的时长的加和小于第二水平时段TP2的时长。如此,在导通周期Ton之后还预留有后置周期,降低数据信号Data错误地写入至当前行的下一行的像素中的风险。

在一些实施例中,导通周期Ton的时长与第二水平时段TP2的时长的比值大于或等于0.6且小于1。如此,保证导通周期Ton与第二水平时段TP2的重叠时间足够长,保证第二数据信号Vdata2(有效数据信号)写入至像素14中的充电率。

可选地,导通周期Ton的时长与第二水平时段TP2的时长的比值大于或等于0.65。

在一些实施例中,在一个水平周期1H中,第一水平时段TP1的时长小于第二水平时段TP2的时长。如此,第二水平时段TP2的时间较长,以提高第二数据信号Vdata2写入至像素14的充电率。

在一些实施例中,在一个水平周期1H中,第二水平时段TP2的时长与水平周期1H的时长的比值大于0.5且小于或等于0.9。如此,第二水平时段TP2的时间较长,以提高第二数据信号Vdata2写入至像素14的充电率。

在一些实施例中,如图4所示,像素驱动电路141还可以包括补偿晶体管T3。补偿晶体管T3可以为n型金属氧化物晶体管,补偿晶体管T3也可以为p型低温多晶硅晶体管。补偿晶体管T3的源极和漏极连接于驱动晶体管T1的栅极与驱动晶体管T1的源极和漏极中的另一者之间,补偿晶体管T3的栅极接收扫描信号NscanT3。

在一些实施例中,像素驱动电路141还可以包括初始化晶体管T4。初始化晶体管T4可以为n型金属氧化物晶体管,初始化晶体管T4也可以为p型低温多晶硅晶体管。初始化晶体管T4的源极和漏极的一者与驱动晶体管T1的栅极连接,初始化晶体管T4的源极和漏极的另一者接收第一初始化信号Vi_G,初始化晶体管T4的栅极接收扫描信号NscanT4。

在一些实施例中,像素驱动电路141还可以包括第一发光控制晶体管T5。第一发光控制晶体管T5的源极和漏极连接于第一电源信号线13与驱动晶体管T1的源极和漏极中的一者之间,第一发光控制晶体管T5的栅极接收发光控制信号EM。

在一些实施例中,像素驱动电路141还可以包括第二发光控制晶体管T6。第二发光控制晶体管T6的源极和漏极连接于发光器件142与驱动晶体管T1的源极和漏极的另一者之间,第二发光控制晶体管T6的栅极接收发光控制信号EM。

在一些实施例中,像素驱动电路141还可以包括第一复位晶体管T7。第一复位晶体管T7的源极和漏极中的一者连接于发光器件142与第一发光控制晶体管T5之间,第一复位晶体管T7的源极和漏极中的另一者接收第二初始化信号Vi_ANo,第一复位晶体管T7的栅极接收扫描信号Pscan2。

在一些实施例中,像素驱动电路141还可以包括第二复位晶体管T8。第二复位晶体管T8的源极和漏极中的一者与驱动晶体管T1的源极和漏极的一者连接,第二复位晶体管T8的源极和漏极中的另一者接收第三初始化信号VI_T8,第二复位晶体管T8的栅极接收扫描信号Pscan2。

在一些实施例中,像素驱动电路141还可以包括自举电容器Cboost。自举电容器Cboost的两个电极板分别连接于扫描线与驱动晶体管T1的栅极之间。

基于相同的发明构思,本申请的一些实施例还提供一种显示装置的驱动方法。请参照图6所示,其为本申请提供的一些实施例的显示装置的驱动方法的流程图。如图2和图3所示,显示装置100包括多条扫描线11、多条数据线12、多个像素14、行驱动电路152以及列驱动电路153,多条数据线12与多条扫描线11绝缘地相交,像素14与扫描线11以及数据线12连接。如图6所示,驱动方法包括:

步骤S101:行驱动电路152对多条扫描线11依次施加扫描信号,行驱动电路152向每条扫描线11输出扫描信号的时长为一个水平周期1H,扫描信号包括在关断周期Toff的关断扫描信号Voff和在导通周期Ton的导通扫描信号Von,关断扫描信号Voff转换至导通扫描信号Von时具有第一起始转换点tf1;

步骤S102:列驱动电路153在一个水平周期1H的第一水平时段TP1施加第一数据信号Vdata1,并在第一水平时段TP1之后的第二水平时段TP2施加第二数据信号Vdata2至多条数据线12,第二水平时段TP2与导通周期Ton重叠,关断周期Toff与第一水平时段TP1和第二水平时段TP2重叠,第一数据信号Vdata1转换至第二数据信号Vdata2时具有位于第一起始转换点tf1之前的第二起始转换点tf2,在一个水平周期1H中第一起始转换点tf1与第二起始转换点tf2之间的时间差为前置时间,显示装置100显示一帧画面的过程中至少两个不同的水平周期1H的前置时间互相不同。

需要说明的是,显示装置的驱动方法的技术方案也可以适用前述显示装置的设计,此处不再赘述。

综上所述,在本申请的一些实施例的显示装置及其驱动方法中,通过数据信号的第一水平时段进行差异化设计,使得水平周期中的前置时间实现差异化设计,以匹配不同区域的第一电源电压的恢复能力不同的情况,改善不同位置处线串扰的严重程度不同的问题的同时,保证像素的充电率。

以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

相关技术
  • 一种显示装置的背光驱动电路、驱动方法及显示装置
  • 一种显示装置的驱动方法、驱动模块和显示装置
  • 选通驱动器电路、显示装置和驱动显示装置的方法
  • 一种显示装置的驱动方法、显示装置和显示器
  • 一种显示面板、显示装置和显示装置的驱动方法
  • 显示驱动装置和用于驱动显示驱动装置的方法以及显示装置和用于驱动显示装置的方法
  • 显示驱动装置和用于驱动显示驱动装置的方法以及显示装置和用于驱动显示装置的方法
技术分类

06120116668094