掌桥专利:专业的专利平台
掌桥专利
首页

高速串行链路中信号斜率的补偿电路、方法、装置及介质

文献发布时间:2024-04-18 19:59:31


高速串行链路中信号斜率的补偿电路、方法、装置及介质

技术领域

本发明涉及通信技术领域,特别是涉及一种高速串行链路中信号斜率的补偿电路、方法、装置及介质。

背景技术

高速串行链路中需要驱动电路来后级设备或者测试仪器,但驱动电路中存在的电阻、电容等会影响信号的边沿变化,从而缩短了信号的张开度,恶化了信号斜率。因此,为了抑制这一影响,对信号斜率进行补偿成为高速串行链路的必要环节。目前主要采用模数转换实现信号的上升时间或速率的控制,模数转换技术一般采用的是先利用模拟数字转换器对信号进行采样,再通过数字电路计算其斜率,然后对信号波形进行修正。

这种模数转换方案的缺点获得的斜率精度往往受数字量化影响大,对斜率的补偿效果较差,使得斜率的调节也变得较为困难。

由此可见,如何在对驱动电路输出信号的斜率进行补偿时提高补偿效果,是本领域技术人员亟待解决的问题。

发明内容

本发明的目的是提供一种高速串行链路中信号斜率的补偿电路、方法、装置及介质,以解决目前在对驱动电路输出信号的斜率进行补偿时效果较差的问题。

为解决上述技术问题,本发明提供一种高速串行链路中信号斜率的补偿电路,包括:自适应斜率补偿电路;

所述自适应斜率补偿电路的输入端的第一端与高速串行链路中的驱动电路的输入端连接;所述自适应斜率补偿电路的输入端的第二端与所述驱动电路的输出端连接;用于获取所述驱动电路的输入信号以及所述驱动电路的输出信号,并确定所述驱动电路的输入信号以及所述驱动电路的输出信号之间的斜率差值,以及将所述斜率差值转换为偏置电压;

所述自适应斜率补偿电路的输出端与所述驱动电路的控制端连接,用于输出所述偏置电压至所述驱动电路,以控制所述驱动电路的输出信号的斜率。

另一方面,所述高速串行链路中信号斜率的补偿电路还包括:判决器;

所述判决器的输入端与所述驱动电路的输入端连接,用于获取所述驱动电路的输入信号,并将所述驱动电路的输入信号进行整形得到参考信号;

所述自适应斜率补偿电路的输入端的第一端与所述判决器的输出端连接,用于获取所述参考信号;

所述自适应斜率补偿电路具体用于确定所述参考信号以及所述驱动电路的输出信号之间的斜率差值,并将所述斜率差值转换为所述偏置电压。

另一方面,所述自适应斜率补偿电路包括:微分电路、或非运算电路、限幅整形电路、反相电路以及积分电路;

所述微分电路的输入端的第一端作为所述自适应斜率补偿电路的输入端的第一端与所述判决器的输出端连接,所述微分电路的输入端的第二端作为所述自适应斜率补偿电路的输入端的第二端与所述驱动电路的输出端连接;用于获取所述判决器输出的所述参考信号以及所述驱动电路的输出信号;并确定所述参考信号以及所述驱动电路的输出信号之间的所述斜率差值;

所述或非运算电路的输入端的第一端与所述微分电路的输出端连接,所述或非运算电路的输入端的第二端与所述反相电路的输出端连接;用于获取所述微分电路输出的所述斜率差值以及所述反相电路输出的反相信号,并根据所述斜率差值以及所述反相信号得到类方波信号;

所述限幅整形电路的输入端与所述或非运算电路的输出端连接,用于获取所述或非运算电路输出的所述类方波信号,并将所述类方波信号进行斩波和整形处理得到方波信号;

所述反相电路的输入端与所述限幅整形电路的输出端连接,用于获取所述方波信号,并将所述方波信号进行翻转得到所述反相信号;

所述积分电路的输入端与所述反相电路的输出端连接,用于将所述反相信号进行积分处理得到所述偏置电压;

所述积分电路的输出端与所述驱动电路的控制端连接,用于输出所述偏置电压至所述驱动电路,以控制所述驱动电路的输出信号的斜率。

另一方面,所述微分电路包括:第一电容、第二电容、第一电阻、第二电阻以及比较器;

所述第一电容的第一端与所述判决器的输出端连接,所述第一电容的第二端与所述比较器的输入端的第一端连接;所述第二电容的第一端与所述驱动电路的输出端连接,所述第二电容的第二端与所述比较器的输入端的第二端连接;

所述第一电阻的第一端与所述比较器的输入端的第一端连接,所述第一电阻的第二端与所述比较器的输出端连接;所述第二电阻的第一端与所述比较器的输入端的第二端连接,所述第二电阻的第二端与所述比较器的输出端连接;

所述比较器的输出端作为所述微分电路的输出端与所述或非运算电路的输入端的第一端连接。

另一方面,所述高速串行链路中还包括:均衡器;

所述均衡器的输入端接入所述高速串行链路中的传输信道,用于补偿所述传输信道对信号的损耗;

所述均衡器的输出端与所述驱动电路的输入端连接,用于将补偿后的信号发送至所述驱动电路。

另一方面,所述均衡器包括前向均衡器、判决反馈均衡器以及连续时间线性均衡器中的任意一项。

为解决上述技术问题,本发明还提供一种高速串行链路中信号斜率的补偿方法,应用于上述的高速串行链路中信号斜率的补偿电路;所述方法包括:

获取驱动电路的输入信号以及所述驱动电路的输出信号;

确定所述驱动电路的输入信号以及所述驱动电路的输出信号之间的斜率差值;

将所述斜率差值转换为偏置电压;

输出所述偏置电压至所述驱动电路,以控制所述驱动电路的输出信号的斜率。

为解决上述技术问题,本发明还提供一种高速串行链路中信号斜率的补偿装置,应用于上述的高速串行链路中信号斜率的补偿电路;所述装置包括:

获取模块,用于获取驱动电路的输入信号以及所述驱动电路的输出信号;

确定模块,用于确定所述驱动电路的输入信号以及所述驱动电路的输出信号之间的斜率差值;

转换模块,用于将所述斜率差值转换为偏置电压;

输出模块,用于输出所述偏置电压至所述驱动电路,以控制所述驱动电路的输出信号的斜率。

为解决上述技术问题,本发明还提供一种高速串行链路中信号斜率的补偿装置,包括:存储器,用于存储计算机程序;

处理器,用于执行计算机程序时实现上述高速串行链路中信号斜率的补偿方法的步骤。

为解决上述技术问题,本发明还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述高速串行链路中信号斜率的补偿方法的步骤。

本发明所提供的一种高速串行链路中信号斜率的补偿电路,具体包括自适应斜率补偿电路,自适应斜率补偿电路的输入端的第一端与高速串行链路中的驱动电路的输入端连接;自适应斜率补偿电路的输入端的第二端与驱动电路的输出端连接。自适应斜率补偿电路用于获取驱动电路的输入信号以及驱动电路的输出信号,并确定驱动电路的输入信号以及驱动电路的输出信号之间的斜率差值,以及将斜率差值转换为偏置电压。自适应斜率补偿电路的输出端与驱动电路的控制端连接,用于输出偏置电压至驱动电路,以控制驱动电路的输出信号的斜率。本方案的有益效果是,利用自适应斜率补偿电路省去模数转换所带来的影响,自适应斜率补偿电路不仅省去传统补偿方法中模数转换所带来的硬件复杂度、功耗、面积和量化等影响,而且还能够实时地跟踪斜率差值的变化,自动更新输出信号摆幅,改善输出信号的斜率,提高了斜率补偿效果,有效地改善了链路性能,为高速串行链路的应用起到关键作用。

此外,在实际应用时通过判决器可对驱动电路的输入信号进行整形得到参考信号,通过判决器整形,能避免远距离传输时其他信号的干扰。这里还提供一种自适应斜率补偿电路的具体方案,包括微分电路、或非运算电路、限幅整形电路、反相电路以及积分电路,通过上述电路实现获取斜率差值并将斜率差值转换为偏置电压的步骤,能够快速准确地得到满足要求的偏置电压,进而对驱动电路的输出信号斜率进行补偿。微分电路具体可由第一电容、第二电容、第一电阻、第二电阻以及比较器组成,以对参考信号以及驱动电路的输出信号进行减法和求导处理,快速准确地得到斜率差值。高速串行链路中还可包括均衡器,用于补偿所述传输信道对信号的损耗。均衡器具体包括前向均衡器、判决反馈均衡器以及连续时间线性均衡器,以满足不同场景下的实际需求。

本发明还提供了一种高速串行链路中信号斜率的补偿方法、高速串行链路中信号斜率的补偿装置和计算机可读存储介质,与上述高速串行链路中信号斜率的补偿电路对应,故具有与上述电路相同的有益效果。

附图说明

为了更清楚地说明本发明实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为NRZ信号的标准眼图示意图;

图2为受驱动电路的电阻电容影响后的边沿变化示意图;

图3为本发明实施例提供的一种高速串行链路信号传输框图;

图4为本发明实施例提供的一种自适应斜率补偿电路的结构示意图;

图5为本发明实施例提供的一种微分电路的电路结构示意图;

图6为本发明实施例提供的一种各运算单元中信号的波形示意图;

图7为本发明实施例提供的一种高速串行链路中信号斜率的补偿方法的流程图;

图8为本发明实施例提供的高速串行链路中信号斜率的补偿装置的结构图;

图9为本发明另一实施例提供的高速串行链路中信号斜率的补偿装置的结构图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护范围。

本发明的核心是提供一种高速串行链路中信号斜率的补偿电路、方法、装置及介质,以解决目前在对驱动电路输出信号的斜率进行补偿时效果较差的问题。

为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。

随着信号传输速率的不断提升,高效能运算处理器、高性能人工智能(ArtificialIntelligence,AI)计算和物联网/无线边缘等计算系统中高速串行链路的完整性问题日益突出,通常地采用均衡技术来补偿因传输链路引起的高频分量的衰减。而且,整个链路也通常设置驱动电路以改善均衡电路所输出的信号质量,驱动电路主要是用于驱动后续功能模块或者与外部测试仪器进行匹配。但是也往往因驱动电路中电阻、电容的存在,影响了信号的边沿变化,从而缩短了信号的张开度。图1为NRZ信号的标准眼图示意图;如图1所示,不归零码(Non Return to Zero,NRZ)信号为标准斜率。图2为受驱动电路的电阻电容影响后的边沿变化示意图;如图2所示,因驱动电路中电阻、电容的存在,NRZ信号边沿发生变化,为了抑制这一变化,信号斜率自适补偿成为高速串行链路的必要环节。

为了实现信号斜率的自动补偿,以提升信号的张开度,本发明实施例提供一种高速串行链路中信号斜率的补偿电路,具体包括自适应斜率补偿电路。自适应斜率补偿电路的输入端的第一端与高速串行链路中的驱动电路的输入端连接;自适应斜率补偿电路的输入端的第二端与驱动电路的输出端连接;用于获取驱动电路的输入信号以及驱动电路的输出信号,并确定驱动电路的输入信号以及驱动电路的输出信号之间的斜率差值,以及将斜率差值转换为偏置电压。自适应斜率补偿电路的输出端与驱动电路的控制端连接,用于输出偏置电压至驱动电路,以控制驱动电路的输出信号的斜率。

在实际应用中,高速串行链路中信号斜率的补偿电路中还应包括判决器,判决器的输入端与驱动电路的输入端连接,用于获取驱动电路的输入信号,并将驱动电路的输入信号进行整形得到参考信号;对应的,自适应斜率补偿电路的输入端的第一端与判决器的输出端连接,用于获取参考信号;自适应斜率补偿电路具体用于确定参考信号以及驱动电路的输出信号之间的斜率差值,并将斜率差值转换为偏置电压。

在实际应用中,信号斜率通常表示为Δ=dI/dt=dU/(R·dt)。其中I为电路的电流值,R为电阻值,U为电压值。一方面,可以通过减小电阻以增大斜率;但是,电路的电阻、电容直接决定着边沿时间(t=R·C)和信号摆幅,电阻越大,边沿时间越长,斜率越小,而信号摆幅也就越大,需要在斜率和摆幅之间进行折中,因此减小电阻的方案并不可行。另一方面,可以增大电路的电流,不仅能够提高电路的驱动能力,而且还能够增加输出信号的摆幅,因此,本发明采用以电流换取斜率的方法,设计了自适应斜率补偿电路。自适应斜率补偿电路通过对比驱动电路的输出信号和输入信号(这里输入信号具体为经判决器整形后的参考信号)之间的斜率差值,将斜率差值转换为控制驱动电路的偏置电压,进而通过偏置电压调节驱动电路尾电流的大小,实现输出信号摆幅的更新。

图3为本发明实施例提供的一种高速串行链路信号传输框图;如图3所示,高速串行链路主要包括均衡器1、驱动电路2、判决器3和自适应斜率补偿电路4;在高速串行链路中,均衡器1用于接收传输信道输出的信号,并进行均衡处理,以补偿因信道引起的高频分量衰减。衰减的高频分量会导致信号边沿的变化时间变长,信号斜率变小。经均衡之后,需要通过驱动电路2来驱动后续功能模块或外部测试仪器。均衡器1的输出信号(即驱动电路2的输入信号)发送给判决器3和驱动电路2,判决器3将其进行电平判决处理,输出参考信号V

本发明实施例针对高速串行链路中传输信号斜率问题,利用各种运算单元设计出自适应斜率补偿电路。图4为本发明实施例提供的一种自适应斜率补偿电路的结构示意图;如图4所示,自适应斜率补偿电路具体包括微分电路5、或非运算电路6、限幅整形电路7、反相电路8以及积分电路9。自适应斜率电路中微分电路5将V

其中,C、R

或非运算电路6按照或非方式将斜率差值信号V

表1或非运算电路的运算表

限幅整形电路7有限幅电压V

反相电路8实现方波信号V

积分电路9实现对反相信号V

其中,τ

驱动电路的偏置电压V

图6为本发明实施例提供的一种各运算单元中信号的波形示意图;如图6所示,包括参考信号V

本发明所提供的一种高速串行链路中信号斜率的补偿电路,具体包括自适应斜率补偿电路,自适应斜率补偿电路的输入端的第一端与高速串行链路中的驱动电路的输入端连接;自适应斜率补偿电路的输入端的第二端与驱动电路的输出端连接。自适应斜率补偿电路用于获取驱动电路的输入信号以及驱动电路的输出信号,并确定驱动电路的输入信号以及驱动电路的输出信号之间的斜率差值,以及将斜率差值转换为偏置电压。自适应斜率补偿电路的输出端与驱动电路的控制端连接,用于输出偏置电压至驱动电路,以控制驱动电路的输出信号的斜率。本方案的有益效果是,利用自适应斜率补偿电路省去模数转换所带来的影响,自适应斜率补偿电路不仅省去传统补偿方法中模数转换所带来的硬件复杂度、功耗、面积和量化等影响,而且还能够实时地跟踪斜率差值的变化,自动更新输出信号摆幅,改善输出信号的斜率,提高了斜率补偿效果,有效地改善了链路性能,为高速串行链路的应用起到关键作用。

上述实施例中提到,高速串行链路中信号斜率的补偿电路中还应包括判决器,判决器的输入端与驱动电路的输入端连接,用于获取驱动电路的输入信号,并将驱动电路的输入信号进行整形得到参考信号;自适应斜率补偿电路的输入端的第一端与判决器的输出端连接,用于获取参考信号;自适应斜率补偿电路具体用于确定参考信号以及驱动电路的输出信号之间的斜率差值,并将斜率差值转换为偏置电压。判决器的判决过程是对驱动电路的输入信号整形成方波,通过判决器整形,能避免远距离传输时其他信号的干扰。例如,常见的抽样判决器是在规定时刻(由位定时脉冲控制)对将接收的输出波形进行抽样判决,以恢复或再生数字信号。抽样判决器包括采样、判决及码元,经采样、判决后将码元再生,即可恢复出数字序列。采样是通过时钟信号来实现,通常采样时刻位于每个码元的中央位置,其重复周期等于码元的宽度。

在实际应用时,并不限定自适应斜率补偿电路的具体结构,本发明实施例提供一种具体的结构,包括微分电路、或非运算电路、限幅整形电路、反相电路以及积分电路。微分电路的输入端的第一端作为自适应斜率补偿电路的输入端的第一端与判决器的输出端连接,微分电路的输入端的第二端作为自适应斜率补偿电路的输入端的第二端与驱动电路的输出端连接;用于获取判决器输出的参考信号以及驱动电路的输出信号;并确定参考信号以及驱动电路的输出信号之间的斜率差值。或非运算电路的输入端的第一端与微分电路的输出端连接,或非运算电路的输入端的第二端与反相电路的输出端连接;用于获取微分电路输出的斜率差值以及反相电路输出的反相信号,并根据斜率差值以及反相信号得到类方波信号。限幅整形电路的输入端与或非运算电路的输出端连接,用于获取或非运算电路输出的类方波信号,并将类方波信号进行斩波和整形处理得到方波信号。反相电路的输入端与限幅整形电路的输出端连接,用于获取方波信号,并将方波信号进行翻转得到反相信号。积分电路的输入端与反相电路的输出端连接,用于将反相信号进行积分处理得到偏置电压;积分电路的输出端与驱动电路的控制端连接,用于输出偏置电压至驱动电路,以控制驱动电路的输出信号的斜率。本发明实施例利用各种运算单元组成自适应斜率补偿电路,省去了数模转换所带来的影响。

具体的,微分电路用于计算驱动电路的输出信号V

可见,自适应斜率补偿电路通过微分电路、或非运算、限幅整形电路、反相电路和积分电路,将驱动电路的输出信号与参考信号之间的斜率差值转换为周期性方波信号,并产生控制驱动电路的偏置电压,进而通过调节驱动电路尾电流大小实现输出信号摆幅的更新,巧妙地运用各种运算方式,解决了高速串行链路的信号斜率问题。

上述实施例中提到,在具体实施中基于斜率与电流或电压的关系,采用微分电路计算驱动电路输出信号和输入信号(判决器输出的参考信号)之间的斜率差值。微分电路的具体结构并不作要求,本实施例提供一种具体的实施方式,微分电路包括:第一电容、第二电容、第一电阻、第二电阻以及比较器。第一电容的第一端作为自适应斜率补偿电路的输入端的第一端与判决器的输出端连接,第一电容的第二端与比较器的输入端的第一端连接;第二电容的第一端作为自适应斜率补偿电路的输入端的第二端与驱动电路的输出端连接,第二电容的第二端与比较器的输入端的第二端连接。第一电阻的第一端与比较器的输入端的第一端连接,第一电阻的第二端与比较器的输出端连接;第二电阻的第一端与比较器的输入端的第二端连接,第二电阻的第二端与比较器的输出端连接。比较器的输出端作为微分电路的输出端与或非运算电路的输入端的第一端连接。通过本实施例提供的微分电路,能够实现判决器输出的参考信号以及驱动电路的输出信号的减法和求导处理,进而输出斜率差值信号。

在高速串行链路中,一般会采用均衡器补偿传输信道引起的高频分量的衰减,本实施例的方案中,均衡器的输入端接入高速串行链路中的传输信道,用于补偿传输信道对信号的损耗,均衡器的输出端与驱动电路的输入端连接,用于将补偿后的信号发送至驱动电路。具体的,均衡器可包括前向均衡器、判决反馈均衡器以及连续时间线性均衡器中的任意一项,用于补偿信道的损耗,以提升传输信号的质量。

为解决上述技术问题,本发明实施例提供一种高速串行链路中信号斜率的补偿方法,应用于上述实施例中的高速串行链路中信号斜率的补偿电路。图7为本发明实施例提供的一种高速串行链路中信号斜率的补偿方法的流程图;如图7所示,该方法包括如下步骤:

S10:获取驱动电路的输入信号以及驱动电路的输出信号。

S11:确定驱动电路的输入信号以及驱动电路的输出信号之间的斜率差值。

S12:将斜率差值转换为偏置电压。

S13:输出偏置电压至驱动电路,以控制驱动电路的输出信号的斜率。

由于方法部分的实施例与电路部分的实施例相互对应,因此方法部分的实施例请参见电路部分的实施例的描述,这里暂不赘述。

本实施例提供的高速串行链路中信号斜率的补偿方法,与上述电路对应,故具有与上述电路相同的有益效果。

在上述实施例中,对于高速串行链路中信号斜率的补偿电路以及方法进行了详细描述,本发明还提供高速串行链路中信号斜率的补偿装置对应的实施例。需要说明的是,本发明从两个角度对装置部分的实施例进行描述,一种是基于功能模块的角度,另一种是基于硬件的角度。

基于功能模块的角度,本实施例提供一种高速串行链路中信号斜率的补偿装置,应用于上述实施例中的高速串行链路中信号斜率的补偿电路。图8为本发明实施例提供的高速串行链路中信号斜率的补偿装置的结构图,如图8所示,该装置包括:

获取模块10,用于获取驱动电路的输入信号以及驱动电路的输出信号;

确定模块11,用于确定驱动电路的输入信号以及驱动电路的输出信号之间的斜率差值;

转换模块12,用于将斜率差值转换为偏置电压;

输出模块13,用于输出偏置电压至驱动电路,以控制驱动电路的输出信号的斜率。

由于装置部分的实施例与电路部分的实施例相互对应,因此装置部分的实施例请参见电路部分的实施例的描述,这里暂不赘述。

本实施例提供的高速串行链路中信号斜率的补偿装置,与上述电路对应,故具有与上述电路相同的有益效果。

基于硬件的角度,本实施例提供了另一种高速串行链路中信号斜率的补偿装置,图9为本发明另一实施例提供的高速串行链路中信号斜率的补偿装置的结构图,如图9所示,高速串行链路中信号斜率的补偿装置包括:存储器20,用于存储计算机程序;

处理器21,用于执行计算机程序时实现如上述实施例中所提到的高速串行链路中信号斜率的补偿方法的步骤。

其中,处理器21可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器21可以采用数字信号处理器(Digital Signal Processor,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable LogicArray,PLA)中的至少一种硬件形式来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称中央处理器(CentralProcessing Unit,CPU);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以集成有图像处理器(Graphics Processing Unit,GPU),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器21还可以包括人工智能(Artificial Intelligence,AI)处理器,该AI处理器用于处理有关机器学习的计算操作。

存储器20可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器20还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器20至少用于存储以下计算机程序201,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例公开的高速串行链路中信号斜率的补偿方法的相关步骤。另外,存储器20所存储的资源还可以包括操作系统202和数据203等,存储方式可以是短暂存储或者永久存储。其中,操作系统202可以包括Windows、Unix、Linux等。数据203可以包括但不限于高速串行链路中信号斜率的补偿方法涉及到的数据等。

在一些实施例中,高速串行链路中信号斜率的补偿装置还可包括有显示屏22、输入输出接口23、通信接口24、电源25以及通信总线26。

本领域技术人员可以理解,图中示出的结构并不构成对高速串行链路中信号斜率的补偿装置的限定,可以包括比图示更多或更少的组件。

本发明实施例提供的高速串行链路中信号斜率的补偿装置,包括存储器和处理器,处理器在执行存储器存储的程序时,能够实现如下方法:高速串行链路中信号斜率的补偿方法。

本实施例提供的高速串行链路中信号斜率的补偿装置,与上述电路对应,故具有与上述电路相同的有益效果。

最后,本发明还提供一种计算机可读存储介质对应的实施例。计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述方法实施例中记载的步骤。

可以理解的是,如果上述实施例中的方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本发明各个实施例描述的方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。

本实施例提供的计算机可读存储介质,与上述电路对应,故具有与上述电路相同的有益效果。

以上对本发明所提供的一种高速串行链路中信号斜率的补偿电路、方法、装置及介质进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括上述要素的过程、方法、物品或者设备中还存在另外的相同要素。

技术分类

06120116522338