掌桥专利:专业的专利平台
掌桥专利
首页

具有附加氧化物层的栅极结构及其制造方法

文献发布时间:2023-06-19 10:27:30


具有附加氧化物层的栅极结构及其制造方法

本申请是2015年11月17日提交的标题为“具有附加氧化物层的栅极结构及其制造方法”、申请号为201510788201.7的分案申请。

技术领域

本发明总体涉及半导体领域,更具体地,涉及栅极结构及其制造方法。

背景技术

半导体器件用于各种电子应用中,诸如个人计算机、手机、数码相机、以及其他电子设备。半导体器件通常通过以下步骤制造:在半导体衬底上方依次沉积绝缘或介电材料层、导电材料层和半导体材料层,并且使用光刻来图案化各个材料层以在其上形成电路组件和元件。

然而,虽然现有的半导体制造工艺通常足以实现它们的预期目的,但是随着器件不断按比例缩小,它们不能在所有方面都完全令人满意。

发明内容

根据本发明的一个方面,提供了一种半导体结构,包括:衬底;以及栅极结构,形成在所述衬底上方,其中,所述栅极结构包括:栅极介电层,形成在所述衬底上方;覆盖层,形成在所述栅极介电层上方;覆盖氧化物层,形成在所述覆盖层上方;功函金属层,形成在所述覆盖氧化物层上方;和栅电极层,形成在所述功函金属层上方。

优选地,所述覆盖氧化物层是由由MN

优选地,所述覆盖层是由TiN制成,而所述覆盖氧化物层是由TiN

优选地,所述覆盖层是由金属氮化物制成,所述覆盖氧化物层是由金属氮氧化物制成,并且所述功函金属层是由金属氮化物制成。

优选地,所述覆盖氧化物层的厚度在约

优选地,所述覆盖层的厚度在从约

优选地,所述覆盖层的厚度和所述覆盖氧化物层的厚度的总和是在约

根据本发明的另一方面,提供了一种半导体结构,包括:衬底;第一栅极结构,形成在所述衬底上方,其中,所述第一栅极结构包括:第一栅极介电层,形成在所述衬底上方;第一覆盖层,形成在所述第一栅极介电层上方;第一覆盖氧化物层,形成在所述第一覆盖层上方;第一功函金属层,形成在所述第一覆盖氧化物层上方;和第一栅电极层,形成在所述第一功函金属层上方;以及第二栅极结构,形成在所述衬底上方,其中,所述第二栅极结构包括:第二栅极介电层,形成在所述衬底上方;第二覆盖层,形成在所述第二栅极介电层上方;第二覆盖氧化物层,形成在所述第二覆盖层上方;第二功函金属层,形成在所述第二覆盖氧化物层上方;和第二栅电极层,形成在所述第二功函金属层上方;其中,所述第一覆盖层和所述第二覆盖层是由相同的材料制成,而所述第一功函金属层和所述第二功函金属层是由不同的材料制成。

优选地,所述第一功函金属层是由N型金属制成,而所述第二功函金属层是由P型金属制成。

优选地,所述第一覆盖层和所述第二覆盖层是由金属氮化物制成,所述第一覆盖氧化物层和所述第二覆盖氧化物层是由金属氮氧化物制成。

优选地,所述第一覆盖层的厚度大于所述第一覆盖氧化物层的厚度。

优选地,所述第一覆盖氧化物层的厚度在约

优选地,所述第一覆盖层的厚度和所述第一覆盖氧化物层的厚度的总和是在约

根据本发明的又一方面,提供了一种用于制造半导体结构的方法,包括:在衬底上方形成栅极介电层;在所述栅极介电层上方形成覆盖层;在所述覆盖层上方形成覆盖氧化物层;在所述覆盖氧化物层上方形成功函金属层;以及在所述功函金属层上方形成栅电极层,其中,所述栅电极层是由金属制成,而所述覆盖氧化物层被配置为防止所述栅电极层的金属扩散至所述衬底内。

优选地,通过氧化所述覆盖层来形成所述覆盖氧化物层。

优选地,通过退火工艺来形成所述覆盖氧化物层。

优选地,在约600℃至约1000℃的范围内的温度条件下氧化所述覆盖层以形成所述覆盖氧化物层。

优选地,在200℃至约500℃的范围内的温度条件下形成所述覆盖层。

优选地,该方法还包括:在形成所述栅极介电层之前,在所述衬底上方形成界面层。

优选地,所述覆盖氧化物层的厚度在约

附图说明

当结合附图进行阅读时,根据下面详细的描述可以更好地理解本发明。应该强调的是,根据工业中的标准实践,对各种部件没有按比例绘制并且仅仅用于说明的目的。实际上,为了清楚讨论起见,各种部件的尺寸可以被任意增大或缩小。

图1A至图1G是根据一些实施例的形成半导体结构的各个阶段的截面图。

图2A至图2I是根据一些实施例的形成半导体结构的各个阶段的截面图。

图3是根据一些实施例的半导体结构100c的截面图。

具体实施方式

以下公开内容提供了许多用于实现所提供主题的不同特征的不同实施例或实例。下面描述了组件和布置的具体实例以简化本发明。当然,这些仅仅是实例,而不旨在限制本发明。例如,在以下描述中,在第二部件上方或者上形成第一部件可以包括第一部件和第二部件形成为直接接触的实施例,并且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。此外,本发明可在各个实例中重复参考标号和/或字母。该重复是为了简单和清楚的目的,并且其本身不指示所讨论的各个实施例和/或配置之间的关系。

而且,为便于描述,在此可以使用诸如“在…之下”、“在…下方”、“下部”、“在…之上”、“上部”等的空间相对术语,以便于描述如图所示的一个元件或部件与另一个(或另一些)元件或部件的关系。除了图中所示的方位外,空间相对术语旨在包括器件在使用或操作中的不同方位。装置可以以其他方式定向(旋转90度或在其他方位上),而在此使用的空间相对描述符可以同样地作相应的解释。

提供了半导体结构及其制造方法的实施例。根据一些实施例,该半导体结构包括在衬底上方形成的栅极结构,并且栅极结构包括栅极介电层,在栅极介电层上方形成的覆盖层和在覆盖层上方形成的覆盖氧化物层。覆盖氧化物层可以用作用于栅极介电层的氧源,并且用作阻挡层以防止形成在它上方的金属穿透至所述衬底。

图1A至图1G是根据一些实施例的形成半导体结构100a的各个阶段的截面图。如图1A所示,根据在一些实施例,提供衬底102。衬底102可以是诸如硅晶圆的半导体晶圆。可选地或附加地,衬底102可以包括元素半导体材料、化合物半导体材料和/或合金半导体材料。元素半导体材料的实例可以是但不限于晶体硅、多晶硅、非晶硅、锗和/或金刚石。化合物半导体材料的实例可以是但不限于碳化硅、砷化镓、磷化镓、磷化铟、砷化铟和/或锑化铟。该合金半导体材料的实例可以是但不限于SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP和/或GaInAsP。

根据一些实施例,如图1A所示,在衬底102上方形成界面层104、伪栅极介电层106、伪栅电极层108。在一些实施例中,界面层104是由SiO

根据一些实施例,伪栅极介电层106形成在界面层104上方并且是由诸如金属氧化物的高k介电材料制成的。高k介电材料的实例包括但不限于氧化铪(HfO

根据一些实施例,在形成伪栅极介电层106后,在伪栅极介电层106上方形成伪栅电极层108。在一些实施例中,伪栅电极层108是由多晶硅制成的。接下来,如图1B所示,根据一些实施例,图案化界面层104、伪栅极介电层106和伪栅电极层108以形成伪栅极结构110。

之后,根据一些实施例,如图1C所示,在伪栅极结构110的侧壁上形成密封层112。密封层112可以保护伪栅极结构110在随后的处理期间免受破坏或损耗并且也可以在随后的处理期间防止氧化。在一些实施例中,密封层112由氮化硅、氧化硅、氮氧化硅、碳化硅或其他适用的介电材料制成的。密封层112可以包括单层或多层。

根据一些实施例,进一步在密封层112上形成间隔件114。在一些实施例中,间隔件114是由氮化硅、氧化硅、碳化硅、氮氧化硅或其他适用的材料制成的。

根据一些实施例,如图1C所示,在衬底102中且邻近伪栅极结构110处形成源极/漏极结构116。在一些实施例中,通过使用注入工艺或外延(epi)工艺来形成源极/漏极结构116。在一些实施例中,源极/漏极结构116包括Ge、SiGe、InAs、InGaAs、InSb、GaAs、GaSb、InAlP、InP等。

根据一些实施例,如图1D所示,在衬底102中形成源极/漏极结构116之后,在衬底102上方形成接触蚀刻停止层(CESL)118,并且在接触蚀刻停止层118上方形成层间介电层120。如图1D所示,根据一些实施例,在间隔件114的侧壁上和源极/漏极结构116的顶面上形成接触蚀刻停止层118。在一些实施例中,接触蚀刻停止层118由氮化硅、氮氧化硅和/或其他适用的材料制成的。可以通过化学汽相沉积(CVD)、物理汽相沉积(PVD)、原子层沉积(ALD)、旋涂或其他适用的工艺来形成接触蚀刻停止层118。在一些实施例中,层间介电层120是由氧化硅、氮化硅、磷硅酸盐玻璃(PSG)、硼磷硅酸盐玻璃(BPSG)和/或其他适用的介电材料制成的。可以通过化学汽相沉积(CVD)、物理汽相沉积(PVD)、原子层沉积(ALD)、旋涂或其他适用的工艺来形成层间介电层120。

根据一些实施例,如图1E所示,在形成层间介电层120之后,去除伪栅极结构110以在两个间隔件114之间形成沟槽122。之后,根据一些实施例,在沟槽122中形成金属栅极结构124。

更具体地说,根据一些实施例,金属栅极结构124包括界面层126、栅极介电层128、覆盖层130、覆盖氧化物层132、功函金属层134和金属栅电极层136。如图1F所示,界面层126形成在衬底102的通过沟槽122而暴露的顶面上方。界面层126形成在衬底102和栅极介电层128之间,从而可以提高栅极介电层128的粘附力。在一些实施例中,界面层126是由SiO

根据一些实施例,如图1F所示,在形成界面层126之后,在界面层126上方形成栅极介电层128。在一些实施例中,栅极介电层128是由诸如金属氧化物的高k介电材料制成的。在一些实施例中,栅极介电层128是由氧化铪(HfO

根据一些实施例,如图1F所述,在形成栅极介电层128之后,在栅极介电层128上方形成覆盖层130。覆盖层130被配置为防止在它上方形成的金属穿透进入位于衬底102中且位于金属栅极结构124下方的沟道区内。在一些实施例中,覆盖层130的厚度T1在从约

在一些实施例中,覆盖层130是由金属氮化物制成的。用于形成覆盖层130的材料的实例可以包括但不限于TiN、TaN和WN。可以通过化学汽相沉积(CVD)、物理汽相沉积(PVD)、原子层沉积(ALD)、旋涂或其他适用的工艺形成覆盖层130。在一些实施例中,通过在约200℃至约500℃的范围内的温度条件下实施的热CVD工艺来形成覆盖层130。如果该工艺的温度太高,则所产生的覆盖层130的电阻可能增大。

根据一些实施例,如图1G所示,在形成覆盖层130之后,在覆盖层130上方形成覆盖氧化物层132。在覆盖层130上方形成覆盖氧化物层132以进一步确保形成在其上方的金属将不会穿透(例如,扩散)进入至衬底102内。也就是说,覆盖氧化物层132也被配置为防止金属穿透或扩散至衬底102内。

在一些实施例中,覆盖氧化物层132是由金属氮化物制成的。在一些实施例中,覆盖氧化物层132是由MN

在一些实施例中,覆盖氧化物层132是由TiO

在一些实施例中,覆盖氧化物层132是通过氧化覆盖层130而形成。在一些实施例中,通过实施退火工艺来形成覆盖氧化物层132。在一些实施例中,通过在约600℃至约1000℃的范围内的温度条件下氧化覆盖层130来形成覆盖氧化物层132。如前所述,覆盖氧化物层132被配置为防止形成在它上方的金属扩散穿过。因此,如果用于形成覆盖氧化物层132的温度不够高,则所产生的覆盖氧化物层132可能厚度不足而不能阻止金属扩散。另一方面,如果用于形成覆盖氧化物层132的温度太高,则形成的覆盖氧化物层132可能太厚,从而有损金属栅极结构124的性能。此外,由于高温,界面层126也可以变得更厚,并且栅极介电层128可以结晶。

在一些实施例中,覆盖氧化物层132的厚度T

在一些实施例中,覆盖层130的厚度T

根据一些实施例,如图1G所示,在形成覆盖氧化物层132之后,在覆盖氧化物层132上方形成功函金属层134,并且在功函金属层134上方形成金属栅电极层136。调整功函金属层134以具有适当的功函。在一些实施例中,功函金属层134是由金属氮化物制成的。例如,如果需要用于PMOS器件的p型功函金属(P-金属),则可以使用TiN、WN或W。另一方面,如果需要用于NMOS器件的N型功函金属(N-金属),则可以使用TiAl、TiAlN或TaCN。

在一些实施例中,金属栅电极层136是由诸如金属的导电材料制成的。用于形成金属栅电极层136的导电材料的实例可以包括但不限于铝、铜、钨、钛、钽或其他适用的材料。正如前面所述,在随后的工艺中,金属栅电极层136的金属可以向着形成在下方的各层扩散。然而,由于覆盖层130和覆盖氧化物层132形成在金属栅电极层136下方,所以金属栅电极层136中的金属可被它们阻挡而不会穿过栅极介电层128并且进入到衬底102内。

图2A至2I是根据一些实施例的形成半导体结构100b的各个阶段的截面图。虽然形成半导体结构100b中的每个元件的顺序可以与前述在图1A至图1G中示出的半导体结构100A的形成顺序不同,但是使用的材料和工艺可以相似或相同。因此,本文中不再重复这些材料和工艺。

如图2A所示,根据一些实施例,在衬底102上方形成界面层126,并且在界面层126上方形成栅极介电层128。如前面所述,界面层126形成在衬底102和栅极介电层128之间,因此可以增大栅极介电层128的粘附力。

根据一些实施例,如图2B所示,在形成栅极介电层128后,在栅极介电层128上方形成覆盖层130。如前面所述,覆盖层130被配置为防止形成在它上方的金属穿透至衬底102内。在一些实施例中,覆盖层130的厚度T

根据一些实施例,如图2C所示,在形成覆盖层130之后,在覆盖层130上方形成覆盖氧化物层132。如前面所述,覆盖氧化物层132被配置为防止形成在它上方的金属穿透至衬底102内。在一些实施例中,覆盖氧化物层132的厚度T

如图2D所示,根据一些实施例,在形成覆盖氧化物层132之后,在覆盖氧化物层132上方形成伪栅电极层108。之后,根据一些实施例,如图2E所示,图案化伪栅电极层108、覆盖氧化物层132、覆盖层130、栅极介电层128和界面层126以形成伪栅极结构110’。

根据一些实施例,如图2F所示,在形成伪栅极结构110’之后,在伪栅极结构110’的侧壁上方形成密封层112,并且在密封层112上形成间隔件114。此外,在衬底102中邻近于伪栅极结构110’处形成源极/漏极结构116。

接下来,根据一些实施例,如图2G所示,在衬底102上方形成接触蚀刻停止层118,并且在在接触蚀刻停止层118上方形成层间介电层120。之后,根据一些实施例,如图2H所示,去除伪栅电极层108以在两个间隔件114之间形成沟槽122’。

根据一些实施例,如图2I所示,在形成沟槽122’后,在沟槽122’中形成功函金属层134,以及在功函金属层134上方形成金属栅电极层136。如图2I所示,半导体结构100b包括金属栅极结构124’,金属栅极结构124’进一步包括界面层126、栅极介电层128、覆盖层130、覆盖氧化物层132、功函数金属层134和金属栅电极层136。此外,根据一些实施例,在形成伪栅电极层108之前,在金属结构124’中形成界面层126、栅极介电层128、覆盖层130、覆盖氧化物层132、功函数金属层134和金属栅电极层136。也就是说,如图1A至图1G和图2A至图2I所示,可以在去除伪栅电极层108之后或之前形成栅极介电层128、覆盖层130和覆盖氧化物层132,并且本发明的范围不旨在限制于此。

图3是根据一些实施例的半导体结构100c的截面图。根据一些实施例,半导体结构100c包括在衬底102上方形成的第一金属栅极结构124a和第二金属栅极结构124b,并且第一金属栅极结构124a和第二金属栅极结构124b通过隔离结构301分隔。

根据一些实施例,如图3所示,第一金属栅极结构124a包括第一界面层126a、第一栅极介电层128a、第一覆盖层130a、第一覆盖氧化物层132a、第一功函金属层134a以及第一金属栅电极层136a。第一界面层126a形成在衬底102的顶面上并且可以由前述用于形成界面层126的材料和工艺形成。第一栅极介电层128a形成在第一界面层126a上并且可以通过前述用于形成栅极介电层128的材料和工艺形成。

第一覆盖层130a形成在第一栅极介电层128a上并且可以通过前述用于形成覆盖层130的材料和工艺形成。第一覆盖氧化物层132a形成在第一覆盖层130a上并且可以通过前述用于形成覆盖氧化物层132的材料和工艺形成。第一功函金属层134a形成在第一覆盖氧化物层132a上方并且可以通过前述用于形成功函金属层134的材料和工艺形成。第一金属栅电极层136a形成在第一功函金属层134a上方并且可以通过前述用于形成金属栅电极层136的材料和工艺形成。

此外,根据一些实施例,第二金属栅极结构124b包括第二界面层126b、第二栅极介电层128b、第二覆盖层130b、第二覆盖氧化物层132b、第二功函金属层134b以及第二金属栅电极层136b。第二界面层126b形成在衬底102的顶面上并且可以由前述用于形成界面层126的材料和工艺形成。第二栅极介电层128b形成在第二界面层126b上并且可以通过前述用于形成栅极介电层128的材料和工艺形成。

第二覆盖层130b形成在第二栅极介电层128b上并且可以通过前述用于形成覆盖层130的材料和工艺形成。第二覆盖氧化物层132b形成在第二覆盖层130b上并且可以通过前述用于形成覆盖氧化物层132的材料和工艺形成。第二功函金属层134b形成在第二覆盖氧化物层132b上方并且可以通过前述用于形成功函金属层134的材料和工艺形成。第二金属栅电极层136b形成在第二功函金属层134b上方并且可以通过前述用于形成金属栅电极层136的材料和工艺形成。

此外,根据一些实施例,密封层112形成在第一金属栅极结构124a和第二金属栅极结构124b的侧壁上,并且间隔件114形成在密封层112上方。此外,在衬底102中邻近于第一金属栅极结构124a处和第二金属栅极结构124b处形成源极/漏极结构116。接触蚀刻停止层118形成在间隔件114的侧壁上方以及形成在衬底102上方的源极/漏极结构116的上方,并且层间介电层120形成在接触蚀刻停止层118上方。

在一些实施例中,第一金属栅极结构124a用于p型金属氧化物半导体(PMOS)晶体管而第二金属栅极结构124b用于n型金属氧化物半导体晶体管(NMOS)。此外,第一功函金属层134a和第二功函金属层134b可以用来控制晶体管的导电类型。因此,根据一些实施例,第一功函金属层134a和第二功函金属层134b可以由不同的材料制成。例如,第一功函金属层134a是由诸如TiN、WN或W的p型金属制成的,而第二功函金属层134b是由诸如TiAl、TiAlN或TaCN的n型金属制成的。

在一些实施例中,第一覆盖层130a和第二覆盖层130b是由相同的材料制成的,并且第一覆盖氧化物层132a和第二覆盖氧化物层132b是由相同的材料制成的。如前所述,第一覆盖层130a、第二覆盖层130b、第一覆盖氧化物层132a和第二覆盖氧化物层132b被配置为防止在它们上方形成的金属(例如,第一金属电极层136a和第二金属栅电极层136b中的金属)扩散到衬底102内。即,晶体管的导电类型不受用于形成第一覆盖层130a、第二覆盖层130b、第一覆盖氧化物层132a和第二覆盖氧化物层132b的材料的控制。

因此,即使第一金属栅极结构124a用于p型金属氧化物半导体(PMOS)晶体管并且第二金属栅极结构124b用于n型金属氧化物半导体晶体管(NMOS),用于形成第一覆盖层130a和第二覆盖层130b的材料仍然可以相同。在一些实施例中,第一覆盖层130a和第二覆盖层130b是由金属氮化物制成的,并且第一覆盖氧化物层132a和第二覆盖氧化物层132b由金属氮氧化物制成的。

在一些实施例中,第一覆盖层130a和第一功函数金属层134a是由相同的材料制成的,而第二覆盖层130b和第二功函数金属层134b是由不同的材料制成的。在一些实施例中,第一覆盖层130a和第二覆盖层130b分别厚于第一覆盖氧化物层132a和第二覆盖氧化物层132b。在一些实施例中,第一覆盖氧化物层132a和第二覆盖氧化物层132b具有在约

如图1A至图3所示并且如前所述,覆盖氧化物层132(或覆盖氧化物层132a或132b)形成在覆盖层130(或覆盖层130a或130b)上方。覆盖氧化物层132被配置为用作形成在下方的栅极介电质层128的氧源并且防止形成在其上方的金属扩散至衬底102内。

更具体地,在随后的制造工艺期间,栅极介电层128倾向于失去它的氧原子,从而导致在栅极介电层128中形成氧空位。栅极介电层128中的氧空位可以导致半导体结构的高阈值电压,并且所产生的器件的一致性较差。然而,当在栅极介电层128上方的覆盖层130上形成覆盖氧化物层132时,可以将覆盖氧化物层132看作向栅极介电层128提供氧的氧源。因此,可以减少栅极介电层128中的氧空位并且提高所产生的器件(包括半导体结构100a、100b和100c)的一致性。

此外,在金属栅极结构124(或金属栅极结构124’、124a或124b)下方的衬底102中形成沟道。在沟道上方形成的金属,诸如栅极电极层136中的金属倾向于穿过栅极结构并且进入至沟道内。在这种情况下,发生衬底的尖峰现象(spiking),并且可能降低沟道的性能。然而,由于覆盖氧化物层132形成在覆盖层130上方,所以覆盖氧化物层132可以用作阻挡层以阻挡它上方的金属。也就是说,覆盖氧化物层132可以防止形成在它上方的金属扩散穿过它。由于在衬底102上方形成的金属不能穿透栅极介电层128而进入衬底102内,所以可以提高半导体结构100a(或半导体结构100b、100c)的性能。

此外,由于覆盖氧化物层132形成在覆盖层130上方并且比覆盖层130更坚硬,所以覆盖层130的厚度不必太厚来阻挡金属。如果覆盖层130太厚,则其也倾向于吸收栅极介电层128中的氧并且可以因此增大半导体结构的阈值电压。然而,在上面所描述的实施例中,覆盖氧化物层132用于帮助覆盖层130来阻挡位于其上方的金属。因此,覆盖层130可以相对较薄。也就是说,通过形成覆盖层130和覆盖氧化物层132,可以防止金属穿透而不会导致阈值电压的增大。

此外,覆盖氧化物层132是形成在覆盖层130上方,而不是直接形成在栅极介电层128上方。如果诸如TiN

提供了半导体结构及其制造方法的实施例。半导体结构包括栅极结构,并且栅极结构包括栅极介电层、覆盖层、覆盖氧化物层、功函金属层和栅电极层。覆盖氧化物层是形成在覆盖层上方以防止形成在其上方的金属(诸如栅电极层中的金属)穿透栅介电层并且进入栅极结构下面的衬底内。此外,覆盖氧化物层也可以用作氧源以减少栅极介电层中的氧空位。因此,可以提高半导体结构的性能。

在一些实施例中,提供了一种半导体结构。半导体结构包括:衬底和形成在衬底上方的栅极结构。栅极结构包括:形成在衬底上方的栅极介电层和形成在栅极介电层上方的覆盖层。该栅极结构还包括形成在覆盖层上方的覆盖氧化物层和形成在覆盖氧化物层上方的功函金属层。该栅极结构还包括形成在功函金属层上方的栅电极层。

在一些实施例中,提供了一种半导体结构。半导体结构包括衬底和形成在衬底上方的第一栅极结构。第一栅极结构包括:形成在衬底上方的第一栅极介电层和形成在第一栅极介电层上方的第一覆盖层。该第一栅极结构还包括形成在第一覆盖层上方的第一覆盖氧化物层和形成在第一覆盖氧化物层上方的第一功函金属层。该第一栅极结构还包括形成在第一功函金属层上方的第一栅电极层。半导体结构还包括形成在衬底上方的第二栅极结构。第二栅极结构包括:形成在衬底上方的第二栅极介电层和形成在第二栅极介电层上方的第二覆盖层。该第二栅极结构还包括形成在第二覆盖层上方的第二覆盖氧化物层和形成在第二覆盖氧化物层上方的第二功函金属层。该第二栅极结构还包括形成在第二功函金属层上方的第二栅电极层。此外,第一覆盖层和第二覆盖层是由相同的材料制成的,并且第一功函金属层和第二功函金属层是由不同的材料制成的。

在一些实施例中,提供了一种用于制造半导体结构的方法。用于制造半导体结构的方法包括在衬底上方形成栅极介电层和在栅极介电层上方形成覆盖层。用于制造半导体结构的方法还包括在覆盖层上方形成覆盖氧化物层和在覆盖氧化物层上方形成功函金属层。用于制造半导体结构的方法还包括在功函金属层上方形成栅电极层。此外,栅电极层是由金属制成的,并且覆盖氧化物层被配置为防止栅电极层的金属扩散至衬底内。

上面概述了若干实施例的特征,使得本领域技术人员可以更好地理解本发明的方面。本领域技术人员应该理解,他们可以容易地使用本发明作为基础来设计或修改用于实现与在此所介绍实施例相同的目的和/或实现相同优势的其他工艺和结构。本领域技术人员也应该意识到,这种等同构造并不背离本发明的精神和范围,并且在不背离本发明的精神和范围的情况下,在此他们可以做出多种变化、替换以及改变。

相关技术
  • 具有附加氧化物层的栅极结构及其制造方法
  • 具有双栅极氧化物层的半导体器件的制造方法
技术分类

06120112551489