掌桥专利:专业的专利平台
掌桥专利
首页

一种像素电路、其驱动方法及显示装置

文献发布时间:2023-06-19 09:54:18


一种像素电路、其驱动方法及显示装置

技术领域

本发明涉及显示技术领域,特别涉及一种像素电路、其驱动方法及显示装置。

背景技术

有机发光二极管(Organic Light Emitting Diode,OLED)、量子点发光二极管(Quantum Dot Light Emitting Diodes,QLED)等电致发光二极管具有自发光、低能耗等优点,是当今电致发光显示装置应用研究领域的热点之一。一般电致发光显示装置中采用像素电路来驱动电致发光二极管发光。

发明内容

本发明实施例提供一种像素电路、其驱动方法及显示装置,用以使驱动发光器件发光的驱动电流保持稳定,提高图像显示亮度的均匀性。

本发明实施例提供的一种像素电路,包括:数据写入电路、驱动控制电路、发光控制电路以及发光器件;其中,所述发光器件的阳极与第一电源端电连接,所述发光器件的阴极依次通过所述发光控制电路和所述驱动控制电路与第二电源端电连接;所述第一电源端的电压大于所述第二电源端的电压;

所述数据写入电路被配置为响应于第一扫描信号端的信号,将数据信号端的数据信号提供给所述驱动控制电路;

所述驱动控制电路被配置为根据所述数据信号生成驱动电流;

所述发光控制电路被配置为响应于第二扫描信号端的信号,将所述驱动控制电路与所述发光器件的阴极导通,以将所述驱动电流输入所述发光器件,控制所述发光器件发光。

在一些示例中,所述驱动控制电路包括:驱动晶体管、存储电容、第一导通控制电路以及第二导通控制电路;其中,所述驱动晶体管的第一端分别与所述存储电容的第一端以及所述发光控制电路电连接,所述驱动晶体管的第二端与所述第二电源端电连接;所述存储电容的第二端分别与所述数据写入电路以及所述第二导通控制电路电连接;

所述第一导通控制电路被配置为响应于所述第一扫描信号端的信号,将所述驱动晶体管的栅极与所述第二电源端导通;

所述第二导通控制电路被配置为响应于所述第二扫描信号端的信号,将所述驱动晶体管的栅极与所述存储电容的第二端导通。

在一些示例中,所述第一导通控制电路包括:第一晶体管;其中,所述第一晶体管的栅极与所述第一扫描信号端电连接,所述第一晶体管的第一极与所述第二电源端电连接,所述第一晶体管的第二极与所述驱动晶体管的栅极电连接。

在一些示例中,所述第二导通控制电路包括:第二晶体管;其中,所述第二晶体管的栅极与所述第二扫描信号端电连接,所述第二晶体管的第一极与所述驱动晶体管的栅极电连接,所述第二晶体管的第二极与所述存储电容的第二端电连接。

在一些示例中,所述数据写入电路包括:第三晶体管;其中,所述第三晶体管的栅极与所述第一扫描信号端电连接,所述第三晶体管的第一极与所述数据信号端电连接,所述第三晶体管的第二极与所述驱动控制电路电连接。

在一些示例中,所述发光控制电路包括:第四晶体管;其中,所述第四晶体管的栅极与所述第二扫描信号端电连接,所述第四晶体管的第一极与所述驱动控制电路电连接,所述第四晶体管的第二极与所述发光器件的阴极电连接。

在一些示例中,所述像素电路还包括:复位电路;

所述复位电路被配置为响应于第三扫描信号端的信号,将参考信号端的信号提供给所述驱动晶体管的第一端。

在一些示例中,所述复位电路包括:第五晶体管;其中,所述第五晶体管的栅极与所述第三扫描信号端电连接,所述第五晶体管的第一极与所述参考信号端电连接,所述第五晶体管的第二极与所述驱动晶体管的第一端。

在一些示例中,所述发光器件为量子点发光二极管、有机发光二极管中的至少一种。

本发明实施例还提供的显示装置,包括上述像素电路。

本发明实施例还提供的像素电路的驱动方法,包括:

数据写入阶段,所述数据写入电路响应于第一扫描信号端的信号,将数据信号端的数据信号提供给所述驱动控制电路;

发光阶段,所述驱动控制电路根据所述数据信号生成驱动电流;所述发光控制电路响应于第二扫描信号端的信号,将所述驱动控制电路与所述发光器件的阴极导通,以将所述驱动电流输入所述发光器件,控制所述发光器件发光。

在一些示例中,所述驱动控制电路包括:驱动晶体管、存储电容、第一导通控制电路以及第二导通控制电路;

所述数据写入阶段还包括:所述第一导通控制电路响应于所述第一扫描信号端的信号,将所述驱动晶体管的栅极与所述第二电源端导通;

所述发光阶段还包括:所述第二导通控制电路响应于所述第二扫描信号端的信号,将所述驱动晶体管的栅极与所述存储电容的第二端导通。

在一些示例中,所述像素电路还包括复位电路;

在所述数据写入阶段之前,所述驱动方法还包括:复位阶段;

在所述复位阶段,所述复位电路响应于第三扫描信号端的信号,将参考信号端的信号提供给所述驱动晶体管的第一端。

在一些示例中,所述复位阶段还包括:

所述数据写入电路响应于第一扫描信号端的信号,将数据信号端的数据信号提供给所述驱动控制电路;所述第一导通控制电路响应于所述第一扫描信号端的信号,将所述驱动晶体管的栅极与所述第二电源端导通。

本发明实施例还提供的显示装置,包括上述像素电路。

本发明有益效果如下:

本发明实施例提供的像素电路、其驱动方法及显示装置,通过设置数据写入电路、驱动控制电路、发光控制电路以及发光器件,可以通过数据写入电路被配置为响应于第一扫描信号端的信号,将数据信号端的数据信号提供给驱动控制电路;通过驱动控制电路被配置为根据数据信号生成驱动电流;以及通过发光控制电路被配置为响应于第二扫描信号端的信号,将驱动控制电路与发光器件的阴极导通,以将驱动电流输入发光器件,控制发光器件发光。并且,由于第一电源端的电压大于第二电源端的电压,可以使发光器件的阳极之间与第一电源端电连接,从而实现倒置驱动的发光器件,进而可以提高发光性能。

附图说明

图1为本发明实施例中的像素电路的一些结构示意图;

图2为本发明实施例中的像素电路的又一些结构示意图;

图3为本发明实施例中的像素电路的一些具体结构示意图;

图4为本发明实施例中的驱动方法的一些流程图;

图5为本发明实施例中的一些信号时序图;

图6a为本发明实施例中的像素电路在数据写入阶段中工作的晶体管的结构示意图;

图6b为本发明实施例中的像素电路在发光阶段中工作的晶体管的结构示意图;

图7为本发明实施例中的像素电路的又一些具体结构示意图;

图8为本发明实施例中的又一些信号时序图;

图9为本发明实施例中的像素电路在复位阶段中工作的晶体管的结构示意图;

图10为本发明实施例中的显示装置的局部结构示意图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。

除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。

需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。

本发明实施例提供的像素电路,如图1所示,可以包括:数据写入电路10、驱动控制电路20、发光控制电路30以及发光器件L;其中,发光器件L的阳极与第一电源端VDD电连接,发光器件L的阴极依次通过发光控制电路30和驱动控制电路20与第二电源端VSS电连接;第一电源端VDD的电压大于第二电源端VSS的电压;

数据写入电路10被配置为响应于第一扫描信号端S1的信号,将数据信号端DA的数据信号提供给驱动控制电路20;

驱动控制电路20被配置为根据数据信号生成驱动电流;

发光控制电路30被配置为响应于第二扫描信号端S2的信号,将驱动控制电路20与发光器件L的阴极导通,以将驱动电流输入发光器件L,控制发光器件L发光。

本发明实施例提供的上述像素电路,通过设置数据写入电路、驱动控制电路、发光控制电路以及发光器件,可以通过数据写入电路被配置为响应于第一扫描信号端的信号,将数据信号端的数据信号提供给驱动控制电路;通过驱动控制电路被配置为根据数据信号生成驱动电流;以及通过发光控制电路被配置为响应于第二扫描信号端的信号,将驱动控制电路与发光器件的阴极导通,以将驱动电流输入发光器件,控制发光器件发光。并且,由于第一电源端的电压大于第二电源端的电压,可以使发光器件的阳极之间与第一电源端电连接,从而实现倒置驱动的发光器件,进而可以提高发光性能。

在具体实施时,在本发明实施例中,第一电源端VDD的电压Vdd一般为正值,第二电源端VSS的电压Vss一般接地或为负值。在实际应用中,上述各电压需要根据实际应用环境来设计确定,在此不作限定。

在具体实施时,在本发明实施例中,发光器件L可以设置为OLED、QLED中的至少一种。其可以在驱动电流的作用下实现发光。另外,一般发光器件L具有发光阈值电压,在发光器件L两端的电压大于或等于发光阈值电压时进行发光。

在一些示例中,在具体实施时,如图2所示,驱动控制电路20可以包括:驱动晶体管M0、存储电容CST、第一导通控制电路21以及第二导通控制电路22;其中,驱动晶体管M0的第一端分别与存储电容CST的第一端以及发光控制电路30电连接,驱动晶体管M0的第二端与第二电源端VSS电连接;存储电容CST的第二端分别与数据写入电路10以及第二导通控制电路22电连接;

第一导通控制电路21被配置为响应于第一扫描信号端S1的信号,将驱动晶体管M0的栅极与第二电源端VSS导通;

第二导通控制电路22被配置为响应于第二扫描信号端S2的信号,将驱动晶体管M0的栅极与存储电容CST的第二端导通。

在具体实施时,在本发明实施例中,如图2所示,驱动晶体管M0可以为P型晶体管;其中,驱动晶体管M0的第一极为其源极,驱动晶体管M0的第二极为其漏极,并且该驱动晶体管M0处于饱和状态时,产生的驱动电流由驱动晶体管M0的源极流向其漏极。

在一些示例中,在具体实施时,如图3所示,第一导通控制电路21可以包括:第一晶体管M1;其中,第一晶体管M1的栅极与第一扫描信号端S1电连接,第一晶体管M1的第一极与第二电源端VSS电连接,第一晶体管M1的第二极与驱动晶体管M0的栅极电连接。

在一些示例中,在具体实施时,如图3所示,第二导通控制电路22可以包括:第二晶体管M2;其中,第二晶体管M2的栅极与第二扫描信号端S2电连接,第二晶体管M2的第一极与驱动晶体管M0的栅极电连接,第二晶体管M2的第二极与存储电容CST的第二端电连接。

在一些示例中,在具体实施时,如图3所示,数据写入电路10包括:第三晶体管M3;其中,第三晶体管M3的栅极与第一扫描信号端S1电连接,第三晶体管M3的第一极与数据信号端DA电连接,第三晶体管M3的第二极与驱动控制电路20电连接。例如,第三晶体管M3的第二极与存储电容CST的第二端电连接。

在一些示例中,在具体实施时,如图3所示,发光控制电路30可以包括:第四晶体管M4;其中,第四晶体管M4的栅极与第二扫描信号端S2电连接,第四晶体管M4的第一极与驱动控制电路20电连接,第四晶体管M4的第二极与发光器件L的阴极电连接。

以上仅是举例说明本发明实施例提供的像素电路中各模块的具体结构,在具体实施时,上述各电路的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。

进一步地,为了简化像素电路的制作工艺流程,在具体实施时,在本发明实施例提供的上述像素电路中,如图3所示,在驱动晶体管M0为P型晶体管时,其余晶体管可以均为P型晶体管。并且,P型晶体管在高电平作用下截止,在低电平作用下导通。

需要说明的是,在本发明实施例提供的上述像素电路中,上述晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,MetalOxide Scmiconductor),在此不作限定。在具体实施时,上述晶体管类型以及信号端的信号的不同,可以将晶体管的第一极作为其源极,第二极作为其漏极;或者,将第一极作为其漏极,第二极作为其源极,在此不做具体区分。

本发明实施例还提供了一种像素电路的驱动方法,如图4所示,可以包括:

S10、数据写入阶段,数据写入电路10响应于第一扫描信号端S1的信号,将数据信号端DA的数据信号提供给驱动控制电路20;

S20、发光阶段,驱动控制电路20根据数据信号生成驱动电流;发光控制电路30响应于第二扫描信号端S2的信号,将驱动控制电路20与发光器件L的阴极导通,以将驱动电流输入发光器件L,控制发光器件L发光。

在实际应用中,由于工艺制程和器件老化等原因,会使驱动发光器件L发光的驱动晶体管M0的阈值电压Vth存在不均匀性,这样就导致了流过每个OLED的电流发生变化使得显示亮度不均,从而影响整个图像的显示效果。在一些示例中,在具体实施时,在所述驱动控制电路20包括:驱动晶体管M0、存储电容CST、第一导通控制电路21以及第二导通控制电路22时,所述数据写入阶段还可以包括:所述第一导通控制电路21响应于所述第一扫描信号端S1的信号,将所述驱动晶体管M0的栅极与所述第二电源端VSS导通。这样可以实现阈值补偿。

在一些示例中,在具体实施时,在所述驱动控制电路20包括:驱动晶体管M0、存储电容CST、第一导通控制电路21以及第二导通控制电路22时,所述发光阶段还包括:所述第二导通控制电路22响应于所述第二扫描信号端S2的信号,将所述驱动晶体管M0的栅极与所述存储电容CST的第二端导通。

下面以图3所示的像素电路为例,结合图5所示的电路时序图,对本发明实施例提供的上述像素电路的工作过程作以描述。下述描述中以1表示高电平,0表示低电平。需要说明的是,1和0是逻辑电平,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各晶体管的控制极上的电压。

示例性地,选取图5中的数据写入阶段T1和发光阶段T2。其中,sa1代表第一扫描信号端S1的信号,sa2代表第二扫描信号端S2的信号。

结合图6a所示,在数据写入阶段T1中,第二晶体管M2和第四晶体管M4可以在第二扫描信号端S2的信号sa2的高电平的控制下均截止。第一晶体管M1和第三晶体管M3可以在第一扫描信号端S1的信号sa1的低电平的控制下均导通。导通的第三晶体管M3可以将数据信号端DA的数据信号提供给存储电容CST的第二端,以通过存储电容CST将数据信号的电压Vda进行存储。导通的第一晶体管M1将所述驱动晶体管M0的栅极与所述第二电源端VSS导通,可以使驱动晶体管M0形成二极管连接方式,这样可以使存储电容CST的第一端的电压变为Vss+|Vth|。

结合图6b所示,在发光阶段T2,第一晶体管M1和第三晶体管M3可以在第一扫描信号端S1的信号sa1的高电平的控制下均截止。第二晶体管M2和第四晶体管M4可以在第二扫描信号端S2的信号sa2的低电平的控制下均导通。导通的第二晶体管M2可以将驱动晶体管M0的栅极与所述存储电容CST的第二端导通,以使存储电容CST的第二端存储的电压Vda传输到驱动晶体管M0的栅极。并且,驱动晶体管M0的第一端的电压为Vss+|Vth|,则驱动晶体管M0产生的驱动电流Ids满足如下公式:Ids=K(Vda-Vss)

需要说明的是,结合图5所示,可以使第一扫描信号端S1的信号sa1的下降沿与第二扫描信号端S2的信号sa2的上升沿错开,或者,也可以使第一扫描信号端S1的信号sa1的下降沿与第二扫描信号端S2的信号sa2的上升沿对齐。

需要说明的是,结合图5所示,可以使第一扫描信号端S1的信号sa1的上升沿与第二扫描信号端S2的信号sa2的下降沿错开,或者,也可以使第一扫描信号端S1的信号sa1的上升沿与第二扫描信号端S2的信号sa2的下降沿对齐。

本发明实施例提供了又一些像素电路,其结构示意图如图7所示,其针对上述实施例中的实施方式进行了变形。下面仅说明本实施例与上述实施例的区别之处,其相同之处在此不作赘述。

在一些示例中,在具体实施时,如图7所示,所述像素电路还可以包括:复位电路;其中,所述复位电路被配置为响应于第三扫描信号端S3的信号,将参考信号端VREF的信号提供给所述驱动晶体管M0的第一端。示例性地,所述复位电路包括:第五晶体管M5;其中,所述第五晶体管M5的栅极与所述第三扫描信号端S3电连接,所述第五晶体管M5的第一极与所述参考信号端VREF电连接,所述第五晶体管M5的第二极与所述驱动晶体管M0的第一端。示例性地,第五晶体管M5也可以设置为P型晶体管,这样可以降低工艺难度。

在一些示例中,所述像素电路还包括复位电路,在具体实施时,在所述数据写入阶段之前,所述驱动方法还可以包括:复位阶段;其中,在所述复位阶段,所述复位电路响应于第三扫描信号端S3的信号,将参考信号端VREF的信号提供给所述驱动晶体管M0的第一端。这样可以通过参考信号端VREF的信号对驱动晶体管M0的第一端进行复位。

进一步地,在一些示例中,在具体实施时,所述复位阶段还可以包括:所述数据写入电路10响应于第一扫描信号端S1的信号,将数据信号端DA的数据信号提供给所述驱动控制电路20;所述第一导通控制电路21响应于所述第一扫描信号端S1的信号,将所述驱动晶体管M0的栅极与所述第二电源端VSS导通。这样可以通过第二电源端VSS对驱动晶体管M0的栅极进行复位。以及通过数据写入电路10将数据信号进行预充电。

下面以图7所示的像素电路为例,结合图8所示的电路时序图,对本发明实施例提供的上述像素电路的工作过程作以描述。下述描述中以1表示高电平,0表示低电平。需要说明的是,1和0是逻辑电平,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各晶体管的控制极上的电压。

示例性地,选取图8中的复位阶段T0、数据写入阶段T1和发光阶段T2。其中,sa1代表第一扫描信号端S1的信号,sa2代表第二扫描信号端S2的信号,sa3代表第三扫描信号端S3的信号。

结合图9所示,在复位阶段T0、第二晶体管M2和第四晶体管M4可以在第二扫描信号端S2的信号sa2的高电平的控制下均截止。第五晶体管M5可以在第三扫描信号端S3的信号sa3的低电平的控制下均导通。导通的第五晶体管M5可以将参考信号端VREF的信号提供给所述驱动晶体管M0的第一端,以通过参考信号端VREF的信号对驱动晶体管M0的第一端进行复位。并且,第一晶体管M1和第三晶体管M3可以在第一扫描信号端S1的信号sa1的低电平的控制下均导通。导通的第三晶体管M3可以将数据信号端DA的数据信号提供给存储电容CST的第二端,进行预充电,并通过存储电容CST将数据信号的电压Vda进行存储。以及,导通的第一晶体管M1将所述驱动晶体管M0的栅极与所述第二电源端VSS导通,可以通过第二电源端VSS的电压对驱动晶体管M0的栅极进行复位。

结合图6a所示,在数据写入阶段T1中,第二晶体管M2和第四晶体管M4可以在第二扫描信号端S2的信号sa2的高电平的控制下均截止。第一晶体管M1和第三晶体管M3可以在第一扫描信号端S1的信号sa1的低电平的控制下均导通。导通的第三晶体管M3可以将数据信号端DA的数据信号提供给存储电容CST的第二端,以通过存储电容CST将数据信号的电压Vda进行存储。导通的第一晶体管M1将所述驱动晶体管M0的栅极与所述第二电源端VSS导通,可以使驱动晶体管M0形成二极管连接方式,这样可以使存储电容CST的第一端的电压变为Vss+|Vth|。

结合图6b所示,在发光阶段T2,第一晶体管M1和第三晶体管M3可以在第一扫描信号端S1的信号sa1的高电平的控制下均截止。第二晶体管M2和第四晶体管M4可以在第二扫描信号端S2的信号sa2的低电平的控制下均导通。导通的第二晶体管M2可以将驱动晶体管M0的栅极与所述存储电容CST的第二端导通,以使存储电容CST的第二端存储的电压Vda传输到驱动晶体管M0的栅极。并且,驱动晶体管M0的第一端的电压为Vss+|Vth|,则驱动晶体管M0产生的驱动电流Ids满足如下公式:Ids=K(Vda-Vss)

需要说明的是,结合图8所示,可以使第一扫描信号端S1的信号sa1的下降沿、第二扫描信号端S2的信号sa2的上升沿、第三扫描信号端S3的信号sa3的下降沿错开,或者,也可以使第一扫描信号端S1的信号sa1的下降沿、第二扫描信号端S2的信号sa2的上升沿、第三扫描信号端S3的信号sa3的下降沿对齐。

需要说明的是,结合图8所示,可以使第一扫描信号端S1的信号sa1的上升沿、第二扫描信号端S2的信号sa2的下降沿、第三扫描信号端S3的信号sa3的上升沿错开,或者,也可以使第一扫描信号端S1的信号sa1的上升沿、第二扫描信号端S2的信号sa2的下降沿、第三扫描信号端S3的信号sa3的上升沿对齐。

基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述像素电路。该显示装置解决问题的原理与前述像素电路相似,因此该显示装置的实施可以参见前述像素电路的实施,重复之处在此不再赘述。

在具体实施时,在本发明实施例中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

在具体实施时,在本发明实施例中,显示装置可以包括:位于显示区中阵列排布的多个像素单元。每个像素单元包括多个子像素。示例性地,像素单元可以包括红色子像素,绿色子像素以及蓝色子像素,这样可以通过红绿蓝进行混色,以实现彩色显示。或者,像素单元也可以包括红色子像素,绿色子像素、蓝色子像素以及白色子像素,这样可以通过红绿蓝白进行混色,以实现彩色显示。当然,在实际应用中,像素单元中的子像素的发光颜色可以根据实际应用环境来设计确定,在此不作限定。

示例性地,本发明实施例提供的像素电路中的发光器件可以为倒置结构。示例性地,在将上述像素电路应用于显示装置中时,可以使一个子像素设置一个像素电路。如图10所示,以像素电路中的一个晶体管161(例如第四晶体管M4)为例。显示装置可以包括晶体管阵列层160、位于衬底基板100背离晶体管阵列层160一侧的平坦化层150、位于衬底基板100背离平坦化层150一侧的发光器件所在层170。

示例性地,如图5所示,晶体管阵列层160可以包括间隔设置的多个晶体管161,这样可以在晶体管阵列层中形成像素电路中的晶体管和存储电容。并且,薄膜晶体管161可以包括:位于衬底基板100一侧的有源层162,位于有源层162背离衬底基板100一侧的栅绝缘层163,位于栅绝缘层163背离衬底基板100一侧的栅极164,位于栅绝缘层163背离衬底基板100一侧的层间介质层165,位于层间介质层165背离衬底基板100一侧的电容电极层166,位于电容电极层166背离衬底基板100一侧的层间绝缘层167,位于层间绝缘层167背离衬底基板100一侧的源漏极层168。其中,源漏极层168中的源极1681与对应的其他晶体管电连接,源极1681和漏极1682还分别通过贯穿栅绝缘层163、层间介质层165以及层间绝缘层167的过孔与有源层162电连接。并且,电容电极层166在衬底基板100的正投影与栅极164在衬底基板100的正投影具有交叠区域,这样可以使电容电极层166与栅极164形成存储电容。

示例性地,如图10所示,发光器件所在层170可以包括发光器件。其中,发光器件可以包括:位于衬底基板100背离平坦化层150一侧的阴极171、位于阴极171背离衬底基板100一侧的电子传输层172、位于电子传输层172背离衬底基板100一侧的发光层173、位于发光层173背离衬底基板100一侧的空穴传输层174、位于空穴传输层174背离衬底基板100一侧的空穴注入层175、位于空穴注入层175背离衬底基板100一侧的阳极176。并且,漏极1682通过贯穿平坦化层150的过孔GK0与对应的阴极171电连接。

示例性地,对于量子点发光二极管,上述发光层可以为量子点发光层。即发光层的材料为量子点电致发光材料。

示例性地,对于有机发光二极管,上述发光层可以为有机发光层。即,发光层的材料为有机电致发光材料。

本发明实施例提供的像素电路、其驱动方法及显示装置,通过设置数据写入电路、驱动控制电路、发光控制电路以及发光器件,可以通过数据写入电路被配置为响应于第一扫描信号端的信号,将数据信号端的数据信号提供给驱动控制电路;通过驱动控制电路被配置为根据数据信号生成驱动电流;以及通过发光控制电路被配置为响应于第二扫描信号端的信号,将驱动控制电路与发光器件的阴极导通,以将驱动电流输入发光器件,控制发光器件发光。并且,由于第一电源端的电压大于第二电源端的电压,可以使发光器件的阳极之间与第一电源端电连接,从而实现倒置驱动的发光器件,进而可以提高发光性能。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

相关技术
  • 半导体晶体管的制造方法、使用了由该方法制造的半导体晶体管的驱动电路、包括该驱动电路和显示元件的像素电路、该像素电路配置成行列状的显示面板、以及具有该显示面板的显示装置
  • 一种像素驱动电路、显示装置及像素驱动电路的驱动方法
技术分类

06120112344704