掌桥专利:专业的专利平台
掌桥专利
首页

显示面板及显示装置

文献发布时间:2024-04-18 19:58:21


显示面板及显示装置

技术领域

本发明涉及显示技术领域,更具体地,涉及一种显示面板及显示装置。

背景技术

Micro-Led是新一代显示技术,比现有的OLED亮度更高、发光效率更好,且功耗更低。在Micro-Led中希望将电流设置的尽量大,所以想要通过控制发光时间控制灰阶亮度。相关技术中,有采用发光时间对Micro-Led灰阶进行调节的,但调节所采用的像素电路为主动式驱动,结构较为复杂,在实际应用中,无法设计高ppi(Pixels Per Inch)像素。

发明内容

有鉴于此,本发明提供了一种显示面板及显示装置,旨在降低像素电路的复杂度,通过发光时间控制像素的灰阶。

第一方面,本发明提供了一种显示面板,包括像素电路、发光元件及信号线;

所述像素电路与所述发光元件电连接,所述像素电路包括驱动模块、第一发光控制模块及第二发光控制模块;

所述驱动模块用于驱动所述发光元件发光;

所述第一发光控制模块和所述第二发光控制模块用于共同控制所述发光元件的发光时长;

所述信号线包括第一发光控制信号线和第二发光控制信号线,所述第一发光控制模块与第一发光控制信号线电连接,所述第一发光控制信号线沿第一方向延伸,所述第一方向平行于所述显示面板所在平面;所述第二发光控制模块与第二发光控制信号线连接,所述第二发光控制信号线沿第二方向延伸,所述第二方向平行于所述显示面板所在平面,所述第一方向与所述第二方向交叉。

第二方面,本发明还提供一种显示装置,包括上述任一结构的显示面板。

与相关技术相比,本发明提供的显示面板及显示装置,至少实现了如下的有益效果:

本发明采用第一发光控制模块和第二发光控制模块共同控制发光元件的发光时长,第一发光控制模块和第二发光控制模块的控制信号可以分别通过第一发光控制信号线和第二发光控制信号线进行传递,因此,可以通过改变第一发光控制信号线和第二发光控制信号线所传输的控制信号来调节像素的灰阶;此外,本发明第一发光控制信号线和第二发光控制信号线相交设置,使得第一发光控制信号线和第二发光控制信号线可以形成网格状控制结构,有助于精简第一发光控制信号线和第二发光控制信号线的数量,而且控制简单,结构简单,有助于高ppi(Pixels Per Inch)的实现。

当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。

通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。

附图说明

被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。

图1所示为相关技术的像素电路图;

图2所示为相关技术的的像素电路阵列示意图;

图3所示为图2所示像素电路阵列的一种时序图;

图4所示为本发明提供一种显示面板组成示意图;

图5所示为本发明提供显示面板的另一组成示意图,

图6所示为本发明所提供显示面板的另一组成示意图;

图7所示为本发明像素电路的一种驱动时序图;

图8所示为本发明显示面板像素电路的一个具体实施方式;

图9所示为本发明显示面板像素电路的一个具体实施方式;

图10所示为本发明提供的显示面板的一种示意图;

图11所示为本发明提供的显示面板的一种示意图;

图12所示为本发明提供的显示面板的一种示意图;

图13为本发明提供的数据写入时序图;

图14所示为本发明提供的显示面板的一种示意图;

图15为本发明提供的数据写入时序图;

图16为本发明提供的显示面板的一种时序图;

图17所示为本发明提供的显示面板的一种驱动时序;

图18所示为本发明提供的显示装置的一种结构示意图。

具体实施方式

现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。

以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。

对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。

在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。

在不脱离本发明的精神或范围的情况下,在本发明中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本发明的修改和变化。需要说明的是,本发明实施例所提供的实施方式,在不矛盾的情况下可以相互组合。

应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。

本发明的显示面板包括像素电路、发光元件及信号线;像素电路与发光元件电连接,像素电路包括驱动模块、第一发光控制模块及第二发光控制模块;驱动模块用于驱动发光元件发光;第一发光控制模块和第二发光控制模块用于共同控制发光元件的发光时长;信号线包括第一发光控制信号线和第二发光控制信号线,第一发光控制模块与第一发光控制信号线电连接,第一发光控制信号线沿第一方向延伸,第一方向平行于显示面板所在平面;第二发光控制模块与第二发光控制信号线连接,第二发光控制信号线沿第二方向延伸,第二方向平行于显示面板所在平面,所述第一方向与所述第二方向交叉。

本发明采用第一发光控制模块和第二发光控制模块共同控制发光元件的发光时长,第一发光控制模块和第二发光控制模块的控制信号可以分别通过第一发光控制信号线和第二发光控制信号线进行传递,因此,可以通过改变第一发光控制信号线和第二发光控制信号线所传输的控制信号来调节像素的灰阶;此外,本发明第一发光控制信号线和第二发光控制信号线相交设置,使得第一发光控制信号线和第二发光控制信号线可以形成网格状控制结构,有助于精简第一发光控制信号线和第二发光控制信号线的数量,而且控制简单,结构简单,有助于高ppi(Pixels Per Inch)的实现。

以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下,所获得的所有其它实施例,都属于本发明保护的范围。

为了解决背景技术中所提及的技术问题,提出了一种解决方案,图1所示为该解决方案的像素电路图,图2所示为像素电路阵列示意图,图3所示为图2所示像素电路阵列的一种时序图,请参考图1、图2及图3。

如图1所示,该像素电路P包括一个驱动晶体管M1,驱动晶体管M1的控制端用于接入控制信号Gate,驱动晶体管M1的第一端用于接入电源信号VDD,驱动晶体管M1的第二端用于与发光元件的阳极连接以驱动发光元件发光。

如图2所示,像素电路P呈三行三列的矩阵分布,其中提供控制信号Gate的扫描信号线S1、扫描信号线S2及扫描信号线S3按行排布,提供电源信号VDD的电源信号线VDD1、电源信号线VDD2及电源信号线VDD3按列分布。

如图3所示,像素电路P在被驱动时,扫描信号线S1、扫描信号线S2及扫描信号线S3分别通过控制信号Gate逐行打开驱动晶体管M1,每行驱动晶体管M1打开时,根据电源信号VDD高电平持续的时间,确定每帧发光时间,确定发光亮度。

图1、图2及图3所示的像素电路及驱动时序,具有像素电路结构简单,驱动方式简单,但该种像素电路及驱动方法对驱动IC要求较高,需要使用多个电流源器件,成本较高。

请参考图4及图5,图4所示为本发明提供一种显示面板组成示意图,图5所示为本发明提供显示面板的另一种示意图;本发明提供的显示面板包括像素电路P、发光元件4及信号线;像素电路P与发光元件4电连接,像素电路P包括驱动模块1、第一发光控制模块2及第二发光控制模块3;驱动模块1用于驱动发光元件4发光;第一发光控制模块2和第二发光控制模块3用于共同控制发光元件4的发光时长;信号线包括第一发光控制信号线EA和第二发光控制信号线EB,第一发光控制模块2与第一发光控制信号线EA电连接,第一发光控制信号线EA沿第一方向V1延伸,第一方向V1平行于显示面板所在平面;第二发光控制模块3与第二发光控制信号线EB连接,第二发光控制信号线EB沿第二方向V2延伸,第二方向V2平行于显示面板所在平面,第一方向V1与所述第二方向V2交叉。

图4所采用的像素电路与图1所示像素电路相比,摒弃了通过VDD电源信号作为发光时间的控制信号的方案,设置了第一发光控制模块2和第二发光控制模块3,通过第一发光控制模块2和第二发光控制模块3的协同工作以确定发光元件4的发光时间,使得像素电路P所驱动的发光元件4的发光时间不再依赖于VDD电源信号,降低了驱动IC的成本。

图6所示为本发明所提供显示面板的另一组成示意图,请参考图6,在本发明的一些可选实施方式中,本发明的像素电路P还包括数据写入模块5,数据写入模块5用于将数据线号传输至所述驱动模块1的控制端。

具体而言,如图6所示,数据写入模块5连接有扫描信号线S和数据信号线D,在扫描信号线S所传输的有效信号的控制下,通过数据信号线D向驱动模块1写入数据信号DATA;在具体应用中,可以通过数据写入模块5写入的数据信号DATA以控制驱动模块1的输出电流大小。

图7所示为本发明像素电路的一种驱动时序图,请结合图5及图7,图5中的S1、S2、S3均为扫描信号线,D1、D2、D3均为数据信号线,EA1、EA2、EA3均为第一发光控制信号线,EB1、EB2、EB3均为第二发光控制信号线。图7中t1为扫描信号线S1所传输的扫描信号SCAN1的有效时段,t2为扫描信号线S2所传输的扫描信号SCAN2的有效时段、t3为扫描信号线S3所传输的扫描信号SCAN2的有效时段;t1′为第一子发光控制信号线EA1所传输信号的有效时段,t2′为第二子发光控制信号线EA2所传输信号的有效时段、t3′为第五子发光控制信号线EA3所传输信号的有效时段;t11′为第三子发光控制信号线EB1所传输信号的第一有效时段,t12′为第三子发光控制信号线EB1所传输信号的第二有效时段、t13′为第三子发光控制信号线EB3所传输信号的第三有效时段;t21′为第四子发光控制信号线EB2所传输信号的第一有效时段,t22′为第四子发光控制信号线EB2所传输信号的第二有效时段、t23′为第四子发光控制信号线EB2所传输信号的第三有效时段;t31′为第六子发光控制信号线EB3所传输信号的第一有效时段,t32′为第六子发光控制信号线EB3所传输信号的第二有效时段、t33′为第六子发光控制信号线EB3所传输信号的第三有效时段。

请结合图5、图6及图7,在进行发光元件灰阶调整时,可以先进行发光强度的调整,比如可以先在扫描信号线S1所传输的有效信号的控制下,通过数据信号线D1向像素电路P1的驱动模块1写入数据信号DATA1,通过数据信号线D2向像素电路P2的驱动模块1写入数据信号DATA2,通过数据信号线D3向像素电路P3的驱动模块1写入数据信号DATA3;像素电路P4、像素电路P5、像素电路P6、像素电路P7、像素电路P8及像素电路P9中数据信号写入的方式与像素电路P1、像素电路P2、像素电路P3相同,各像素电路输出电流的大小可以通过调整所输入的DATA信号,以此控制发光强度。

之后,进行发光时长的调整,比如可以控制第一发光控制信号线EA1所传输的第一发光控制信号EMA1的有效阶段t1′、第二发光控制信号线EB1所传输的第二发光控制信号EMB1有效阶段t11′,通过二者有效阶段的重合时段来控制像素电路P1所驱动的发光元件4的发光时长;依照同样的方式,调整第一发光控制信号线EA1、EA2、EA3所传输的第一发光控制信号的有效阶段与第二发光控制信号线EB1、EB2、EB3所传输的第二发光控制信号有效阶段,通过二者有效阶段的重合时段来调整控制对应像素电路所驱动的发光元件的发光时长。

具体而言,先通过数据写入模块5控制发光元件4的发光强度,再通过第一发光控制信号线EA及第二发光控制信号线EB控制发光元件4发光时长;如此,发光元件4的灰阶就可以从发光时间和发光强度两个维度进行调整,灰阶调整的层级就有增多的可能性,所呈现的画面也将更为细腻,适合于高端产品。此外,可以综合利用发光时间和发光强度来进行像素灰阶的调整,比如在Micro-LED中希望将电流设置的尽量大,所示希望通过精确控制发光时间控制灰阶亮度,使得在不同灰阶下,led都可以工作在最好的工作电流下;又比如,在显示低灰阶时,发光时间控制精度可能不够,可以使用电流强度进行辅助调节。

需要说明的是,图5中显示面板包括9个像素电路,只是为了方便说明技术方案,而不是面板仅包括9个像素电路,其目的在于对本发明通过电流强度调整像素灰阶及通过发光时间调整像素灰阶的方法进行说明,并不作为对本发明显示面板结构的限制;实际应用中,面板的像素电路的数量可以依据实际需求而定。

图8所示为本发明显示面板像素电路的一个具体实施方式,请参考图8,在本发明的一些可选实施方式中,第一发光控制模2包括第一子控制模块21,第一子控制模块21的第一端用于接收电源信号VDD,第一子控制模块21的第二端与驱动模块1的第一端电连接,第一子控制模块21的控制端与第一发光控制信号线EA电连接;第二发光控制模块3的第一端与驱动模块1电连接,第二发光控制模块3的第二端与发光元件4的阳极电连接,第二发光控制模块3的控制端与第二发光控制信号线EB电连接。

具体而言,请结合图6及图8,像素电路P包括第一子控制模块21、驱动模块1、第二发光控制模块3及数据写入模块5,其中,第一子控制模块21包括第一晶体管T1,驱动模块1包括第二晶体管T2,第二发光控制模块3包括第三晶体管T3,数据写入模块5包括第四晶体管T4,第一晶体管T1的第一电极用于接收电源信号VDD,第一晶体管T1的第二电极与第二晶体管T2的第一电极电连接,第一晶体管T1的控制极与第一发光控制信号线EA电连接,第一发光控制信号线EA用于传输第一发光控制信号EMA;第三晶体管T3的第一电极与第二晶体管T2的第二电极电连接,第三晶体管T3的第二电极与发光元件4的阳极电连接,第三晶体管T3的第一电极与第二发光控制信号线EB电连接,第二发光控制信号线EB用于传输第二发光控制信号EMB;第四晶体管T4的控制极用于接收扫描信号SCAN信号,第四晶体管T4的第一电极用于接收数据信号DATA,第四晶体管T4的第二电极与第二晶体管T2的控制极电连接。

图9所示为本发明显示面板像素电路的一个具体实施方式,请结合图6及图9,在本发明的一些可选实施方式中,第一发光控制模块2还包括第二子控制模块22,第二子控制模块22位于驱动模块1和第二发光控制模块3之间,第二子控制模块22的第一端与驱动模块1的第二端电连接,第二子控制模22块的第二端与第二发光控制模块3的第一端电连接,第二子控制模块22的控制端与第一发光控制信号线EA电连接。

请继续参考图9,在图9所示实施方式中,第二子控制模块22包括第五晶体管T5,第五晶体管T5位于驱动模块1和第二发光控制模块3之间,第五晶体管T5的第一电极与第二晶体管T2的第二电极电连接,第五晶体管T5的第二电极与第三晶体管T3的第一电极电连接,第五晶体管T5的控制极与第一发光控制信号线EA电连接,第一发光控制信号线EA用于传输第一发光控制信号EMA。

需要说明的是,上述像素电路中的第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4及第五晶体管T5可以全部采用PMOS也可以全部采用NMOS,也可以部分晶体管采用PMOS,部分晶体管采用NMOS;第一电极、第二电极为晶体管的源极还是漏极,需要根据具体的电路进行判断。

请继续参考图9,本发明的第一发光控制模块包括了第一子控制模块2和第二子控制模块6,第二子控制模块6位于驱动模块1和第二发光控制模块3之间,其主要作用是稳定驱动模块1的驱动电流,使得本行像素电路在数据写入之后,其他行像素电路在数据写入的过程中,本行像素电路的第二发光控制模块3可以处于导通状态。本发明在一帧画面的周期中,发光元件4的发光阶段与数据写入阶段的部分时段重合;因此,本发明通过设置第二子控制模块6,可以使得发光元件4的发光阶段提前。

请继续参考图8及图9,在一些具体实施方式中,像素电路包括电容C,电容C的第一极板与第二晶体管T2的控制极电连接,电容C的第二极板与第一固定电位线电连接。需要说明的是,第一固定电位线用于传输第一固定电位,第一固定电位也可以是显示面板电源信号VDD,也可以是其他固定电压信号。

请继续参考图5及图6,在本发明的一些可选实施方式中,数据写入模块5的第一端与数据信号线S电连接,数据线号线S沿第三方向V3延伸,第三方向V3平行于所述显示面板所在平面;数据写入模块5的控制端与扫描信号线S电连接,扫描信号线S沿第四方向V4延伸,第四方向V4平行于显示面板所在平面,第三方向V3与第四方向V4交叉。

请参考图5,图5中S1、S2、S3均为扫描信号线,第一扫描信号线S1、第二扫描信号线S2、第三扫描信号线S3均沿第四方向V4延伸,各扫描信号线与所在方向(第四方向)像素电路的数据写入模块的控制端电连接;D1、D2、D3均为数据信号线,第一数据信号线D1、第二数据信号线D2及第三数据信号线D3均沿第三方向V3延伸,各数据信号线与所在方向(第三方向V3)像素电路的数据写入模块的控制端电连接,形成网格状数据写入结构,可以为像素电路阵列中的每一像素电路写入数据电压信号。

需要说明的是图5所示像素电路及信号线的布局结构仅是本发明的一种实施方式,本发明像素电路及信号线的布局还可以有其他的形式。

在本发明的一些可选实施方式中,第三方向V3与第一方向V1平行;或,第三方向V3与所述第二方向V2平行。

请结合图5及图7,具体而言,第三方向V3与第一方向V1平行;或,第三方向V3与所述第二方向V2平行适用于一些方形显示屏,请参考图5,图5中包括多个像素电路,如像素电路P1、像素电路P2、像素电路P3……像素电路P9,像素电路P1、像素电路P2、像素电路P3……像素电路P9的排布为矩形排布,其中的EA1、EA2及EA3均为第一发光控制信号线,EB1、EB2及EB3均为第二发光控制信号线,其中第一发光控制信号线EA1、EA2及EA3的延伸方向为第一方向V1,第二发光控制信号线EB1、EB2及EB3的延伸方向为第二方向V2;D1、D2及D3均为数据信号线,各数据信号线D1、D2、D3的延伸方向为第三方向V3,其中第三方向V3与第二方向V2平行;S1、S2及S3均为扫描信号线,各扫描信号线S1、S2及S3的延伸方向为第四方向V4;第一发光控制信号线EA1在其延伸方向上连接有像素电路P1、像素电路P2和像素电路P3,第二发光控制信号线EB1在其延伸方向上连接有像素电路P1、像素电路P4及像素电路P7,那么像素电路P1所连接的发光元件的发光时长就由第一发光控制信号线EA1所传输的第一发光控制信号EMA1的有效阶段t1′、和第二发光控制信号线EB1所传输的第二发光控制信号EMB1的有效阶段t11′共同决定;同理,其余像素电路的发光时长也均由各自连接的第一发光控制信号线和第二发光控制信号线所传输的有效信号决定;第一数据信号线D1在其延伸方向上连接有像素电路P1、像素电路P4及像素电路P7,第一扫描信号线S1在其延伸方向上连接有像素电路P1、像素电路P2和像素电路P3,那么像素电路P1所输出的驱动电流就由在第一扫描信号线S1所输入的第一扫描信号SCAN1的有效阶段t1控制下通过第一数据信号线D1写入的数据信号DATA1所决定;同理,其余像素电路的驱动电流也均由各自连接的扫描信号线和数据信号线所传输的信号的有效阶段决定。在其他一些实施方式中,各数据信号线(D1、D2、D3)的第三方向V3与第一方向V1平行。

在本发明的一些可选实施方式中,第三方向V3与第一方向V1交叉,且第三方向V3与第二方向V2交叉。

具体而言,本发明第三方向V3与第一方向V1交叉,且第三方向V3与第二方向V2交叉的方案适用于一些异型显示屏,请参考图10,图10为为本发明提供显示面板的另一种示意图;图10中包括多个像素电路,如像素电路P1、像素电路P2、像素电路P3……像素电路P7,像素电路P1、像素电路P2、像素电路P3……像素电路P7的排布为异型排布,其中的EA1、EA2及EA3均为第一发光控制信号线,EB1、EB2及EB3均为第二发光控制信号线,第一发光控制信号线EA1、EA2及EA3的延伸方向为第一方向V1,第二发光控制信号线EB1、EB2及EB3的延伸方向为第二方向V2;

D1、D2及D3均为数据信号线,各数据信号线D1、D2、D3的延伸方向为第三方向V3,第三方向V3与第一方向V1交叉,且第三方向V3与第二方向V2交叉;S1、S2及S3均为扫描信号线,各扫描信号线S1、S2及S3的延伸方向为第四方向V4;第一发光控制信号线EA1在其延伸方向上连接有像素电路P1及像素电路P5,第二发光控制信号线EB1在其延伸方向上连接有像素电路P1及像素电路P3;请结合图7、图8、图9及图10,像素电路P1所连接的发光元件的发光时长由第一发光控制信号线EA1所传输信号EMA1的有效阶段t1′和第二发光控制信号线EB1所传输信号EMB1的有效阶段t11′决定;同理,其余像素电路的发光时长也均由各自连接的第一发光控制信号线和第二发光控制信号线所传输的有效信号共同决定;第一数据信号线D1在其延伸方向上连接有像素电路P6及像素电路P3,第一扫描信号线S3在其延伸方向上连接有像素电路P6和像素电路P7,那么像素电路P6所输出的驱动电流就由在第一扫描信号线S1所输入的有效信号控制下通过第一数据信号线D1写入的数据信号所决定;同理,其余像素电路的驱动电流也均由各自连接的扫描信号线和数据信号线所传输的有效信号决定。

在本发明的一些可选实施方式中,第一方向V1与第四方向V4平行,且第一方向V1与所述第三方向V3交叉。

具体而言,本发明第一方向V1与第四方向V4平行,且第一方向V1与所述第三方向V3交叉的方案同样适用于一些异型显示屏,请参考图11,图11为为本发明提供显示面板的另一种示意图;图11中包括多个像素电路,如像素电路P1、像素电路P2、像素电路P3……像素电路P7,像素电路P1、像素电路P2、像素电路P3……像素电路P7的排布为异型排布,其中的EA1、EA2及EA3均为第一发光控制信号线,EB1、EB2及EB3均为第二发光控制信号线,第一发光控制信号线EA1、EA2及EA3的延伸方向为第一方向V1,第二发光控制信号线EB1、EB2及EB3的延伸方向为第二方向V2;D1、D2及D3均为数据信号线,各数据信号线D1、D2、D3的延伸方向为第三方向V3,S1、S2及S3均为扫描信号线,各扫描信号线S1、S2及S3的延伸方向为第四方向V4;第一方向V1与第四方向V4平行,且第一方向V1与所述第三方向V3交叉;第一发光控制信号线EA1在其延伸方向上连接有像素电路P1及像素电路P2,第二发光控制信号线EB2在其延伸方向上连接有像素电路P1、像素电路P4及像素电路P7;请结合图7、图8、图9及图10,像素电路P1所连接的发光元件的发光时长就由第一发光控制信号线EA1所传输信号EMA1的有效阶段t1′和第二发光控制信号线EB2所传输信号EMB1的有效阶段t11′决定;同理,其余像素电路的发光时长也均由各自连接的第一发光控制信号线和第二发光控制信号线所传输信号的有效阶段决定;第一数据信号线D1在其延伸方向上连接有像素电路P3及像素电路P1,第一扫描信号线S1在其延伸方向上连接有像素电路P1和像素电路P2,那么像素电路P1所输出的驱动电流就由在第一扫描信号线S1所输入的扫描信号SCAN1的有效阶段t1控制下通过第一数据信号线D1写入的数据信号DATA1所决定;同理,其余像素电路的驱动电流也均由各自连接的扫描信号线和数据信号线所传输的有效信号决定。

图12所示为本发明提供的显示面板的一种示意图;图13为本发明提供的数据写入时序图。

请结合图12与图13,本发明的像素电路包第一像素电路组L和第二像素电路组B,扫描信号线包括第一扫描信号线S1和第二扫描信号线S2;第一像素电路组L与第一扫描信号线S1电连接,第一扫描信号线S1向第一像素电路组L提供第一扫描信号SCAN1;第二像素电路组B与第二扫描信号线S2电连接,第二扫描信号线S2向所述第二像素电路组B提供第二扫描信号SCAN2;同一显示周期中,第一扫描信号SCAN1的有效阶段t1与第二扫描信号SCAN2的有效阶段t2时长相同,且第一扫描信号SCAN1和第二扫描信号SCAN2的有效阶段至少部分不交叠。

需要说明的是,图12及对应的图13仅是本发明的一种实施方式,并不作为对发明像素电路及驱动时序的限制,例如第一像素电路组A可以包括更多或更少的像素电路单元。

在实际应用中,本发明的像素电路还可以包含更多的像素电路组,每一像素电路组与对应的扫描信号线电连接,同一显示周期中,各扫描信号线的有效阶段的时长相同,且各扫描信号线的有效阶段至少部分不交叠;在一些实施方式中,且各扫描信号线的有效阶段完全不交叠,如图13所示,第一扫描信号线S1所传输的扫描信号SCAN1的有效阶段t1与第二扫描信号线S2所传输的扫描信号SCAN2的有效阶段t2完全不交叠。

请继续参考图12及图13,在本发明的一些可选实施方式中,第一像素电路组L包括第一像素电路P1,第二像素电路组B包括第二像素电路P2,第一像素电路P1与第一数据信号线D1电连接,在第一扫描信号SCAN1的有效阶段t1,第一数据信号线D1向第一像素电路P1提供第一数据信号DATA1;第二像素电路B2与第二数据信号线D2电连接,在第二扫描信号SCAN2的有效阶段t2,第二数据信号线D2向第二像素电路B2提供第二数据信号DATA2。

请继续参考图12及图13,需要说明的是本发明第一像素电路组P不仅可以包括第一像素电路P1,还可以包括第一像素电路P2、第一像素电路P3……,第二像素电路组B不仅可以包括第二像素电路B2,还可以包括第二像素电路B3、第二像素电路B1等;与之对应的,与第一数据信号线D1连接的不仅包括第一像素电路P1,还包括第二像素电路B1,与第二数据信号线D2连接的不仅包括第一像素电路P2,还包括第二像素电路B2。

在实际应用中,本发明的像素电路还可以包括更多的像素电路组,数据信号线的延伸方向可以是列方向,位于同一列的像素电路可以与同一数据信号线连接,位于不同列的像素电路与不同的数据信号线连接,各条数据信号线所传输的数据信号DATA根据实际显示的需求可以相同,也可以不同。在各条数据信号线所传输的数据信号DATA相同的情况下,各条数据信号线可以共用同一个数据信号DATA;在需要利用DATA信号控制驱动晶体管打开程度,以便控制驱动晶体管输出电流的大小时,各条数据信号线所传输的数据信号DATA可以不同。

在本发明的一些可选实施方式中,本发明的第一像素电路组L和第二像素电路B可以分别是一行像素;同一行的像素电路使用同一扫描信号,同一列的像素电路使用同一数据信号。

在本发明另外一些实施方式中,本发明的第一像素电路组P和第二像素电路B也可以分别是同一颜色的像素,R像素所连接的数据信号线输入相同的数据信号,B像素所连接的数据信号线输入相同的数据信号,G像素所连接的数据信号线输入相同的数据信号,RGB根据颜色分别输入不同的DATA信号;此时,R像素所连接的扫描信号线使用同一扫描信号,G像素所连接的扫描信号线使用同一扫描信号,B像素所连接的扫描信号线使用同一扫描信号,每次扫描信号输入的时候,写入对应的数据。

图14所示为本发明提供的显示面板的一种示意图;图15为本发明提供的数据写入时序图;请参考图14及图15,在本发明的一些可选实施方式中,像素电路包括第三像素电路组E和第四像素电路组F,扫描信号线包括第三扫描信号线S3和第四扫描信号线S4;第三像素电路组E与第三扫描信号线S3电连接,第三扫描信号线S3向第三像素电路组E提供第三扫描信号SCAN3;第四像素电路F组与第四扫描信号线S4电连接,第四扫描信号线S4向第四像素电路组F提供第四扫描信号SCAN4;第三扫描信号SCAN3和所述第四扫描信号SCAN4波形相同。

需要说明的是,图14及对应的图15仅是本发明的一种实施方式,并不作为对发明像素电路及驱动时序的限制,例如第三像素电路组E和第四像素电路组F分别可以包括更多或更少的像素电路单元,第三像素电路组E也并不局限于一行像素,第四像素电路组F同样也不局限于一行像素;扫描信号线的延伸方向并不局限于行方向,扫描信号线延伸的第四方向可以与行方向一致,也可以与行方向相交,因此,第三像素电路组E可以包括沿第四方向与第三扫描信号线S3连接的多个像素电路单元,第四像素电路组F可以包括沿第四方向与第四扫描信号线S4连接的多个像素电路单元。

在实际应用中,本发明的像素电路还可以包括更多的像素电路组,每一像素电路组与对应的扫描信号线电连接,同一显示周期中,且各扫描信号线所传输的扫描信号均相同,如此可以节约扫描时间。

请继续参考图14及图15,第三像素电路组E包括第三像素电路E3,第四像素电路组F包括第四像素电路F4,第三像素电路E3与第三数据信号线电S3连接,在第三扫描信号SCAN3的有效阶段t3,第三数据信号线S3向所述第三像素电路E3提供第三数据信号DATA3;第四像素电路F4与第四数据信号线S4电连接,在第四扫描信号SCAN4的有效阶段T4,第四数据信号线S4向所述第四像素电路F4提供第四数据信号DATA4,第三数据信号DATA3和所述第四数据信号DATA4为相同的电平信号。

在像素扫描阶段采用同样的扫描信号和相同的数据信号,可以有效节约扫描时间,且驱动简单。

图16为本发明提供的显示面板的一种时序图,以下结合图5、图8、图9及图16对本发明显示面板的一种驱动方法进行详细说明。

请参考图5,图5的显示面板包括多个像素电路,如像素电路P1、像素电路P2、像素电路P3……像素电路P9,像素电路P1、像素电路P2、像素电路P3……像素电路P9,其中D1、D2及D3均为数据信号线,S1、S2及S3均为扫描信号线,EA1、EA2及EA3均为第一发光控制信号线,EB1、EB2及EB3均为第二发光控制信号线。

请结合图5及图16,在进行发光元件的驱动时,可以向扫描信号线S1、S2及S3输入相同的扫描信号SCAN,向数据信号线D1、D2及D3写入相同的数据信号DATA;之后,通过第一子发光控制信号线EA1输入第一子发光控制信号EMA1,通过第二子发光控制信号线EA2输入第二子发光控制信号EMA2,通过第五子发光控制信号线EA3输入第五子发光控制信号EMA3,通过第三子发光控制信号线EB1输入第三子发光控制信号EMB1,通过第四子发光控制信号线EB2输入第四子发光控制信号EMB2,通过第六子发光控制信号线EB3输入第六子发光控制信号EMB3;第一子发光控制信号EMA1具有有效阶段t1′,第二子发光控制信号EMA2具有有效阶段t2′,第五子发光控制信号EMA3具有有效阶段t3′,有效阶段t1′、有效阶段t2′及有效阶段t3′是依次传递的,彼此可以没有交叠时段;第三子发光控制信号EMB1具有第一有效时段t11′、第二有效时段t12′及第三有效时段t13′;第四子发光控制信号EMB2具有第一有效时段t21′、第二有效时段t22′及第三有效时段t23′;第六子发光控制信号EMB3具有第一有效时段t31′、第二有效时段t32′及第三有效时段t33′。

以像素电路P1为例,对像素电路P1的发光时长控制进行说明,请结合图16、图5、图8及图9,与像素电路P1连接的第一发光控制信号线为第一子发光控制信号线EA1,与像素电路P1连接的第二发光控制信号线为第三子发光控制信号线EB1,在第一子发光控制信号EMA1的有效阶段t1′中,像素电路P1的第一发光控制模块2处于导通状态;第三子发光控制信号EMB1具有第一有效时段t11′,在第一有效时段t11′持续的过程中,与第三子发光控制信号线EB1连接的像素电路P1的第二发光控制模块3处于导通状态;由于第一子发光控制信号EMA1的有效阶段t1′与第三子发光控制信号EMB1具有第一有效时段t11′具有交叠时段,在交叠时段,像素电路P1的第一发光控制模块2和第二发光控制模块3同时处于导通状态,因此像素电路P1所驱动的发光元件发光,发光时长取决于第一有效时段T11′与有效阶段t1′的重合时段;同理其它像素电路的发光时长也都取决于各自连接的第一发光控制线EA的有效阶段和第二发光控制线EB的有效阶段的重合时长。

显示面板采用同一扫描信号、同一数据信号的方式,对于无机LED的驱动比较适合,无机LED比较适合于在工作电流强度相同的条件下工作;且显示面板采用同一扫描信号、同一数据信号可以节约扫描时间。需要说明的是,图5中显示面板包括9个像素电路,只是为了方便说明技术方案,而不是面板仅包括9个像素电路,其目的在于对本发明的驱动方法进行说明,并不作为对本发明显示面板结构的限制;实际应用中,面板的像素电路数量可以依据实际需求而定。

请结合图5和图7或图5及图16,第一发光控制信号线包括第一子发光控制信号线EA1和第二子发光控制信号线EA2,第一子发光控制信号线EA1传输第一子发光控制信号EMA1,第二子发光控制信号线EA2传输第二子发光控制信号EMA2,第一子发光控制信号EMA1的有效时段t1′和第二子发光控制信号EMA2的有效阶段t2′的时长相同,且,所述第一子发光控制信号EMA1和所述第二子发光控制信号EMA2的有效阶段至少部分不交叠。

需要说明的是,图5及对应的图7或图16仅是本发明的一种实施方式,并不作为对发明像素电路及驱动时序的限制,在实际应用中,本发明的第一发光控制信号线还可以包括更多的子发光控制信号线,同一显示周期中,各子发光控制信号线的有效阶段的时长相同,且各子发光控制信号线的有效阶段至少部分不交叠;在一些实施方式中,且各子发光控制信号线的有效阶段可以完全不交叠。

请继续参考图5,图5为三行三列的像素电路排布,包括第一子发光控制信号线EA1、第二子发光控制信号线EA2及第三条子发光控制信号线EA3,图5中第一子发光控制信号线EA1、第二子发光控制信号线EA2及第五子发光控制信号线EA3的延伸方向与行方向相同,在本发明的一些可选实施方式中,第一子发光控制信号线EA1、第二子发光控制信号线EA2及第五子发光控制信号线EA3的延伸方向可以与行方向不同;在本发明的一些可选实施方式中,第一子发光控制信号线EA1、第二子发光控制信号线EA2及第五条子发光控制信号线EA3可以分别和与其延伸方向相同的多个像素电路连接。

请参考图7或图16,图7及图16中低电平为有效信号,从图7或图16可以看出,第一子发光控制信号线EA1传输的第一子发光控制信号EMA1、第二子发光控制信号线EA2传输第二子发光控制信号EMA2及第五子发光控制信号线EA3所传输第五子发光控制信号EMA3,三个信号的有效阶段t1′、t2′和t3′是完全没有交叠的。本发明通过改变第一发光控制信号线和第二发光控制信号线所传输的信号来调节每一发光元件的发光时间,将各第一发光控制信号线的有效阶段错开设置,有助于简化第二发光控制信号线传输信号的设置。

请继续参考图5及图7或图5及图16,在本发明的一些可选实施方式中,第二发光控制线号线包括第三子发光控制信号线EB1,第三子发光控制信号线EB1向所述像素电路提供第三子发光控制信号EMB1;像素电路包括第五像素电路P1,第五像素电路P1与第一子发光控制信号线EA1电连接,且第五像素电路P1与第三子发光控制信号线EB1电连接,其中第一子发光控制信号EMA1的有效阶段t1′与所述第三子发光控制信号EMB1的有效阶段t11′至少部分交叠。

需要说明的是,图5及对应的图7或图16仅是本发明的一种实施方式,并不作为对发明像素电路及驱动时序的限制,在实际应用中,第二发光控制线号线还可以包括更多的子发光控制信号线,如图5中所示的第四子发光控制线号线EB2、第六子发光控制信号线EB3等。同一显示周期中,第一子发光控制信号EMA1的有效阶段t1′不仅与所述第三子发光控制信号EMB1的有效阶段t11′至少部分交叠,第一子发光控制信号EMA1的有效阶段t1′还与第四子发光控制线号线EB2、第六子发光控制信号线EB3所传输信号的有效阶段t12′和t13′均可以至少部分交叠,如此,当第一发光控制线号线和第二发光控制线号线所传输信号的有效阶段交叠时,才能够使得发光元件发光;此外,同一第一子发光控制信号EMA1的有效阶段与多个第二发光控制信号线所传输信号的有效阶段交叠时,能够减少第一子发光控制信号EMA1的数量,使驱动方法变得简单。

需要说明的是,在一些情况下,第一子发光控制信号EMA1的有效阶段t1′可以完全包住第三子发光控制信号EMB1的有效阶段t11′,如此,在一行时间内,第三子发光控制信号EMB1完全控制发光,方便驱动。

请继续参考图7或图16,在本发明的一些可选实施方式中,同一显示周期中,第三子发光控制信号EMB1包括至少两个有效阶段T11′和T12′。

请继续参考图5,图5为三行三列的像素电路排布,包括第一子发光控制信号线EA1、第二子发光控制信号线EA2及第五子发光控制信号线EA3,还包括第三子发光控制信号线EB1、第四子发光控制线号线EB2及第五子发光控制信号线EB3,三条第一发光控制信号线和三条第二发光控制信号线彼此交错形成网状结构,每一像素电路均与一条第一发光控制信号线和一条第二发光控制信号线连接,同一条第二发光控制信号线连接有三个像素电路;如第三子发光控制信号线EB1连接有三个像素电路,第三子发光控制信号线EB1对应的设置有三个有效时段t11′、t12′和t13′,第三子发光控制信号线EB1设置的三个有效时段t11′、t12′和t13′对应与第一子发光控制信号线EA1的有效时段t1′、第二子发光控制信号线EA2的有效时段t2′及第三条子发光控制信号线EA3的有效时段t3′交叠;请结合图7、图8及图9或图16、图8及图9,在对应有效信号交叠的条件下,第三子发光控制信号线EB1连接的像素电路中晶体管T1、晶体管T3均导通或晶体管T1、晶体管T3及晶体管T5均导通,此时,对应的发光元件4才能发光。

因此,本发明第三子发光控制信号EMB1包括至少两个有效阶段t11′和t12′,可以使得同一条第二发光控制信号线具有控制与其连接的多个像素电路所驱动的发光元件发光时间的能力,同样,该信号设置能够减少第二发光控制线的数量,使面板结构及驱动方法变得简单。

需要说明的是图5中第三子发光控制信号线EB1、第四子发光控制线号线EB2及第六发光控制信号线EB3的延伸方向与列方向相同,在本发明的另一些可选实施方式中,第三子发光控制信号线EB1、第四子发光控制线号线EB2及第六发光控制信号线EB3的延伸方向可以与列方向不同;在本发明的一些可选实施方式中,第三子发光控制信号线EB1、第四子发光控制线号线EB2及第六发光控制信号线EB3可以分别和与其延伸方向相同的多个像素电路连接。

在本发明的一些可选实施方式中,第三子发光控制信号EMB1包括至少两个时长不同的有效阶段t11′和t12′。

具体而言,请结合5、图7、图8及图9或图5、图16、图8及图9,图7、图16中低电平为有效信号,本发明在同一显示周期中,第三子发光控制信号EMB1包括至少两个时长不同的有效阶段t11′和t12′,使得第三子发光控制信号EMB1对不同发光元件的发光时间进行差异化控制;在第一子发光控制信号相同的情况下,发光元件的发光时间就取决于第三子发光控制信号EMB1,因此通过设置时长不同的有效阶段,就可以实现不同发光元件发光时间的差异化控制,从而可以不同发光元件的不同灰阶。

在本发明的一些可选方式中,第三子发光控制信号EMB1包括第一有效阶段t11′和第二有效阶段t12′,第一有效阶段t11′与所述第一子发光控制信号EMA1的有效阶段t1′交叠,第二有效阶段t11′与所述第二子发光控制信号EMA2的有效阶段t2′交叠。

具体而言,请结合5、图7、图8及图9或图5、图16、图8及图9,,第三子发光控制信号EMB1的第一有效阶段t11′与第一子发光控制信号EMA1的有效阶段t1′交叠,第三子发光控制信号EMB1的第二有效阶段t12′与所述第二子发光控制信号EMA2的有效阶段t2′交叠。如此,第三子发光控制信号EMB1可以和第一子发光控制信号EMA1及第二子发光控制信号EMA2以最精简的结构协同工作,共同控制发光元件的发光时间。

在一些实施方式中,如图7所示,第一子发光控制信号EMA1的有效阶段t1′的起始时间在第一有效阶段t11′开始之前,第二子发光控制信号EMA2的有效阶段t2′在第二有效阶段t12′开始之前。将第一子发光控制信号EMA1的有效阶段t1′的开始时间设置在第三子发光控制信号EMB1的第一个有效阶段t11′开始之前,可以在驱动模块2稳定地输出电流之后再控制发光元件4发光,有利于显示面板稳定地输出显示画面。

在另一些实施方式中,如图16所示,第一子发光控制信号EMA1的有效阶段t1′的起始时间在第一有效阶段t11′开始之后,第二子发光控制信号EMA2的有效阶段t2′在第二有效阶段t12′开始之前,这种方式,便于发光时长的灵活控制。

请继续参考图5及图7或图5及图16,在本发明的一些可选方式中,第二发光控制信号线包括第四子发光控制信号线EB2,第四子发光控制信号线EB2向所述像素电路提供第四子发光控制信号EMB2;第四子发光控制信号EMB2的至少一个有效阶段的时长与第三子发光控制信号EMB1的至少一个有效阶段的时长不同。

具体而言,请参考图7或图16,第三子发光控制信号EMB1包括第一有效时段t11′、第二有效时段t12′及第三有效时段t13′;第四子发光控制信号EMB2包括第一有效时段t21′、第二有效时段t22′及第三有效时段t23′,其中第三子发光控制信号EMB1的第一有效时段t11′与第四子发光控制信号EMB2第一有效时段t21′、第二有效时段t22′及第三有效时段t23′均不同。

请结合图7、图8及图9或图16、图8及图9,当第四子发光控制信号EMB2的有效阶段与第三子发光控制信号EMB1的有效阶段时长不同时,第四子发光控制信号EMB2所输入的第三晶体管T3与第四子发光控制信号EMB2所输入的另一第三晶体管T3的导通时间不同,可能会导致对应的发光元件4的发光时间不同。

本发明第四子发光控制信号EMB2的至少一个有效阶段的时长与第三子发光控制信号EMB1的至少一个有效阶段的时长不同,可以使得第三子发光控制信号线EB1上连接的像素电路所驱动的发光元件与第四子发光控制信号线EB2上连接的像素电路所驱动的发光元件有所不同,便于实现不同第二发光控制线号线所驱动的发光元件发光时间的调整,从而实现对不同发光元件灰阶的调整。

在本发明的一些可选实施方式中,第四子发光控制信号EMB2与第三子发光控制信号EMB1波形不同。

具体而言,请参考图7或图16,第四子发光控制信号EMB2和第三子发光控制信号EMB1波形不同,具体体现在第四子发光控制信号EMB2和第三子发光控制信号EMB1的各对应的有效阶段的脉宽或者上升沿或下降沿不同,通过调整第四子发光控制信号EMB2和第三子发光控制信号EMB1包含的各有效阶段的脉宽,各有效阶段出现的时间,也可以实现发光元件发光时长的调整。

图17所示为本发明提供的显示面板的一种驱动时序,请结合图5及图17,在本发明的一些可选实施方式中,第一方向V1与第四方向平行V4,第二方向V2与第三方向V3平行;在一帧周期中,第一发光控制信号线最先传输的有效阶段t1′位于扫描信号线最先传输的有效阶段t1结束之后,且位于扫描信号线最晚传输的有效阶段t3开始之前。

具体而言,在本发明的可选实施方式中,请参考图5,图5所示像素电路呈三行三列的矩阵分布;像素电路用于控制对应的发光元件;信号线包括数据信号线、扫描信号线、第一发光控制信号线和第二发光控制信号线,数据信号线包括第一数据信号线D1、第二数据信号线D2及第三数据信号线D3;扫描信号线包括第一扫描信号线S1、第二扫描信号线S2及第三扫描信号线S3;第一发光控制信号线包括第一子发光控制信号线EA1、第二子发光控制信号线EA2及第五子发光控制信号线EA3;第二发光控制信号线包括第三子发光控制信号线EB1、第四子发光控制信号线EB2及第六子发光控制信号线EB3。每个像素电路与对应的第一发光控制信号线和第二发光控制信号线电连接。

图5中,扫描信号线与第一发光控制信号线的延伸方向相同,数据信号线与第一发光控制信号线的延伸方向相同。像素电路可以沿第一方向划分为三组,沿第二方向划分为三组,沿第一方向排列且位于同一组的像素电路可以与同一条扫描信号线电连接,且与同一条第一发光控制信号线连接;沿第一方向排列且位于不同组的组像素电路可以与不同条扫描信号线电连接,且与不同条第一发光控制信号线连接;沿第二方向排列且位于同一组的像素电路可以与同一条数据信号线电连接,且与同一条第二发光控制信号线电连接;沿第二方向排列且位于不同组的组像素电路可以与不同条数据信号线电连接且与不同条第二发光控制信号线电连接。

请参考图9,每个像素电路均包括第一子控制模块21、第二子控制模块22、驱动模块1、第二发光控制模块3、数据写入模块5及电容C,其中,第一子控制模块21包括第一晶体管T1,第二子控制模块22包括第五晶体管T5,驱动模块1包括第二晶体管T2,第二发光控制模块3包括第三晶体管T3,数据写入模块5包括第四晶体管T4,第一晶体管T1的源极用于接收第一电源信号VDD,第一晶体管T1的漏极与第二晶体管T2的源极电连接,第一晶体管T1的栅极与第一发光控制信号线电连接,第一发光控制信号线用于传输第一发光控制信号EMA;第五晶体管T5的源极与第二晶体管T2的漏极电连接,第五晶体管T5的漏极与第三晶体管T3的源极电连接,第五晶体管T5的栅极与所述第一发光控制信号线电连接;第三晶体管T3的漏极与发光元件4的阳极电连接,第三晶体管T3的栅极与第二发光控制信号线电连接,第二发光控制信号线用于传输第二发光控制信号EMB,第四晶体管T4的漏极与第二晶体管T2的栅极连接。

请结合图5、图9及图17,由于本发明的第一发光控制模2包括了第一子控制模块21和第二子控制模块22,第二子控制模块22位于驱动模块1和第二发光控制模块3之间,其主要作用是稳定驱动模块1的驱动电流,使得与第一扫描信号线S1连接的像素电路在数据写入之后,其他像素电路在数据写入的过程中,与第一扫描信号线S1连接的的像素电路的第二发光控制模块22可以处于导通状态。请继续参考图17,本发明的显示面板可以采用如下驱动:

1)依次通过第一扫描信号线S1、第二扫描信号线S2及第三扫描信号线S3向所连接的像素电路写入数据电路;

2)在通过第一扫描信号线S1进行数据写入后,依次通过第一子发光控制信号线EA1、第二子发光控制信号线EA2及第五子发光控制信号线EA3导通所连接的括第一子控制模块21及第二子控制模块22,在同一时刻仅有一条第一发光控制线所连接的第一发光控制模块21及第二子控制模块22处于导通状态;通过第三子发光控制信号线EB1、第四子发光控制信号线EB2及第六子发光控制信号线EB3导通第二发光控制模块3,处于同时导通状态的第一子控制模块21、第二子控制模块22及第二发光控制模块3所在像素电路驱动的发光元件发光。

基于同一发明构思,本发明还提供一种显示装置,请参考图18,图18所示为本发明提供的显示装置的一种结构示意图,本实施方式所提供的显示装置200包括本发明上述任一实施方式所提供的显示面板100。

可以理解的是,本发明实施例提供的显示装置200,可以是电脑、手机、平板、等其他具有显示功能的显示装置,本发明对此不作具体限制。本发明实施例提供的显示装置,具有本发明实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。

综上,本发明提供的显示面板及显示装置,至少实现了如下的有益效果:

首先,本发明采用第一发光控制模块和第二发光控制模块共同控制发光元件的发光时长,第一发光控制模块和第二发光控制模块的控制信号可以分别通过第一发光控制信号线和第二发光控制信号线进行传递,因此,可以通过改变第一发光控制信号线和第二发光控制信号线所传输的控制信号来调节每一像素的灰阶;此外,本发明第一发光控制信号线和第二发光控制信号线相交设置,使得第一发光控制信号线和第二发光控制信号线可以形成网格状控制结构,有助于精简第一发光控制信号线和第二发光控制信号线的数量,而且控制简单,结构简单,有助于高ppi(Pixels Per Inch)像素的实现;其次,本发明对于发光元件灰阶的调整可以通过对发光元件发光时间的调整来实现,还可以通过数据写入模块来控制驱动模块的输出电流以调整灰阶;如此,发光元件的灰阶就可以从发光时间和发光强度两个维度进行调整,灰阶调整的层级就有增多的可能性,所呈现的画面也将更为细腻;再次,本发明的第一发光控制模块包括了第一子控制模块21和第二子控制模块22,第二子控制模块22位于驱动模块1和第二发光控制模块3之间,其主要作用是稳定驱动模块1的驱动电流,使得本行像素电路在数据写入之后,其他行像素电路在数据写入的过程中,本行的像素电路的第二发光控制模块3可以处于导通状态。与现有相关技术相比,本发明通过设置第二子控制模块22,可以使得发光元件4的发光阶段提前;再次,本发明在像素扫描阶段采用同样的扫描信号和相同的数据信号,可以有效节约扫描时间,且驱动简单;最后,本发明同一第一子发光控制信号EMA1的有效阶段与多个第二发光控制信号线所传输信号的有效阶段交叠、第三子发光控制信号EMB1包括至少两个有效阶段、第三子发光控制信号EMB1包括至少两个时长不同的有效阶段、第四子发光控制信号EMB2的至少一个有效阶段的时长与第三子发光控制信号EMB1的至少一个有效阶段的时长不同,能够减少信号线设置的数量,且能达到对每一像素发光时间的调节,且显示面板的结构及驱动方法更为精简。

虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

相关技术
  • 层叠体以及使用该层叠体的图像显示装置的前面板、图像显示装置、带图像显示功能的反射镜、电阻膜式触摸面板及静电电容式触摸面板
  • 一种显示面板、显示装置和显示装置的驱动方法
  • 一种显示装置的绑定方法、显示面板和显示装置
  • 显示装置的驱动电路、显示装置和显示面板
  • 一种显示面板、显示装置以及显示面板的显示方法
  • EL显示面板、包含EL显示面板的EL显示装置、有机EL显示装置、以及EL显示面板的制造方法
  • EL显示面板、具有EL显示面板的EL显示装置、有机EL显示装置以及EL显示面板的制造方法
技术分类

06120116482155