掌桥专利:专业的专利平台
掌桥专利
首页

一种拼接屏中的PHY间干扰消除方法

文献发布时间:2023-06-19 19:28:50


一种拼接屏中的PHY间干扰消除方法

技术领域

本发明涉及拼接屏技术领域,具体为一种拼接屏中的PHY间干扰消除方法。

背景技术

拼接屏既能单独作为显示器使用,又可以拼接成超大屏幕使用,根据不同使用需求,通过图形处理器来实现画面可变大也可变小的功能,单屏多画面显示、单屏单画面显示、任意拼接屏组合显示、图像拼接、全屏拼接,图像边框可选补偿或遮盖,支持数字信号的漫游、缩放拉伸、跨屏显示,各种显示预案的设置和运行,全高清信号实时处理。

当视频流需要在不同显示屏幕之间传递时,信号由video source发送至拼接屏(多个显示模块组成的显示集群),信号在不同的显示模块之间传递,对于每个显示模块来说,信号一进一出,使用两个PHY,为了降低成本,考虑将两个PHY集成在一起来作为一颗ASIC,这样两个PHY可以共用部分模块,从而可以最大程度地降低成本。

但是两个PHY会共用变压器和RJ45接插件,所以收发数据时会存在相互干扰,可以称为PHY间近端串扰,现有技术中还没有提出一种用于减小或消除同一颗ASIC内两个PHY之间近端串扰的方法。

发明内容

当视频流需要在不同显示屏幕之间传递时,对于每个屏幕来说都要使用两个PHY,一进一出,为了降低成本,考虑将两个PHY集成在一起(作为一颗ASIC),这样两个PHY可以共用部分模块,从而可以最大程度地降低成本,因为两个PHY会共用变压器和RJ45接插件,所以收发数据时会存在相互干扰,可以称为PHY间近端串扰,本文提出一种用于减小或消除同一颗ASIC内两个PHY之间近端串扰的方法。

为实现上述目的,本发明提供了如下技术方案:

一种拼接屏中的PHY间干扰消除方法,包括以下步骤:

S1:在拼接屏中,一颗ASIC内封装两个PHY;

S2:将同一颗ASIC内的两个PHY的时钟同步;

S3:发送信息在两个PHY之间传递作为彼此自适应滤波器的参考,实现串扰消除。

作为本发明的一种优选实时方案,S2中具体还包括:

S21:同一颗ASIC中的两个PHY采用固定配置,Master与Slave的配置不随link_partner而改变,Master将时钟同步于Slave;

S22:相邻的两个显示模块采用配对的连接方式,本模块的Master与相邻模块的Slave相连或者本模块的Slave与相邻模块的Master相连。

作为本发明的一种优选实时方案,所述S21中Master将时钟同步于Slave包括:同一颗ASIC中的两个PHY(PHY1和PHY2)的时钟来源于同一个晶振,相位合成器以晶振的正弦输出为输入,以频率控制字为参考来调整自身输出时钟信号的频率与相位,为两个PHY提供工作时钟,其中相位合成器1的频率控制字始终来自于PHY1(Slave);相位合成器2的频率控制字在建立link的过程中来自于PHY2(Master),待PHY1(Slave)建立link后其频率控制字来自于PHY1(Slave)。

作为本发明的一种优选实时方案,所述S3中具体还包括:

S31:发送信息在两个PHY(PHY1和PHY2)之间传递作为彼此自适应滤波器的参考;

S32:采用循环搜索策略确定PHY1(PHY2)的每队差分传输线依次对PHY2(PHY1)的每队差分传输线的干扰大小;

S33:根据滤波器的系数大小来自动决定对PHY1(PHY2)中对应的差分传输线的干扰进行跟踪消除。

作为本发明的一种优选实时方案,所述自适应滤波器更新过程如下:

设为x(n)L x(n-L)为PHY1(PHY2)的某个差分传输线发送出去的数据也为输入信号,而d(n)为不同时刻的串扰;

其中e(n)为误差信号,y(n)为输入信号x(n)通过自适应滤波器后产生的输出信号;

理论上自适应滤波器系数wl可以基于最小均方误差优化准则来求取解析解,即:

wl=argmin(E(e(n)

由上式可以得到:wl(n)E(x

于是:

但实际中无法得到上式中的期望值,通常采用梯度下降法来迭代求取自适应滤波器的系数,即:w

作为本发明的一种优选实时方案,所述S33中根据滤波器的系数大小来自动决定对PHY1(PHY2)中对应的差分传输线的干扰进行跟踪消除,其包括:

根据得到的w

本发明提供了一种显示装置,包括多组显示模块,每组所述显示模块包括两组PHY。

本发明提供了一种计算机设备,包括存储器、处理器、以及存储在所述存储器上的计算机程序,所述计算机程序被所述处理器运行时,执行根据本文所述方法的指令。

本发明提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被计算机设备的处理器运行时,执行根据本文所述方法的指令。

本申请中提供的一个或多个技术方案,至少具有如下技术效果或优点:

本申请实施例通过在拼接屏中,一颗ASIC内封装两个PHY,将同一颗ASIC内的两个PHY的时钟同步以及发送信息在两个PHY之间传递作为彼此自适应滤波器的参考,实现串扰消除,解决目前两个PHY会共用变压器和RJ45接插件,所以收发数据时会存在相互干扰,可以称为PHY间近端串扰的技术问题。

上述说明仅是本申请技术方案的概述,为了能够更清楚了解本申请的技术手段,而可依照说明书的内容予以实施,并且为了让本申请的上述和其它目的、特征和优点能够更明显易懂,以下特举本申请的具体实施方式。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本申请实施例提供的一种拼接屏中的PHY间干扰消除方法的流程示意图。

图2为本申请实施例提供的两个PHY的时钟同步方法的流程示意图。

图3为本申请实施例提供的两个PHY通过自适应滤波器实现串扰消除方法的流程示意图。

图4为本申请实施例提供的供显示模块串联结构示意图。

图5为本申请实施例提供的Master与SLave时钟同步的结构示意图。

图6为本申请实施例提供的PHY间串扰示意图。

图7为本申请实施例提供的自适应滤波器的原理示意图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。

因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

如图1所示,本发明提供了一种拼接屏中的PHY间干扰消除方法,通过在拼接屏中,一颗ASIC内封装两个PHY,将同一颗ASIC内的两个PHY的时钟同步以及发送信息在两个PHY之间传递作为彼此自适应滤波器的参考,实现串扰消除,解决目前两个PHY会共用变压器和RJ45接插件,所以收发数据时会存在相互干扰,可以称为PHY间近端串扰的技术问题,具体的,包括:

如图1所示,本发明提供了一种拼接屏中的PHY间干扰消除方法,包括以下步骤:

S1:在拼接屏中,一颗ASIC内封装两个PHY;

S2:将同一颗ASIC内的两个PHY的时钟同步;

S3:发送信息在两个PHY之间传递作为彼此自适应滤波器的参考,实现串扰消除。

在本实施例中,所述S2中具体还包括:

S21:同一颗ASIC中的两个PHY采用固定配置,Master与Slave的配置不随link_partner而改变,Master将时钟同步于Slave;

S22:相邻的两个显示模块采用配对的连接方式,本模块的Master与相邻模块的Slave相连或者本模块的Slave与相邻模块的Master相连。

如图2所示,具体的,相邻的两个显示模块采用配对的连接方式后,所有显示模块可以组成如图2所示的“串联”结构,采用这样的策略后,上述应用场景中所有的PHY的时钟最终会同步到同一个时钟上。

如图3所示,在本实施例中,所述S21中Master将时钟同步于Slave包括:同一颗ASIC中的两个PHY(PHY1和PHY2)的时钟来源于同一个晶振,相位合成器以晶振的正弦输出为输入,以频率控制字为参考来调整自身输出时钟信号的频率与相位,为两个PHY提供工作时钟,其中相位合成器1的频率控制字始终来自于PHY1(Slave);相位合成器2的频率控制字在建立link的过程中来自于PHY2(Master),待PHY1(Slave)建立link后其频率控制字来自于PHY1(Slave)。

在本实施例中,所述S3中具体还包括:

S31:发送信息在两个PHY(PHY1和PHY2)之间传递作为彼此自适应滤波器的参考;

S32:采用循环搜索策略确定PHY1(PHY2)的每队差分传输线依次对PHY2(PHY1)的每队差分传输线的干扰大小;

S33:根据滤波器的系数大小来自动决定对PHY1(PHY2)中对应的差分传输线的干扰进行跟踪消除。

如图4所示,因为每个PHY都有4对差分传输线,以PHY1的Ch1为例,它会受到来自PHY2的四对线的干扰,所以理论上每个PHY都需要额外增加4*4=16个自适应滤波模块,这显然会消耗大量资源,实际上来自PHY2的四对线对PHY1的Ch1的干扰的幅度并不相同,甚至差别很大,我们只需要为Ch1配备1至2个自适应滤波模块就可以消除绝大部分的干扰,但是我们并不清楚PHY2的哪个Ch对PHY1的Ch1的影响较大,因此我们需要采用循环搜索策略以确定PHY2的每个Ch对PHY1的Ch1的干扰大小,从而根据滤波器的系数大小来自动决定对PHY2的哪个Ch的干扰进行跟踪消除。

如图5所示,在本实施例中,所述自适应滤波器更新过程如下:

设为x(n)L x(n-L)为PHY1(PHY2)的某个差分传输线发送出去的数据也为输入信号,而d(n)为不同时刻的串扰;

其中e(n)为误差信号,y(n)为输入信号x(n)通过自适应滤波器后产生的输出信号;

理论上自适应滤波器系数w

w

/>

由上式可以得到:w

于是:

但实际中无法得到上式中的期望值,通常采用梯度下降法来迭代求取自适应滤波器的系数,即:w

在本实施例中,所述S33中根据滤波器的系数大小来自动决定对PHY1(PHY2)中对应的差分传输线的干扰进行跟踪消除,其包括:

根据得到的w0(n)LwL(n)为逼近串扰的冲击响应系数,通过对PHY1(PHY2)不同的差分传输线发送数据,得到PHY1(PHY2)中每个差分传输线对PHY2(PHYl)的其中一个差分传输线的串扰情况,将每次得到w0(n)LwL(n)的取绝对值后再求和,统计出PHY1(PHY2)中系数和最大的差分传输线然后对其串扰进行跟踪消除。本发明提供了一种显示装置,包括多组显示模块,每组所述显示模块包括两组PHY。

本发明提供了一种计算机设备,包括存储器、处理器、以及存储在所述存储器上的计算机程序,所述计算机程序被所述处理器运行时,执行根据上述方法的指令。

本发明提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被计算机设备的处理器运行时,执行根据上述方法的指令。

尽管结合具体特征及其实施例对本申请进行了描述,显而易见的,在不脱离本申请的精神和范围的情况下,可对其进行各种修改和组合。相应地,本说明书和附图仅仅是本申请的示例性说明,且视为已覆盖本申请范围内的任意和所有修改、变化、组合或等同物。显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的范围。这样,倘若本申请的这些修改和变型属于本申请及其等同技术的范围之内,则本申请意图包括这些改动和变型在内。

相关技术
  • 一种拼接显示屏的控制电路、控制方法及拼接显示装置
  • 消除拼接显示屏间拼缝的方法、装置及拼接显示系统
  • 消除拼接显示屏间拼缝的方法、装置及拼接显示系统
技术分类

06120115924659