掌桥专利:专业的专利平台
掌桥专利
首页

阵列基板及显示面板

文献发布时间:2024-01-17 01:14:25


阵列基板及显示面板

技术领域

本发明涉及显示技术领域,尤其涉及一种阵列基板及显示面板。

背景技术

为了实现全面屏,将摄像头设置在显示屏下,使用摄像头时透过显示屏进行拍照。

但是主屏区与摄像头区域交界的位置容易出现亮度偏低的问题,导致显示面板显示不均。

发明内容

本发明提供了一种阵列基板及显示面板,以解决显示面板显示不均的问题。

根据本发明的一方面,提供了一种阵列基板,所述阵列基板包括第一显示区和第二显示区;所述第二显示区的透光率大于所述第一显示区的透光率;

所述第一显示区包括第一显示子区和第二显示子区,所述第一显示子区位于所述第二显示子区与所述第二显示区之间;所述第一显示子区至少部分围绕所述第二显示区;

所述第一显示子区包括多个第一像素电路,所述第一像素电路包括第一驱动晶体管,所述第一驱动晶体管包括顶栅和底栅,所述顶栅用于接入数据电压,所述底栅用于接入调节电压。

可选地,所述第一显示子区包括与所述第一像素电路对应连接的第一发光单元;

不同发光颜色的第一发光单元对应的第一像素电路所接入的调节电压不同。

可选地,所述第一显示子区包括多个第一发光颜色子单元、第二发光颜色子单元和第三发光颜色子单元;

所述第一像素电路包括与所述第一发光颜色子单元对应连接的第一子电路、与所述第二发光颜色子单元对应连接的第二子电路、及与所述第三发光颜色子单元对应连接的第三子电路;

所有所述第一子电路中第一驱动晶体管的底栅连接在一起;

所有所述第二子电路中第一驱动晶体管的底栅连接在一起;

所有所述第三子电路中第一驱动晶体管的底栅连接在一起。

可选地,所述阵列基板还包括驱动芯片和调节信号线,所述驱动芯片的电压输出端通过所述调节信号线与所述底栅连接,用于向所述底栅提供所述调节电压,以对第一驱动晶体管的阈值电压进行调节;

优选的,所述调节信号线包括第一调节子线、第二调节子线和第三调节子线;

所述驱动芯片的第一电压输出子端通过所述第一调节子线与所述第一子电路中第一驱动晶体管的底栅连接,用于为所述第一子电路中第一驱动晶体管的底栅提供第一调节电压;

所述驱动芯片的第二电压输出子端通过所述第二调节子线与所述第二子电路中第一驱动晶体管的底栅连接,用于为所述第二子电路中第一驱动晶体管的底栅提供第二调节电压;

所述驱动芯片的第三电压输出子端通过所述第三调节子线与所述第三子电路中第一驱动晶体管的底栅连接,用于为所述第三子电路中第一驱动晶体管的底栅提供第三调节电压。

可选地,所述阵列基板包括叠层设置的多层金属层;

所述调节信号线包括沿第一方向延伸的第一信号线和沿第二方向延伸的第二信号线;其中,所述第一方向为所述阵列基板的数据线的延伸方向,所述第二方向与所述第一方向交叉;

所述第一信号线与所述第二信号线位于不同的金属层;

所述第一信号线与所述第二信号线通过过孔连接。

可选地,所述第二显示子区还包括对应连接的第二像素电路和第二发光单元;

所述第二像素电路包括第二驱动晶体管,所述第二驱动晶体管包括第三栅极,所述第三栅极用于接入数据电压。

可选地,所述第二显示区包括第三发光单元;

所述阵列基板还包括与所述第三发光单元连接的第三像素电路;所述第三像素电路位于所述第二显示子区或所述阵列基板的非显示区;

优选的,所述第三像素电路的拓扑结构与所述第二像素电路的拓扑结构相同。

可选地,所述第二显示子区包括与所述第一像素电路对应连接的第一发光单元;所述第一驱动晶体管的第一极连接第一电源,所述第一驱动晶体管的第二极与所述第一发光单元的第一端连接;

所述第一像素电路还包括数据写入单元和存储单元;

所述数据写入单元的控制端连接第一扫描信号线,所述数据写入单元连接于数据线与所述第一驱动晶体管之间,所述数据写入单元用于向所述第一驱动晶体管的顶栅写入所述数据线提供的数据电压;

所述存储单元连接于所述第一电源与所述第一驱动晶体管的顶栅之间,所述存储单元用于维持所述顶栅的电压。

可选地,所述第一像素电路还包括阈值补偿单元;

所述阈值补偿单元的控制端连接所述第一扫描信号线,所述阈值补偿单元连接于所述第一驱动晶体管的第二极与顶栅之间,所述阈值补偿单元用于补偿所述第一驱动晶体管的阈值电压;

优选的,所述第一像素电路还包括第一发光控制单元和第二发光控制单元;所述第一驱动晶体管的第一极通过所述第一发光控制单元连接所述第一电源,所述第一驱动晶体管的第二极通过所述第二发光控制单元与所述第一发光单元的第一端连接,所述第一发光控制单元和所述第二发光控制单元的控制端连接使能信号线;

优选的,所述第一像素电路还包括第一初始化单元和第二初始化单元;

所述第一初始化单元的控制端连接第二扫描信号线,所述第一初始化单元连接于第一参考信号线与所述第一驱动晶体管的顶栅之间;

所述第二初始化单元的控制端连接第三扫描信号线,所述第二初始化单元连接于第二参考信号线与所述第一发光单元的第一端之间。

根据本发明的另一方面,提供了一种显示面板,该显示面板包括本发明任意实施例所述的阵列基板。

本发明实施例的技术方案,通过将第一子显示区的第一像素电路的第一驱动晶体管设置为四端子器件,即第一驱动晶体管包括顶栅和底栅,将底栅接入调节电压,对第一驱动晶体管的阈值电压进行调节,从而对第一驱动晶体管产生的驱动电流进行调节,使得同一显示灰阶下,第一像素电路产生的驱动电流与第二子显示区及第二显示区对应的像素电路产生的驱动电流一致,则同一显示灰阶下,第一显示子区的像素与第二显示子区及第二显示区的像素的发光亮度一致,有效提高了显示面板的显示均一性,提升了显示面板的显示效果。

应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本发明实施例提供的一种阵列基板的结构示意图;

图2是本发明实施例提供的一种第一像素电路的结构示意图;

图3是本发明实施例提供的又一种阵列基板的结构示意图;

图4是本发明实施例提供的又一种阵列基板的结构示意图;

图5是本发明实施例提供的一种第二像素电路的结构示意图;

图6是本发明实施例提供的又一种第一像素电路的结构示意图;

图7是本发明实施例提供的又一种第二像素电路的结构示意图;

图8是本发明实施例提供的一种显示面板的结构示意图。

具体实施方式

为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。

需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”及其任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。

正如背景技术中提到的,现有的显示面板主屏区与摄像头区域交界的位置容易出现亮度偏低,导致显示面板显示不均的问题。经发明人研究发现,产生这一问题的原因在于:为了增强摄像头区域的透光率,将摄像头区域中像素的像素电路设置在主屏区或非显示区;因此,在摄像头区域,显示面板中膜层的过孔数量较少,且过孔的位置与主屏区的过孔位置不同,也就是说,在主屏区与摄像头区域的交界处,像素电路一侧的结构与其另一侧的结构不同,导致主屏区与摄像头区域的交界处的像素电路中驱动晶体管的沟道受到影响,使得主屏区与摄像头区域的交界处的像素电路中驱动晶体管的阈值电压与其他位置的像素电路中驱动晶体管的阈值电压不同,进而导致同一显示灰阶下,主屏区与摄像头区域的交界处的像素电路产生的驱动电流与主屏区其他位置的像素电路产生的驱动电流不同,与摄像头区域对应的像素电路产生的驱动电流也不同,则主屏区与摄像头区域的交界处的像素发光亮度与主屏区其他位置的像素发光亮度不同,从而导致显示面板显示不均。

针对上述问题,本发明实施例提供了一种阵列基板。图1是本发明实施例提供的一种阵列基板的结构示意图,图2是本发明实施例提供的一种第一像素电路的结构示意图,参考图1和图2,阵列基板包括第一显示区A1和第二显示区A2;第二显示区A2的透光率大于第一显示区A1的透光率;第一显示区A1包括第一显示子区A11和第二显示子区A12,第一显示子区A11位于第二显示子区A12与第二显示区A2之间;第一显示子区A11至少部分围绕第二显示区A2;第一显示子区A11包括多个第一像素电路101,第一像素电路101包括第一驱动晶体管T1,第一驱动晶体管T1包括顶栅g1和底栅g2,顶栅g1用于接入数据电压Vdata,底栅g2用于接入调节电压V1,以对第一驱动晶体管T1的阈值电压进行调节。

其中,第一显示区A1例如为通常所说的主显示区,第二显示区A2例如为屏下摄像头区域,第一显示子区A11位于第二显示子区A12与第二显示区A2之间,即第一显示子区A11为第一显示区A1与第二显示区A2的交界区域。第一驱动晶体管T1包括顶栅g1和底栅g2,通过向顶栅g1写入数据电压Vdata,使得第一驱动晶体管T1可以根据数据电压Vdata产生驱动电流,从而驱动第一显示子区A11的像素发光。

具体地,通过在第一驱动晶体管T1的底栅g2接入调节电压V1,从而调节第一驱动晶体管T1的阈值电压。例如,第一驱动晶体管T1为P型晶体管时,第一驱动晶体管T1的底栅g2的电压越大,第一驱动晶体管T1的阈值电压越小;第一驱动晶体管T1为N型晶体管时,第一驱动晶体管T1的底栅g2的电压越大,第一驱动晶体管T1的阈值电压越大。因此,通过在第一驱动晶体管T1的底栅g2接入调节电压V1,对第一驱动晶体管T1的阈值电压进行调节,进而对第一驱动晶体管T1产生的驱动电流进行调节,使得同一显示灰阶下,第一显示子区A11的第一像素电路101的第一驱动晶体管T1产生的驱动电流与第二显示子区A12及第二显示区A2对应的像素电路产生的驱动电流一致,进而保证同一显示灰阶下,第一显示子区A11的像素与第二显示子区A12及第二显示区A2的像素的发光亮度一致,有效提高了显示面板的显示均一性,提升了显示面板的显示效果。

示例性的,例如在调试阶段,输出不同的电压至第一驱动晶体管T1的底栅g2,测量第一像素电路101产生的驱动电流;当第一像素电路101产生的驱动电流与第二显示子区A12的像素电路产生的驱动电流一致时,底栅g2接入的电压即为最终的调节电压V1,将最终的调节电压V1接入第一驱动晶体管T1的底栅g2,使得第一驱动晶体管T1在工作时产生的驱动电流与第二显示子区A12的像素电路产生的驱动电流一致。

本实施例的技术方案,通过将第一子显示区的第一像素电路的第一驱动晶体管设置为四端子器件,即第一驱动晶体管包括顶栅和底栅,将底栅接入调节电压,对第一驱动晶体管的阈值电压进行调节,从而对第一驱动晶体管产生的驱动电流进行调节,使得同一显示灰阶下,第一像素电路产生的驱动电流与第二子显示区及第二显示区对应的像素电路产生的驱动电流一致,则同一显示灰阶下,第一显示子区的像素与第二显示子区及第二显示区的像素的发光亮度一致,有效提高了显示面板的显示均一性,提升了显示面板的显示效果。

在上述技术方案的基础上,可选地,参考图2,第一显示子区A11包括与第一像素电路101对应连接的第一发光单元102;不同发光颜色的第一发光单元102对应的第一像素电路101所接入的调节电压不同。

其中,第一显示子区A11包括至少两种不同发光颜色的第一发光单元102,例如包括红光、蓝光、绿光和白光中的至少两种,也可以包括其他发光颜色的第一发光单元102。

具体地,在同一显示灰阶下,驱动电流的变化对不同发光颜色的第一发光单元102的影响程度不同。因此,通过向不同发光颜色的第一发光单元102对应的第一像素电路101接入不同的调节电压V1,对不同发光颜色的第一发光单元102对应的第一驱动晶体管T1的阈值电压进行不同的调节,使得不同发光颜色的第一发光单元102的发光亮度相同,有利于进一步提高显示面板的显示均一性。

在上述技术方案的基础上,图3是本发明实施例提供的又一种阵列基板的结构示意图,可选地,参考图3,第一显示子区A11包括多个第一发光颜色子单元1021、第二发光颜色子单元1022和第三发光颜色子单元1023;第一像素电路101包括与第一发光颜色子单元1021对应连接的第一子电路1011、与第二发光颜色子单元1022对应连接的第二子电路1012、及与第三发光颜色子单元1023对应连接的第三子电路1013;所有第一子电路1011中第一驱动晶体管T1的底栅g2连接在一起;所有第二子电路1012中第一驱动晶体管T1的底栅g2连接在一起;所有第三子电路1013中第一驱动晶体管T1的底栅g2连接在一起。

具体地,第一发光颜色子单元1021的发光颜色例如为红色,第二发光颜色子单元1022的发光颜色例如为绿色,第三发光颜色子单元1023的发光颜色例如为蓝色。所有的第一子电路1011中第一驱动晶体管T1的底栅g2连接在一起,使得所有的第一子电路1011中第一驱动晶体管T1的底栅g2可以一起接入第一调节电压,可以减少接线,避免走线数量较多。同样的,所有第二子电路1012中第一驱动晶体管T1的底栅g2连接在一起,使得所有的第二子电路1012中第一驱动晶体管T1的底栅g2可以一起接入第二调节电压;所有第三子电路1013中第一驱动晶体管T1的底栅g2连接在一起,使得所有的第三子电路1013中第一驱动晶体管T1的底栅g2可以一起接入第三调节电压,进一步减少接线,有利于简化版图设计。

需要说明的是,在第一显示子区A11,在阵列基板的厚度方向上,第一发光颜色子单元1021与第一子电路1011为上下堆叠的关系,图3中示出了第一子电路1011与第一发光颜色子单元1021,但并不对第一发光颜色子单元1021与第一子电路1011的相对位置关系进行限定。同样的,并不对第二发光颜色子单元1022与第二子电路1012的相对位置关系进行限定,并不对第三发光颜色子单元1023与第三子电路1013的相对位置关系进行限定。也并不对第一发光颜色子单元1021、第二发光颜色子单元1022及第三发光颜色子单元1023的排列关系进行限定。

可选地,参考图3,阵列基板还包括驱动芯片103和调节信号线104,驱动芯片103的电压输出端通过调节信号线104与底栅g2连接,用于向底栅g2提供调节电压V1;优选的,调节信号线104包括第一调节子线1041、第二调节子线1042和第三调节子线1043;驱动芯片103的第一电压输出子端通过第一调节子线1041与第一子电路1011中第一驱动晶体管T1的底栅g2连接,用于为第一子电路1011中第一驱动晶体管T1的底栅g2提供第一调节电压;驱动芯片103的第二电压输出子端通过第二调节子线1042与第二子电路1012中第一驱动晶体管T1的底栅g2连接,用于为第二子电路1012中第一驱动晶体管T1的底栅g2提供第二调节电压;驱动芯片103的第三电压输出子端通过第三调节子线1043与第三子电路1013中第一驱动晶体管T1的底栅g2连接,用于为第三子电路1013中第一驱动晶体管T1的底栅g2提供第三调节电压。

具体地,通过将预先调试得到的调试电压存储在驱动芯片103的寄存器中,在绑定驱动芯片103后,将驱动芯片103的电压输出端通过调节信号线104与第一驱动晶体管T1的底栅g2连接,向底栅g2写入调节电压V1,对第一驱动晶体管T1的阈值电压进行调节,从而对第一驱动晶体管T1产生的驱动电流进行调节。驱动芯片103的第一电压输出子端、第二电压输出子端和第三电压输出子端可以输出不同的调节电压,从而向不同发光颜色的第一发光单元102对应的第一像素电路101接入不同的调节电压V1,对不同发光颜色的第一发光单元102对应的第一驱动晶体管T1的阈值电压进行不同的调节,使得不同发光颜色的第一发光单元102的发光亮度相同。

作为本实施例进一步的实施方案,在上述各技术方案的基础上,可选地,阵列基板包括叠层设置的多层金属层。如图3所示,调节信号线104包括沿第一方向X延伸的第一信号线B1和沿第二方向Y延伸的第二信号线B2;其中,第一方向X为阵列基板的数据线的延伸方向,第二方向Y与第一方向X交叉;第一信号线B1与第二信号线B2位于不同的金属层;第一信号线B1与第二信号线B2通过过孔连接。

具体地,阵列基板包括数据线,数据线可以向像素电路提供数据电压。通过将第一信号线B1与第二信号线B2设置在不同的金属层,使得沿同一方向X延伸的信号线在同一金属层,沿不同方向延伸的信号线在不同的金属层,方便走线设计,避免走线交叉较多。其中,第二信号线B2例如与第一信号线B1垂直,或者第二信号线B2为斜线,即扇形线,本实施例并不进行限定。

示例性的,阵列基板还包括扫描线,扫描线可以向像素电路提供扫描信号。第一信号线B1与数据线的延伸方向相同,第一信号线B1例如位于数据线所在的金属层;第二信号线B2例如与扫描线的延伸方向相同,第二信号线B2可以位于扫描线所在的金属层。并且,第一信号线B1与扫描线在阵列基板的衬底的垂直投影不交叠,避免影响第一信号线B1上信号的传输,提升显示面板工作的可靠性。

图4是本发明实施例提供的又一种阵列基板的结构示意图,图5是本发明实施例提供的一种第二像素电路的结构示意图,可选地,参考图4和图5,第二显示子区A12还包括对应连接的第二像素电路201和第二发光单元202;第二像素电路201包括第二驱动晶体管T2,第二驱动晶体管T2包括第三栅极g3,第三栅极g3用于接入数据电压。

具体地,第二发光单元202包括第二发光二极管D2。第二显示子区A12的第二像素电路201的第二驱动晶体管T2为三端子器件,第二驱动晶体管T2包括一个栅极(第三栅极g3),通过向第三栅极g3写入数据电压,第二像素电路201根据数据电压产生驱动电流,从而驱动第二发光单元202发光。示例性的,当显示面板显示单色画面时,第三栅极g3接入的数据电压可以与顶栅g1接入的数据电压相同;当显示面板显示非单色画面时,第三栅极g3接入的数据电压例如与顶栅g1接入的数据电压不同。在第一方向X上的第二像素电路201和第一像素电路101例如可以连接至同一条数据线,通过分时写入的方式,可以向顶栅g1和第三栅极g3写入不同的数据电压。

示例性的,参考图2和图5,第二像素电路201与第一像素电路101的不同之处在于第一驱动晶体管T1为四端子器件,第二驱动晶体管T2为三端子器件,第二像素电路201的其余电路部分与第一像素电路101的结构相同。

可选地,继续参考图4,第二显示区A2包括第三发光单元301;阵列基板包括与第三发光单元301连接的第三像素电路302;第三像素电路302位于第二显示子区A12或阵列基板的非显示区NA;优选的,第三像素电路302的拓扑结构与第二像素电路201的拓扑结构相同。

具体地,阵列基板还包括非显示NA,为了增强第二显示区A2的透光性,将第三像素电路302设置于第二显示子区A12或者非显示区NA。在其他一些实施方式中,也可以部分第三像素电路302位于第二显示子区A12,另一部分第三像素电路302位于非显示区NA。在另外一些实施方式中,也可以设置第三像素电路302中的部分器件位于第二显示子区A12,另一部分器件位于非显示区NA。

示例性的,第三像素电路302的拓扑结构与第二像素电路201的拓扑结构相同,例如是指第三像素电路302的电路结构与第二像素电路201的电路结构相同,即第三像素电路302所包含的器件与第二像素电路201所包含的器件相同,第三像素电路302的器件连接关系与第二像素电路201的器件连接关系相同。通过设置第三像素电路302的拓扑结构与第二像素电路201的拓扑结构相同,使得第三像素电路302与第二像素电路201的制备流程相同,减少阵列基板的制备时间,有利于降低阵列基板的制作成本。

可选地,参考图2,第二显示子区A12包括与第一像素电路101对应连接的第一发光单元102;第一驱动晶体管T1的第一极连接第一电源VDD,第一驱动晶体管T1的第二极与第一发光单元102的第一端连接;第一像素电路101还包括数据写入单元110和存储单元120;数据写入单元110的控制端连接第一扫描信号线Scan1,数据写入单元110连接于数据线与第一驱动晶体管T1之间,数据写入单元110用于向第一驱动晶体管T1的顶栅g1写入数据线Data提供的数据电压;存储单元120连接于第一电源VDD与第一驱动晶体管T1的顶栅g1之间,存储单元120用于维持顶栅g1的电压。

示例性的,第一电源VDD可以提供第一电源电压,第一电源电压例如为正电压。第一发光单元102包括第一发光二极管D1,第一发光单元102的第二端连接第二电源VSS,第二电源VSS可以提供第二电源电压,第二电源电压例如为负电压。数据写入单元110包括数据写入晶体管T11,数据写入晶体管T11的控制极为数据写入单元110的控制端,数据写入晶体管T11的第一极为数据写入单元110的第一端,数据写入晶体管T11的第二极为数据写入单元110的第二端。在数据写入阶段,第一扫描信号线Scan1提供的第一扫描信号控制数据写入单元110导通,数据线Data提供的数据电压经过数据写入单元110写入第一驱动晶体管T1的顶栅g1。存储单元120包括存储电容C1,存储电容C1连接与第一电源VDD与第一驱动晶体管T1的顶栅g1之间。存储单元120可以存储写入的数据电压,从而维持顶栅g1的电压。

图6是本发明实施例提供的又一种第一像素电路的结构示意图,可选地,参考图6,第一像素电路101还包括阈值补偿单元130;阈值补偿单元130的控制端连接第一扫描信号线Scan1,阈值补偿单元130连接于第一驱动晶体管T1的第二极与顶栅g1之间,阈值补偿单元130用于补偿第一驱动晶体管T1的阈值电压;优选的,第一像素电路101还包括第一发光控制单元140和第二发光控制单元150;第一驱动晶体管T1的第一极通过第一发光控制单元140连接第一电源VDD,第一驱动晶体管T1的第二极通过第二发光控制单元150与第一发光单元102的第一端连接,第一发光控制单元140和第二发光控制单元150的控制端连接使能信号线EM;优选的,第一像素电路101还包括第一初始化单元160和第二初始化单元170;第一初始化单元160的控制端连接第二扫描信号线Scan2,第一初始化单元160连接于第一参考信号线Vref1与第一驱动晶体管T1的顶栅g1之间;第二初始化单元170的控制端连接第三扫描信号线Scan3,第二初始化单元170连接于第二参考信号线Vref2与第一发光单元102的第一端之间。

示例性的,阈值补偿单元130包括阈值补偿晶体管T12,阈值补偿晶体管T12的控制极为阈值补偿单元130的控制端,阈值补偿晶体管T12连接于第一驱动晶体管T1的第二极与顶栅g1之间。在数据写入阶段,第一扫描信号线Scan1提供的第一扫描信号控制数据写入单元110和阈值补偿单元130导通,数据写入单元110将数据线Data提供的数据电压经过第一驱动晶体管T1和阈值补偿单元130写入至第一驱动晶体管T1的顶栅g1,从而向顶栅g1写入阈值补偿后的电压,避免第一驱动晶体管T1的阈值电压的波动对第一驱动晶体管T1产生的驱动电流造成影响,保证了第一驱动晶体管T1生成稳定的驱动电流,从而保证显示面板显示画面的稳定性。

第一发光控制单元140例如包括第一发光控制晶体管T13,第一发光控制晶体管T13的控制极为第一发光控制单元140的控制端,第一驱动晶体管T1的第一极通过第一发光控制晶体管T13连接第一电源VDD。第二发光控制单元150包括第二发光控制晶体管T14,第二发光控制晶体管T14的控制极为第二发光控制单元150的控制端,第一驱动晶体管T1的第二极通过第二发光控制晶体管T14与第一发光单元102的第一端连接。在发光阶段,使能信号线EM提供的使能信号控制第一发光控制单元140和第二发光控制单元150导通,使得第一驱动晶体管T1产生驱动电流,第一发光单元102响应驱动电流发光。

第一初始化单元160包括第一初始化晶体管T15,第一初始化晶体管T15的控制极为第一初始化单元160的控制端,第一初始化晶体管T15的第一极连接第一参考信号线Vref1,第一初始化晶体管T15的第二极与第一驱动晶体管T1的顶栅g1连接。在第一初始化阶段,第二扫描信号线Scan2提供的扫描信号控制第一初始化单元160导通,第一初始化单元160将第一参考信号线Vref1提供的参考电压写入顶栅g1,对第一驱动晶体管T1的顶栅g1进行初始化。第二初始化单元170包括第二初始化晶体管T16,第二初始化晶体管T16的控制极为第二初始化单元170的控制端,第二初始化晶体管T16的第一极连接第二参考信号线Vref2,第二初始化晶体管T16的第二极与第一发光单元102的第一端连接。在第二初始化阶段,第三扫描信号线Scan3提供的扫描信号控制第二初始化单元170导通,第二初始化单元170将第二参考信号线Vref2提供的参考电压写入第一发光单元102的第一端,对第一发光单元102的第一端进行初始化,消除上一帧的残留电荷。

图7是本发明实施例提供的又一种第二像素电路的结构示意图,示例性的,参考图6和图7,第二像素电路201与第一像素电路101的不同之处在于第一驱动晶体管T1为四端子器件,第二驱动晶体管T2为三端子器件,第二像素电路201的其余电路部分与第一像素电路101的电路结构相同。

需要说明的是,图2、图5、图6和图7中只示出了所有晶体管均为P型晶体管的情况,在其他一些实施方式中,第一像素电路101的晶体管可以均为N型晶体管,也可以是第一像素电路101的部分晶体管为P型晶体管,其余部分晶体管为N型晶体管。

本发明实施例还提供了一种显示面板。图8是本发明实施例提供的一种显示面板的结构示意图,参考图8,该显示面板10包括本发明任意实施例提供的阵列基板11,因此具备本发明任意实施例提供阵列基板相同的有益效果,此处不再赘述。阵列基板11中设置有阵列排布的发光器件12,发光器件12包括上述任意实施方案提供的第一发光单元102、第二发光单元202和第三发光单元301。显示面板可以是手机、平板电脑、电视机、显示器、笔记本电脑、数码相框等任何具有显示功能的产品或部件。

上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

技术分类

06120116073205