掌桥专利:专业的专利平台
掌桥专利
首页

技术领域

本发明涉及无线通讯技术领域,具体涉及一种低功耗低杂散频综组件。

背景技术

随着电子技术的不断发展,新一代电子系统对频综组件提出了超宽带、小型化、低功耗、低杂散等一系列需求。

另外,对于现有的锁相频率合成单元而言,当Fo与Fr不是整数倍关系时,由于RFVCO频率与基准参考频率的互调作用,杂散边带将以一定的偏移频率出现在VCO输出频谱上。

上述杂散大多数时候可以由环路滤波器给予很大程度的衰减,然而在靠近基准频率整数倍数的时候,特别是当这些杂散与输出信号的频率间隔小于环路滤波器环路带宽时,环路滤波器便无能为力,导致输出信号杂散抑制小于40dBc。

而对于步进比较小的频率合成器,比如10kHz以下,甚至更小的步进,整数边界杂散对于系统的影响就非常严重,甚至可以导致整个系统无法工作。

发明内容

本发明的目的在于克服现有技术的缺点,提供了一种低功耗低杂散频综组件,解决了现有频综组件功耗大、杂散影响大的技术问题。

本发明的目的通过以下技术方案来实现:

一种低功耗低杂散频综组件,包括参考信号处理单元、频率合成单元和功分开关单元,其中:

所述参考信号处理单元接收参考信号,并将参考信号分别作为频率合成单元的参考信号、匹配负载输入和参考输出;

所述频率合成单元包括多个跳频源和多个点频源,参考信号经过频率合成单元处理后输出给功分开关单元;

所述功分开关单元接收频率合成单元输出信号,经功分、开关后输出为多路。

进一步地,所述跳频源的数量为四个;还包括来源于外部的第一外本振和第二外本振。

进一步地,所述点频源为3600MHz、3602MHz两个频率可选的点频源。

进一步地,所述点频源的数量为两个,参考信号经过点频源处理后放大并功分输出为两路。

每个所述跳频源和每个所述点频源的供电电压均为3.3V,供电电流≤100mA。

进一步地,该频综组件在每个所述本振信号之间、内部信号与外部信号之间设有隔条和盖板。

进一步地,该频综组件采用RO4350B板材和FR4板材进行多层混压制成,体积不超过150mm×120mm×5.5mm;每个跳频源和每个点频源的体积不超过15mm×12mm×2.5mm。

进一步地,所述跳频源的频率范围为3800MHz~5800MHz;跳频时间≤30μs,5800MHz相位噪声≤-95dBc/Hz@1kHz;杂散抑制≥60dBc;频率步进为10Hz。

进一步地,所述点频源的跳频时间≤30μs;3602MHz相位噪声≤

-100dBc/Hz@1kHz;杂散抑制≥65dBc。

进一步地,所述跳频源、点频源之间的隔离度≥70dB。

进一步地,所述第一外本振、第二外本振的频率范围为4500MHz~5000MHz;跳频时间≤1μs;杂散抑制≥65dBc;频率步进为1MHz。

基于上述技术方案,本发明提供的一种低功耗低杂散频综组件,可产生如下技术效果:

(1)本发明提供的频综组件具有多个通道,并且通道间信号同步高,能满足现有雷达的要求;

(2)本发明的频综组件整体及其内部各个元器件均具有较小体积,能满足现有市场的小型化需求;

(3)本发明的跳频源和点频源设置使得本频综组件功耗低、杂散抑制效果好。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。

图1为本发明中频综组件架构图;

图2为本发明中的点频源示意图;

图3为本发明频综组件隔条和盖板的结构示意图。

具体实施方式

应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

实施例1:

本实施例提供了一种低功耗低杂散频综组件,如图1所示,包括参考信号处理单元、频率合成单元和功分开关单元,其中:

所述参考信号处理单元接收参考信号,所述参考信号为100MHz,参考信号处理单元将参考信号分别作为频率合成单元的参考信号、匹配负载输入和100MHz参考输出;

所述频率合成单元包括多个跳频源和多个点频源,每个所述频率源均将参考信号处理后输出;

所述功分开关单元接收频率合成单元输出信号,经功分、开关后输出为多路。

进一步地,在本实施例中,所述跳频源的数量为四个,分别为跳频源11、跳频源12、跳频源13和跳频源14。

在本实施例中,包括第一外本振1和第二外本振2,如图1所示,第一外本振1、跳频源11、跳频源12经过功分开关单元后输出为LO11和LO12两路;第二外本振2、跳频源13、跳频源14经过功分开关单元后输出为LO13和LO14两路;其中,LO11和LO12可以选择来源于跳频源11、跳频源12或者第一外本振1;LO13和LO14可以选择来源于跳频源13、跳频源14或者第二外本振2。

在本实施例中,所述点频源为3600MHz、3602MHz两个频率可选的点频源21和点频源23;LO21、LO22,LO23、LO24输出频率可配置为3600MHz或者3602MHz。

如图2所示,LO1与LO2参考源都选择100MHz,为了避免整数边界杂散的影响,当LO1频率为(3800±2)MHz、(3900±2)MHz、……、(5700±2)MHz、(5800±2)MHz时,需将LO1的频率加2MHz,变为(3802±2)MHz、(3902±2)MHz、……、(5702±2)MHz、(5802±2)MHz;此时,IF1变为3672MHz,为了保证IF2仍为70MHz,则LO2频率变为3602,这样一来即可规避LO1输出频率分布在100MHz整数倍±2MHz附近而产生的抑制较低的整数边界杂散。

在本实施例中,所述该频综组件采用RO4350B板材和FR4板材进行多层混压制成,体积为130mm×110mm×5mm;每个跳频源和每个点频源的体积为15mm×12mm×2.5mm,供电电压3.3V,电流≤100mA,最终实现了4路跳频本振信号、4路点频信号,整个模块功耗低至3.5W。

在本实施例中,跳频源:

频率范围为3800MHz~5800MHz,跳频时间≤30μs;5800MHz相位噪声≤-95dBc/Hz@1kHz;杂散抑制≥60dBc;频率步进为10Hz。

在本实施例中,点频源:

跳频时间≤30μs;3602MHz相位噪声≤-100dBc/Hz@1kHz;杂散抑制≥65dBc。

在本实施例中,第一外本振、第二外本振:

频率范围为4500MHz~5000MHz;跳频时间≤1μs;杂散抑制≥65dBc;

频率步进为1MHz。

在本实施例中,所述跳频源、点频源之间的隔离度≥70dB。

本实施例中,该频综组件在每个所述本振信号之间、内部信号与外部信号之间设有隔条和盖板,如图3所示,能够避免信号之间的相互干扰。

本文揭露的结构、功能和连接形式,可以通过其它方式实现。例如,以上所描述的实施例仅是示意性的,例如可以有其他安装方式,例如多个组件可以结合或者集成于另一个组件;另外,在本文各个实施例中的各功能组件可以集成在一个功能组件中,也可以是各个功能组件单独物理存在,也可以两个或两个以上功能组件集成为一个功能组件。

以上所述仅是本发明的优选实施方式,应当理解本发明并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。

技术分类

06120116339357