掌桥专利:专业的专利平台
掌桥专利
首页

工作链路的切换方法及装置、存储介质、电子装置

文献发布时间:2023-06-19 10:38:35


工作链路的切换方法及装置、存储介质、电子装置

技术领域

本发明涉及通信领域,具体而言,涉及一种工作链路的切换方法及装置、存储介质、电子装置。

背景技术

APS(Automatic Protection Switching,自动保护切换)是为了保证业务的可靠性,在主链路发生中断或信号劣化的情况下,在50毫秒内自动切换到备份链路的机制。

在FlexE(Flexible Ethernet,灵活以太网)网络中,正常工作时APS信息每秒发送一次,当工作状态发生改变时,必须立即以16384个码块的时间间隔快速发送三个APS报文,接收端根据APS信息触发相应的保护倒换操作,芯片检测到链路故障后上报至外部CPU,在外部CPU进行APS状态机运算,当CPU任务较多时可能由于调度不及时影响APS保护切换的速度,进而影响业务质量等问题。

如图1所示,假设业务数据当前工作在工作链路,如图2所示,当如图2所示,当设备1侧工作链路的SPN OAM探测到当前链路发生信号失效或信号劣化时,由设备1的芯片将当前状态上报CPU,CPU会根据APS状态机通过IO控制芯片实现保护倒换;同时设备1会通过保护链路向设备2以16384个码块的时间间隔快速发送三个APS报文,设备2将设备2的芯片收到的APS报文上报CPU,CPU会根据APS状态机通过IO控制芯片触发相应的保护倒换操作。

针对相关技术中,在链路故障时,必须由外部CPU来判断APS保护切换,进而导致在外部CPU任务多时很可能影响APS保护切换的速度等问题,尚未提出有效的技术方案。

发明内容

本发明实施例提供了一种工作链路的切换方法及装置、存储介质、电子装置,以至少解决相关技术中,在链路故障时,必须由外部CPU来判断APS保护切换,进而导致在外部CPU任务多时很可能影响APS保护切换的速度等问题。

根据本发明的一个实施例,提供了一种工作链路的切换方法,包括:在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换。

在一个示例性实施例中,所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换之后,所述方法还包括:在APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,以及所述APS状态机确定出工作链路切换后的目标状态的情况下,所述内嵌CPU通过共享内存的方式将所述内嵌CPU中保存的所述目标状态同步至外部CPU。

在一个示例性实施例中,所述内嵌CPU接收所述第一芯片发送的目标APS报文,包括:所述内嵌CPU接收所述第一芯片按照预设时间间隔通过保护链路所发送的目标数量的目标APS报文,其中,所述目标APS报文用于触发对所述工作链路进行切换。

在一个示例性实施例中,所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换之后,所述方法还包括:在APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,以及所述APS状态机确定出工作链路切换所需的切换操作的情况下,所述内嵌CPU通过共享内存的方式将所述内嵌CPU中保存的所述切换操作写入到芯片表项地址中,以实现所述工作链路的切换。

在一个示例性实施例中,第二设备的内嵌CPU接收所述第一芯片的通知信息,包括:第二设备的内嵌CPU接收所述第一芯片同时还发送给外部CPU的所述通知信息。

在一个示例性实施例中,通过以下方式确定第一设备的第一芯片收到的报文有误:在所述第一芯片接收到切片分组网SPN操作管理维护OAM报文的情况下,确定所述第一芯片收到的报文有误。

根据本发明的又一个实施例,还提供了一种工作链路的切换装置,应用于第二设备的内嵌CPU,包括:第一处理模块,用于在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;第二处理模块,用于接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换。

在一个示例性实施例中,所述装置还包括:同步模块,用于在APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,以及所述APS状态机确定出工作链路切换后的目标状态的情况下,通过共享内存的方式将所述内嵌CPU中保存的所述目标状态同步至外部CPU。

根据本发明的又一个实施例,还提供了一种存储介质,所述存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。

根据本发明的又一个实施例,还提供了一种电子装置,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述任一项方法实施例中的步骤。

通过本发明,在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,也就是说,通过各个设备和APS状态机的内嵌CPU进行设备之间BAS报文监控、接收通知信息、接收链路状态变化信息、APS报文等操作,实现APS数据流的切换,解决了现有技术中在链路故障时,必须由外部CPU来判断APS保护切换,进而导致在外部CPU任务多时很可能影响APS保护切换的速度等问题。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:

图1是现有技术中业务数据位于工作链路的示意图;

图2是现有技术中业务数据位于保护链路的示意图;

图3是本发明实施例的一种工作链路的切换方法的计算机终端的硬件结构框图;

图4是根据本发明实施例的工作链路的切换方法的流程图;

图5是根据本发明实施例的工作链路的切换方法的流程示意图(一);

图6是根据本发明实施例的工作链路的切换方法的流程示意图(二);

图7是根据本发明实施例的工作链路的切换方法的信息传输示意图;

图8为根据本发明实施例的网络的自动保护切换系统的结构框图;

图9是根据本发明实施例的工作链路的切换装置的结构示意图(一);

图10是根据本发明实施例的工作链路的切换装置的结构示意图(二)。

具体实施方式

下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。

本申请实施例所提供的方法实施例可以在计算机终端或者类似的运算装置中执行。以运行在计算机终端上为例,图3是本发明实施例的一种工作链路的切换方法的计算机终端的硬件结构框图。如图3所示,计算机终端可以包括一个或多个(图3中仅示出一个)处理器102(处理器102可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)和用于存储数据的存储器104,在一个示例性实施例中,上述计算机终端还可以包括用于通信功能的传输设备106以及输入输出设备108。本领域普通技术人员可以理解,图3所示的结构仅为示意,其并不对上述计算机终端的结构造成限定。例如,计算机终端还可包括比图3中所示更多或者更少的组件,或者具有与图3所示等同功能或比图3所示功能更多的不同的配置。

存储器104可用于存储计算机程序,例如,应用软件的软件程序以及模块,如本发明实施例中的工作链路的切换方法对应的计算机程序,处理器102通过运行存储在存储器104内的计算机程序,从而执行各种功能应用以及数据处理,即实现上述的方法。存储器104可包括高速随机存储器,还可包括非易失性存储器,如一个或者多个磁性存储装置、闪存、或者其他非易失性固态存储器。在一些实例中,存储器104可进一步包括相对于处理器102远程设置的存储器,这些远程存储器可以通过网络连接至计算机终端。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。

传输装置106用于经由一个网络接收或者发送数据。上述的网络具体实例可包括计算机终端的通信供应商提供的无线网络。在一个实例中,传输装置106包括一个网络适配器(Network Interface Controller,简称为NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,传输装置106可以为射频(Radio Frequency,简称为RF)模块,其用于通过无线方式与互联网进行通讯。

在本实施例中提供了一种工作链路的切换方法,应用于上述计算机终端,图4是根据本发明实施例的工作链路的切换方法的流程图,该流程包括如下步骤:

步骤S202,在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;

步骤S204,所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换。

通过上述步骤,在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,解决了现有技术中在链路故障时,必须由外部CPU来判断APS保护切换,进而导致在外部CPU任务多时很可能影响APS保护切换的速度等问题,进而内嵌CPU与外部主CPU协同工作,发挥内嵌CPU实时性好的特点,实现了FlexE网路中数据链路的快速切换,有利于提高业务的稳定性和可靠性。

其中,内嵌CPU和外部CPU是相对于芯片而言的,内嵌CPU可以理解为设置在芯片内部的CPU,外部CPU可以理解为是芯片外部附加的CPU。BAS报文是SPN OAM的基础码块,用于进行实时发送的基础OAM消息,包括连通性检查、BIP校验、RDI、REI、CS_LF、CS_RF功能。

图5是根据本发明实施例的工作链路的切换方法的流程示意图(一),如图5所示,上述步骤S204之后,还包括:

步骤S206,在APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,以及所述APS状态机确定出工作链路切换后的目标状态的情况下,所述内嵌CPU通过共享内存的方式将所述内嵌CPU中保存的所述目标状态同步至外部CPU。

简而言之,APS状态机确定对所述工作链路进行切换,并在APS状态机确定出工作链切换后的目标状态后,内嵌CPU将目标状态通过共享内存的方式同步给外部CPU。

其中,内嵌CPU中保存的所述目标状态是由APS状态机发送给内嵌CPU的。

上述步骤S204中,所述内嵌CPU接收所述第一芯片发送的目标APS报文的方式包括多种,在一个可选实施例中,所述内嵌CPU接收所述第一芯片按照预设时间间隔通过保护链路所发送的目标数量的目标APS报文,其中,所述目标APS报文用于触发对所述工作链路进行切换。

即,第一芯片通过保护链路按照预定时间间隔给内嵌CPU发送目标数量的用于触发链路切换的目标APS报文。

图6是根据本发明实施例的工作链路的切换方法的流程示意图(二),如图6所示,上述步骤S204之后,还包括:

步骤S402,在APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,以及所述APS状态机确定出工作链路切换所需的切换操作的情况下,所述内嵌CPU通过共享内存的方式将所述内嵌CPU中保存的所述切换操作写入到芯片表项地址中,以实现所述工作链路的切换。

简而言之,APS状态机确定对所述工作链路进行切换,并在APS状态机确定出工作链切换后的目标状态后,内嵌CPU将目标状态通过共享内存的方式写入到芯片表项地址。

在一个可选的实施例中,第二设备的内嵌CPU接收所述第一芯片的通知信息,包括:第二设备的内嵌CPU接收所述第一芯片同时还发送给外部CPU的所述通知信息。

在一个可选的实施例中,通过以下方式确定第一设备的第一芯片收到的报文有误:在所述第一芯片接收到切片分组网SPN操作管理维护OAM(Operations,Administration,and Maintenance,操作、管理、维护)报文的情况下,确定所述第一芯片收到的报文有误。

即第一芯片通过切片分组网SPN操作管理维护OAM报文确定报文错误。

图7是根据本发明实施例的工作链路的切换方法的信息传输示意图,如图7所示,包括如下步骤:

步骤S1,Switch Core生成APS报文;

步骤S2,Switch Core将APS报文发给内嵌CPU的DMA(Direct Memory Access,直接存储器访问);

步骤S3,DMA将解析数据发送给APS状态机;

步骤S4,APS状态机通过外部CPU的共享内存向外部CPU发送数据;

步骤S5,OAM通过外部CPU的共享内存向APS状态机发送数据;

步骤S6,APS状态机向共享内存发送数据;

步骤S7,共享内存将APS状态机发送的数据交给Switch Core;

步骤S8,Switch Core生成OAM Defect信息;

步骤S9,OAM Defect信息发送给外部CPU的DMA;

步骤S10,收敛为信号失效或信号劣化发送给APS状态机;

步骤S11,外部CPU的DMA将信息发送给OAM,完成信息上报。

需要说明的是,上述步骤的执行顺序在部分情况下可以进行调换或者循环执行。

通过上述步骤,可以的到如下技术效果:当芯片收到SPN OAM错误消息或检测时间超时(芯片收不到BAS报文),芯片通过DMA存储器直接访问向外部CPU和内嵌CPU上送两份相同的消息(告知OAM错误消息或检测时间超时),外部CPU根据DMA消息通知用户,内嵌CPU则将各种错误消息进行收敛为信号失效(SF)和信号劣化(SD),并作为输入源进入APS状态机。本端给对端的芯片发送信息。芯片收到的APS报文通过DMA上送给内嵌CPU,进行解析后同样作为输入源进入APS状态机。在内嵌CPU维护的状态机根据输入的状态计算切换的动作,将结果通过共享内存快速写入芯片表项地址,实现FlexE数据流的快速切换。当内嵌CPU对芯片进行链路切换操作时,内嵌CPU会通过中断上报切换事件,通过共享内存将内嵌CPU中的APS组状态同步至外部CPU,从而对用户可见。通过内嵌CPU与外部主CPU协同工作,发挥内嵌CPU实时性好的特点,实现了FlexE网路中数据链路的快速切换,有利于提高业务的稳定性和可靠性。

需要说明的是,上述步骤的执行顺序在部分情况下可以进行调换或者循环执行,本发明实施例对此不进行限定。

通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。

在本实施例中还提供了一种工作链路的切换装置,应用于第二设备的内嵌CPU,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。

图8为根据本发明实施例的网络的自动保护切换系统的结构框图,如图8所示,包括:

第一处理模块62,用于在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;

第二处理模块64,用于接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换。

通过上述系统,在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,解决了现有技术中APS数据流切换速度较慢,APS状态机逻辑繁琐,耗费过多表项资源的问题。

图9是根据本发明实施例的工作链路的切换装置的结构示意图(一),如图9所示,上述装置,还包括:

同步模块72,用于在APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换,以及所述APS状态机确定出工作链路切换后的目标状态的情况下,通过共享内存的方式将所述内嵌CPU中保存的所述目标状态同步至外部CPU。

简而言之,APS状态机确定对所述工作链路进行切换,并在APS状态机确定出工作链切换后的目标状态后,内嵌CPU将目标状态通过共享内存的方式同步给外部CPU。

其中,内嵌CPU中保存的所述目标状态是由APS状态机发送给内嵌CPU的。

在一个可选的实施例中,上述第二处理模块64,还用于接收所述第一芯片发送的目标APS报文,包括:所述内嵌CPU接收所述第一芯片按照预设时间间隔通过保护链路所发送的目标数量的目标APS报文,其中,所述目标APS报文用于触发对所述工作链路进行切换。

即,第一芯片通过保护链路按照预定时间间隔给内嵌CPU发送目标数量的用于触发链路切换的目标APS报文。

图10是根据本发明实施例的工作链路的切换装置的结构示意图(二),如图10所示,上述装置,还包括:

写入模块82,用于通过共享内存的方式将所述内嵌CPU中保存的所述切换操作写入到芯片表项地址中,以实现所述工作链路的切换。

简而言之,APS状态机确定对所述工作链路进行切换,并在APS状态机确定出工作链切换后的目标状态后,内嵌CPU将目标状态通过共享内存的方式写入到芯片表项地址。

在一个可选的实施例中,上述第二处理器64,还用于接收所述第一芯片同时还发送给外部CPU的所述通知信息。

在一个可选的实施例中,上述第一处理器62,还用于接收到切片分组网SPN操作管理维护OAM报文的情况下,确定所述第一芯片收到的报文有误。

需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。

本发明的实施例还提供了一种计算机可读的存储介质,该存储介质中存储有计算机程序,其中,该计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。

在一个示例性实施例中,在本实施例中,上述存储介质可以被设置为存储用于执行以下步骤的计算机程序:

S1,在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;

S2,所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换。

在一个示例性实施例中,在本实施例中,上述存储介质可以包括但不限于:U盘、只读存储器(Read-Only Memory,简称为ROM)、随机存取存储器(Random Access Memory,简称为RAM)、移动硬盘、磁碟或者光盘等各种可以存储计算机程序的介质。

本发明的实施例还提供了一种电子装置,包括存储器和处理器,该存储器中存储有计算机程序,该处理器被设置为运行计算机程序以执行上述任一项方法实施例中的步骤。

在一个示例性实施例中,上述电子装置还可以包括传输设备以及输入输出设备,其中,该传输设备和上述处理器连接,该输入输出设备和上述处理器连接。

在一个示例性实施例中,在本实施例中,上述处理器可以被设置为通过计算机程序执行以下步骤:

S1,在第一设备的第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误的情况下,第二设备的内嵌CPU接收所述第一芯片的通知信息,响应所述通知信息以将链路状态变化信息输入至所述内嵌CPU对应的自动保护倒换APS状态机中,其中,所述通知信息用于指示所述内嵌CPU以下内容:所述第一芯片在预设时间内未收到BAS报文,或所述第一芯片收到的报文有误,所述链路状态变化信息至少用于指示所述第一设备和第二设备之间的工作链路的信号失效或信号劣化;

S2,所述内嵌CPU接收所述第一芯片发送的目标APS报文,并将所述目标APS报文发送至APS状态机,以使所述APS状态机根据所述链路状态变化信息和所述目标APS报文确定对所述工作链路进行切换。

在一个示例性实施例中,本实施例中的具体示例可以参考上述实施例及可选实施方式中所描述的示例,本实施例在此不再赘述。

显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,在一个示例性实施例中,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。

以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

相关技术
  • 工作链路的切换方法及装置、存储介质、电子装置
  • 工作模式切换方法、工作模式切换装置及存储介质
技术分类

06120112620024