掌桥专利:专业的专利平台
掌桥专利
首页

技术领域

本公开涉及一种显示装置,更具体地,涉及一种在驱动频率转换期间防止亮度和颜色坐标失真的显示装置。

背景技术

使用屏幕来显示各种信息的图像显示装置是信息通信时代的关键技术,并且正在向更薄、更轻、便携式和高性能的装置发展。因此,能够以轻薄的形式制造的显示装置正在引起关注。这种显示装置被实现为平板自发光装置,其不仅在基于低电压驱动的功耗方面有优势,而且具有高的响应速度、高的发光效率、优异的视角和优异的对比度,因此正在作为下一代显示器被研究。这种显示装置使用以矩阵形式布置的多个子像素来实现图像。多个子像素中的每一个包括发光元件和独立驱动发光元件的多个晶体管。

平板显示装置的具体示例包括液晶显示装置(LCD)、量子点显示装置(QD)、场发射显示装置(FED)、有机发光显示装置(OLED)等。在这些平板显示装置中,不需要单独的光源并且作为紧凑且显示清晰颜色的装置而受到关注的有机发光显示装置由于使用了有机发光二极管(OLED)而具有快的响应速度、高的对比度、高的发光效率、高的亮度和宽的视角。

可以基于诸如静态图像或动态图像之类的图像的类型,将驱动频率从SFR(标准帧率)自动切换为HFR(高帧率)。

当以标准帧率驱动显示装置时,垂直同步信号Vsync和水平同步信号Hsync中的每一者的周期可以由于驱动频率的切换而改变。例如,垂直同步信号和水平同步信号中的每一者在以90Hz的高帧率运行时的周期可以短于垂直同步信号和水平同步信号中的每一者在以60Hz的标准帧率运行时的周期。

这样,随着垂直同步信号和水平同步信号中的每一者的周期的改变,一个水平周期1H的时长可能变化,使得子像素的操作时长可能变化。因此,即使当将相同的伽玛值应用于相同的RGB图像数据时,亮度和颜色坐标也可能由于驱动频率的切换而改变。换句话说,为了防止由于驱动频率转换期间的亮度和颜色坐标变化引起的缺陷,应当分别针对标准帧率和高帧率执行对亮度和颜色坐标的单独的光学补偿,以补偿亮度和颜色坐标变化。因此,当分别以标准帧率和高帧率执行单独的光学补偿时,显示装置的制造工艺时间被延长。

发明内容

本公开的目的是提供一种被配置为解决上述问题的显示装置,其中,基于高帧率的驱动频率生成显示装置的水平同步信号,并且在驱动频率转换期间生成中间频率(intermediate frequency)和与该中间频率相对应的插值伽马电压,从而抑制亮度和颜色坐标失真。

本公开的目的不限于上述目的。本公开的以上未提及的其他目的和优点可以从以下描述中得以理解,并且可以从本公开的实施例更清楚地得以理解。此外,将容易理解,本公开的目的和优点可以通过如权利要求中公开的特征及其组合来实现。

根据本公开的实施例的显示装置包括:显示面板,显示面板具有多个子像素以显示图像;数据驱动器,数据驱动器用于将图像数据供应给多个子像素;栅极驱动器,栅极驱动器用于将栅极信号供应给多个子像素;控制器,控制器被配置为在高帧率模式下转换数据驱动器和栅极驱动器中的每一者的驱动频率;以及伽马电压生成器,伽马电压生成器用于分别基于每个驱动频率来生成伽马电压,其中,控制器被配置为在高帧率模式下基于所述驱动频率来生成水平同步信号。

此外,根据本公开的实施例的显示装置包括:变频器,变频器用于在将驱动频率从第一驱动频率转换为第二驱动频率时,生成第一驱动频率和第二驱动频率之间的中间频率;以及伽马电压生成器,伽马电压生成器用于分别基于第一驱动频率和第二驱动频率中的每一者来生成伽马电压,并且在伽马电压生成器中存储分别基于第一驱动频率和第二驱动频率中的每一者的伽马电压,其中,分别基于第一驱动频率和第二驱动频率中的每一者的伽马电压被存储为预补偿值,其中,与中间频率相对应的伽玛电压是在与第一驱动频率相对应的第一伽玛电压和与第二驱动频率相对应的第二伽玛电压之间插值的值。

根据本公开的实施例,即使当发生驱动频率转换时,也可以通过将相同的操作时长应用于各种驱动频率,分别将与各种驱动频率相对应的图像质量水平保持一致。

此外,仅对各种驱动频率中的一部分驱动频率执行光学补偿,装置的制造工艺时间可以被缩短,以提高工艺效率。

将结合用于执行本公开的具体细节的图示来描述本公开的另外的特定效果以及如上所述的效果。

附图说明

图1是根据本公开的实施例的显示装置的系统配置图。

图2是根据本公开的实施例的显示装置中的子像素的像素电路的图。

图3是根据本公开的实施例的显示装置中的每个驱动频率的波形图。

图4是根据本公开的实施例的显示装置中的驱动频率转换操作的图。

图5是根据本公开的实施例的显示装置中的每个功能块的操作的框图。

图6是根据本公开的实施例的显示装置中的伽马电压插值器的操作的图。

具体实施方式

为了说明的简单和清楚起见,图中的元件不一定按比例绘制。不同附图中的相同附图标记表示相同或相似的元件,并因此执行相似的功能。如在附图中公开以示出本公开的示例的形状、尺寸、比例、角度、数量等是示例性的,并且不限于本公开中所示的细节。

此外,为了描述的简单,省略了对众所周知的步骤和元件的描述和细节。此外,在本公开的以下详细描述中,阐述了许多具体细节以便提供对本公开的透彻理解。然而,将理解的是,可以在没有这些具体细节的情况下实践本公开。在其他情况下,未详细描述众所周知的方法、步骤、组件和电路,以免不必要地使本公开的各方面不清楚。

各个实施例的示例在下面被进一步示出和描述。将理解的是,本文中的描述并不意在将权利要求限制为所描述的特定实施例。相反,其意在覆盖可以包括在由所附权利要求限定的本公开的精神和范围内的替代、修改和等同。

本文中所使用的术语仅出于描述特定实施例的目的,并不意图限制本公开。如本文中所使用的,单数形式“一”和“一个”也意图包括复数形式,除非上下文另外明确指出。将进一步理解的是,术语“包括”、“包含”和“具有”在用于本说明书中时,指定所述特征、整数、操作、元件和/或组件的存在,但是不排除一个或多个其他特征、整数、操作、元件、组件和/或其部分的存在或增加。如本文中所使用的,术语“和/或”包括一个或多个相关列出项的任何和所有的组合。当在一系列元件之前时,诸如“至少一个”之类的表达可以修改整列元件,并且可以不修改该系列的单个元件。

将理解的是,尽管术语“第一”、“第二”、“第三”等在本文中可用于描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受到这些术语的限制。这些术语用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不脱离本公开的精神和范围的情况下,下面描述的第一元件、第一组件、第一区域、第一层或第一部分可以被称为第二元件、第二组件、第二区域、第二层或第二部分。

另外,还将理解的是,当第一元件被称为存在于第二元件“之上”或“之下”时,第一元件可以直接设置在第二元件之上或之下,或者可以隔着设置在第一元件和第二元件之间或第一层和第二层之间的第三元件间接设置在第二元件之上或之下。

将理解的是,当一个元件或层被称为“连接到”或“耦接到”另一元件或层时,它可以直接在另一元件或层上、连接到或耦接到另一元件或层,或者可以存在一个或多个中间元件或层。另外,还将理解的是,当一个元件或层被称为在两个元件或层“之间”时,它可以是两个元件或层之间的唯一元件或层,或者也可以存在一个或多个中间元件或层。

在解释本公开中的数值时,即使没有对其单独进行明确描述,也可以有内在的误差范围。

在时间关系的描述中,例如当使用“之后”、“其后”、“随后”、“之前”等时,而当不使用“立刻”或“马上”或“立即”时,另一事件可以在时间上相邻的事件之间发生。

本公开的各种示例的特征可以彼此部分地或整体地组合并且可以在功能上彼此关联。本公开的各种示例可以单独地或彼此组合地实现。

除非另有定义,否则本文中所使用的包括技术术语和科学术语在内的所有术语具有与本发明构思所属领域的普通技术人员通常所理解的相同含义。还将理解的是,诸如在常用字典中定义的那些术语应被解释为具有与其在相关技术的上下文中的含义一致的含义,并且除非在本文中明确定义,否则将不会以理想化或过于正式的意义来解释。

图1是根据本公开的实施例的显示装置的系统配置图。

参照图1,根据本公开的实施例的显示装置100包括:显示面板110,显示面板110包括多条数据线DL1至DLm、多条栅极线GL1至GLn,以及多个子像素SP;数据驱动器120,数据驱动器120连接到显示面板110的顶部或底部并驱动多条数据线DL1至DLm;栅极驱动器130,栅极驱动器130用于驱动多条栅极线GL1至GLn;控制器140,控制器140用于控制数据驱动器120和栅极驱动器130;变频器150,变频器150用于使用从控制器140接收的时序信号TS来生成驱动频率转换信号Sf;以及伽马电压生成器160,伽马电压生成器160用于基于驱动频率转换信号Sf生成伽马电压,并将该伽马电压供应给数据驱动器120。

参照图1,多个子像素SP以矩阵形式布置在显示面板110上。

因此,在显示面板110中存在多条子像素线。子像素线可以作为子像素行或子像素列。在下文中,将子像素线称为子像素行。

数据驱动器120通过将数据电压供应给多条数据线DL1至DLm来驱动多条数据线DL1至DLm。为此,数据驱动器120被称为源驱动器。栅极驱动器130通过依次将扫描信号供应给多条栅极线GL1至GLn来依次驱动多条栅极线GL1至GLn。为此,栅极驱动器130被称为扫描驱动器。

控制器140将各种控制信号供应给数据驱动器120和栅极驱动器130,以控制数据驱动器120和栅极驱动器130。

控制器140基于在每个帧中实施的时序开始扫描,并且将从外部输入的RGB图像数据RGB Data转换为适合在数据驱动器120中使用的数据信号格式,并且输出转换后的RGBG图像数据RGBG Data,并且在适当的扫描时序下控制与数据相关的操作。

在控制器140的控制下,栅极驱动器130通过将扫描信号依次供应给多条栅极线GL1至GLn,来依次驱动多条栅极线GL1至GLn。

根据驱动方案或面板设计方案,栅极驱动器130可以仅位于显示面板110的一侧(如图1所示),或者可以位于显示面板110的两侧。此外,栅极驱动器130可以包括至少一个栅极驱动器集成电路GDIC。

数据驱动器120可以在特定的栅极线导通时将从控制器140接收的RGB图像数据RGB Data转换成模拟形式的数据电压,并且可以将该数据电压供应给多条数据线DL1至DLm,从而驱动多条数据线DL1至DLm。

数据驱动器120可以包括至少一个源极驱动器集成电路SDIC以驱动多条数据线。

前述栅极驱动器集成电路和前述源极驱动器集成电路中的每一者可以以带载自动封装(TAB)的方式或玻上芯片(COG)的方式连接到显示面板110的接合焊盘,或者可以直接设置在显示面板110上,或者可以集成到显示面板110中。

每个源极驱动器集成电路可以包括:包括移位寄存器、锁存电路等的逻辑单元,数字模拟转换器(DAC),输出缓冲器等。在一些情况下,源极驱动器集成电路可以进一步包括感测控制器,用于感测子像素的特性以补偿子像素的特性(例如,晶体管的阈值电压Vth、有机发光二极管的阈值电压Vth、子像素的亮度等)。

此外,每个源极驱动器集成电路可以以膜上芯片(COF)的方式实现。在这种情况下,每个源极驱动器集成电路的一端结合到至少一个源极印刷电路板,而其另一端则结合到显示面板110。

在一个示例中,控制器140可以从外部组件(例如,主机系统)接收包括垂直同步信号Vsync、水平同步信号Hsync、输入数据使能(DE)信号、时钟信号(CLK)等的各种时序信号TS以及RGB图像数据RGB Data。

如上所述,控制器140将外部输入的RGB图像数据RGB Data转换为适合在数据驱动器120中使用的数据信号格式,并且输出转换后的RGBG图像数据RGBG Data。此外,为了控制数据驱动器120和栅极驱动器130,控制器140可以接收诸如垂直同步信号Vsync、水平同步信号Hsync、输入DE信号、时钟信号CLK的时序信号TS,并且生成各种控制信号并将控制信号输出到数据驱动器120和栅极驱动器130。

例如,为了控制栅极驱动器130,控制器140可以将包括栅极起始脉冲GSP、栅极移位时钟GSC、栅极输出使能信号GOE等的各种栅极控制信号GCS输出到栅极驱动器130。

为此,栅极起始脉冲GSP控制构成栅极驱动器130的至少一个栅极驱动器集成电路的操作起始时序。栅极移位时钟GSC是共同输入到至少一个栅极驱动器集成电路的时钟信号,并且控制扫描信号(栅极脉冲)的移位时序。栅极输出使能信号GOE指定至少一个栅极驱动器集成电路的时序信息。

此外,为了控制数据驱动器120,控制器140可以将包括源极起始脉冲SSP、源极采样时钟SSC、源极输出使能信号SOE等的各种数据控制信号DCS输出到数据驱动器120。

为此,源极起始脉冲SSP控制构成数据驱动器120的至少一个源极驱动器集成电路的数据采样起始时序。源极采样时钟SSC是控制每个源极驱动器集成电路中的数据的采样时序的时钟信号。源极输出使能信号SOE控制数据驱动器120的输出时序。

控制器140可以设置在经由源极印刷电路板连接的控制印刷电路板上,至少一个源极驱动器集成电路通过柔性扁平电缆(FFC)或柔性印刷电缆(FPC)结合到源极印刷电路板上。

此外,控制器140可以与基板分开形成,并且如上所述,控制器140可以设置在基板的外部或者可以与数据驱动器120一体地形成。为此,数据驱动器120可以实施为在基板上以以膜上芯片(COF)的方式或以玻上芯片(COG)的方式形成的源极驱动器集成电路。

变频器150可以基于从控制器140接收的驱动频率转换信号Sf来控制操作信号以将操作信号施加到栅极驱动器130。变频器150可以设置在控制器140中。然而,本公开不限于此。根据设计,变频器150可以与控制器140分开设置。

基于驱动频率转换信号Sf,伽马电压生成器160可以将与驱动频率相对应的伽马电压供应给数据驱动器120。为了便于说明,将伽马电压生成器160示出为与数据驱动器120分开设置。然而,本公开不限于此。根据设计,伽马电压生成器160可以设置在数据驱动器120内部。

根据本公开的实施例的显示装置100被实现为有机发光显示装置。其每个子像素SP包括有机发光二极管OLED和诸如晶体管TFT的电路元件以驱动该二极管。可以基于所提供的功能和设计选择来不同地确定构成每个子像素SP的电路元件的类型和数量。

图2是根据本公开的实施例的显示装置中的子像素的像素电路的图。

参照图2,布置在第n(n是自然数)行中的每个子像素SP可以包括发光元件EL、驱动晶体管D-TFT、第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和电容器Cstg。第一至第六晶体管中的每一者可以用作开关晶体管。

发光元件EL使用驱动晶体管D-TFT供应的驱动电流来发光。可以在发光元件EL的阳极和阴极之间形成基于多层的有机化合物叠层。有机化合物叠层可以包括至少一个空穴转移层、至少一个电子转移层和发光层EML。为此,空穴转移层用作将空穴注入或传输到发光层的层。例如,空穴转移层可以包括空穴注入层HIL、空穴传输层HTL和电子阻挡层EBL等。电子转移层用作将电子注入或传输到发光层的层。例如,电子转移层可以包括电子传输层ETL、电子注入层EIL和空穴阻挡层HBL等。发光元件EL的阳极可以连接到第三节点N3。有机发光元件的阴极可以连接到低电平驱动电压EVSS的输入。

驱动晶体管DT可以基于其源极-栅极电压Vsg来控制要施加到发光元件EL的驱动电流。驱动晶体管D-TFT的栅极可以连接到第一节点N1,驱动晶体管D-TFT的源极可以连接到第四节点N4,并且驱动晶体管D-TFT的漏极可以连接到第二节点N2。

第一晶体管T1可以连接到第一节点N1和第二节点N2并设置在第一节点N1和第二节点N2之间,并且可以基于第n扫描信号SCAN(n)而导通/截止。第一晶体管T1的栅极可以连接到施加有第n扫描信号SCAN(n)的第n扫描线。第一晶体管T1的源极可以连接到第一节点N1。第一晶体管T1的漏极可以连接到第二节点N2。为此,第一晶体管T1可以被称为采样晶体管。

第二晶体管T2可以连接到数据线14和第四节点N4并设置在数据线D(n)和第四节点N4之间,并且可以基于第n扫描信号SCAN(n)而导通/截止。第二晶体管T2的栅极可以连接到施加有第n扫描信号SCAN(n)的第n扫描线。第二晶体管T2的源极可以连接到数据线D(n)。第二晶体管T2的漏极可以连接到第四节点N4。

第三晶体管T3可以连接到第四节点N4和高电平驱动电压EVDD的输入端并设置在第四节点N4和高电平驱动电压EVDD的输入端之间,并且可以基于第n发射控制信号EM(n)而导通/截止。第三晶体管T3的栅极可以与施加有第n发射控制信号EM(n)的第n发射线连接。第三晶体管T3的源极可以连接到高电平驱动电压EVDD的输入端。第三晶体管T3的漏极可以连接到第四节点N4。

第四晶体管T4可以连接到第二节点N2和第三节点N3并且设置在第二节点N2和第三节点N3之间,并且可以基于第n发射控制信号EM(n)而导通/截止。第四晶体管T4的栅极可以与施加有第n发射控制信号EM(n)的第n发射线连接。第四晶体管T4的源极可以连接到第二节点N2。第四晶体管T4的漏极可以连接到第三节点N3。为此,第四晶体管T4可以被称为发射晶体管。

第五晶体管T5可以连接到第一节点N1和初始化电压Vini的输入端并设置在第一节点N1和初始化电压Vini的输入端之间,并且可以基于第(n-1)扫描信号SCAN(n-1)而导通/截止。第五晶体管T5的栅极可以与施加有第(n-1)扫描信号SCAN(n-1)的第(n-1)扫描线连接。第五晶体管T5的源极可以连接到第一节点N1。第五晶体管T5的漏极可以连接到初始化电压Vini的输入端。为此,第五晶体管T5可以被称为第一初始化晶体管。

第六晶体管T6可以连接到初始化电压Vini的输入端和第三节点N3并设置在初始化电压Vini的输入端和第三节点N3之间,并且可以基于第n扫描信号SCAN(n)而导通/截止。第六晶体管T6的栅极可以与施加有第n扫描信号SCAN(n)的第n扫描线连接。第六晶体管T6的源极可以连接到第三节点N3。第六晶体管T6的漏极可以连接到初始化电压Vini的输入端。为此,第六晶体管T6可以被称为第二初始化晶体管。

此外,电容器Cstg可以连接到第一节点N1和初始化电压Vini的输入端并设置在第一节点N1和初始化电压Vini的输入端之间。

在根据本公开的实施例的显示装置中,每个子像素SP可以包括发光元件EL、驱动晶体管D-TFT、第一至第六开关晶体管以及电容器Cstg。然而,本公开不限于此。可以根据设计自由地修改子像素SP的配置。

图3是根据本公开的实施例的显示装置中的每个驱动频率的波形图。

图3中的(a)是在SFR模式和HFR模式中的每一者下的垂直同步信号Vsync和水平同步信号Hsync的波形图。图3中的(b)是在标准帧率(SFR)模式下的水平同步信号Hsync和发光操作的波形图。图3中的(c)是在高帧率(HFR)模式下的水平同步信号Hsync和发光操作的波形图。

参照图3中的(a),根据垂直同步信号Vsync生成水平同步信号Hsync。在标准帧率(SFR)模式下,基于相应的驱动频率生成垂直同步信号Vsync和水平同步信号Hsync。因此,当驱动频率变化时,垂直同步信号Vsync和水平同步信号Hsync可以变化。例如,当将60Hz的驱动频率切换为90Hz的驱动频率时,垂直同步信号Vsync和水平同步信号Hsync中的每一者的周期可以变化。因此,单个水平周期1H的时长可以变化。因此,每个子像素SP的操作时长可以变化。

另一方面,在高帧率(HFR)模式下,可以根据90Hz的高帧率(HFR)生成水平同步信号Hsync。因此,以60Hz的驱动频率驱动显示装置时的垂直同步信号Vsync的周期不同于以90Hz的驱动频率驱动显示装置时的垂直同步信号Vsync的周期。然而,水平同步信号Hsync可以保持不变。为此,在垂直同步信号Vsync的一个周期内,根据高帧率(HFR)生成的水平同步信号Hsync被终止之后的时长可以是上一帧被保持的保持时长,也可以是不显示图像的空白时长。

参照图3的(b)至图3的(c),子像素SP的操作时长包括初始化时长I、采样时长S和发光时长E。可以基于施加到子像素SP的第(n-1)扫描信号SCAN(n-1)、第n扫描信号SCAN(n)和第n发光控制信号EM(n)来定义操作时长。构成子像素SP的每个晶体管被实现为PMOS晶体管。因此,低电平是导通电平,而高电平是截止电平。在下文中,为了便于描述,将低电平定义为导通电平,将高电平定义为截止电平。

初始化时长I包括在为向第n-1像素行写入数据而分配的第(n-1)水平周期H(n-1)中。对于初始化时长I,可以以导通电平施加第(n-1)扫描信号SCAN(n-1),并且可以以截止电平施加第n扫描信号SCAN(n)和第n发光控制信号EM(n)中的每一者。采样时长S包括在为向第n像素行写入数据而分配的第n水平周期H(n)中。对于采样时长S,可以以导通电平施加第n扫描信号SCAN(n),可以以截止电平施加第(n-1)扫描信号SCAN(n-1)和第n发光控制信号EM(n)中的每一者。发光时长E可以对应于一个帧周期中除初始化时长I和采样时长S的之外的其余时长。对于发光时长E,可以以导通电平施加第n发光控制信号EM(n),并且可以以截止电平施加第(n-1)扫描信号SCAN(n-1)和第n扫描信号SCAN(n)中的每一者。

基于标准帧率SFR生成的水平同步信号Hsync的周期和基于高帧率HFR生成的水平同步信号Hsync的周期彼此不同。当水平同步信号Hsync基于高帧率HFR而生成,然后被应用于所有驱动频率中的每一个驱动频率时,可以根据所生成的相同的水平同步信号Hsync来执行其所有信号操作。因此,即使当驱动频率变化时,也可以应用相同的操作时长。例如,当水平同步信号Hsync基于90Hz的驱动频率而生成,并且被应用于60Hz的驱动频率时,该装置可以在60Hz的驱动频率下根据生成的相同水平同步信号Hsync进行操作。此外,当水平同步信号Hsync基于120Hz的频率而生成,并且被应用于60Hz和90Hz的驱动频率时,该装置可以在90Hz和60Hz的驱动频率下根据生成的相同水平同步信号Hsync进行操作。

换句话说,即使当在各种驱动频率之间切换驱动频率时,对所有驱动频率应用相同的操作时长也可以使各种驱动频率下的图像质量水平一致。

在一个示例中,可以在初始化时长I和发光时长E之间进一步包括虚设时长D。对于虚设时长D,可以以截止电平施加第n扫描信号SCAN(n),并且可以以截止电平施加第(n-1)扫描信号SCAN(n-1)和第n发光控制信号EM(n)中的每一者。对于虚设时长D,第n发光控制信号EM(n)不以导通电平被施加,而是保持在截止电平一定的时长,而第n扫描信号SCAN(n)以截止电平被施加。因此,可以防止由于当第n扫描信号SCAN(n)和第n发光控制信号EM(n)彼此同步时可能发生的电流变化或电压变化而引起的噪声。

图4是根据本公开的实施例的显示装置中的驱动频率转换操作的图。

参照图4,当执行驱动频率转换时,显示装置100可以具有过渡时长,针对该过渡时长生成多个中间频率,并且该多个中间频率被应用于平缓的图像转换。

换句话说,可以假定将60Hz、90Hz和120Hz的驱动频率分别称为第一驱动频率f1、第二驱动频率f2和第三驱动频率f3。当第一驱动频率f1改变为第二驱动频率f2时,帧切换被迅速加速。因此,在显示面板110上显示的图像之间的变化不平缓。因此,可能会观察到噪声等。由于这个原因,可以生成大于第一驱动频率f1且小于第二驱动频率f2的第一中间频率f12或大于第二驱动频率f2且小于第三驱动频率f3的第二中间频率f23。

例如,当将60Hz的第一驱动频率f1转换为90Hz的第二驱动频率f2时,75Hz的第一中间频率f12生成并且被用于防止驱动频率之间的突然变化。此外,当将90Hz的第二驱动频率f2转换为120Hz的第三驱动频率f3时,105Hz的第二中间频率f23可以生成并被使用。相反,在从第三驱动频率f3到第二驱动频率f2的转换或从第二驱动频率f2到第一驱动频率f1的转换中,第一中间频率f12或第二中间频率f23可以生成并被应用。

为此,可以在装置的制造工艺期间将光学补偿分别应用于60Hz、90Hz和120Hz的第一至第三驱动频率f1、f2和f3。因此,分别与第一至第三驱动频率f1、f2和f3相对应的第一至第三伽马电压可以被存储在伽马电压生成器(图5中的160)中。因此,该装置可以分别基于在第一至第三驱动频率f1、f2和f3下的第一至第三伽玛电压进行操作。然而,与第一至第三驱动频率f1、f2和f3之间的第一中间频率f12和第二中间频率f23相对应的伽马电压可以采用在分别与第一至第三驱动频率f1、f2和f3相对应的第一至第三伽马电压之间插值的第一值和第二值。然后,可以分别在第一中间频率f12和第二中间频率f23处应用插值的第一值和第二值。稍后将描述用于生成与中间频率相对应的插值的伽马电压的方案。

图5是根据本公开的实施例的显示装置中的每个功能块的操作的框图。

参照图5,控制器140从外部主机系统接收诸如垂直同步信号Vsync和水平同步信号Hsync之类的各种时序信号TS,以及RGB图像数据RGB Data。

控制器140将RGB图像数据RGB Data转换为RGBG图像数据RGBG Data作为适合在数据驱动器120中使用的数据信号格式并输出RGBG图像数据,并且以适当的扫描时序控制数据驱动。为此,RGBG图像数据RGBG Data可以是用于Pentile像素结构的数据信号格式。然而,本公开不限于此。RGBG图像数据RGBG Data可以根据设计而具有各种数据信号格式。此外,控制器140可以基于接收到的RGB图像数据RGB Data和时序信号TS来改变驱动频率。

变频器150可以使用从控制器140接收的时序信号TS来生成驱动频率转换信号Sf,然后可以使用驱动频率转换信号Sf来控制要施加到栅极驱动器130的操作信号。变频器150可以设置在控制器140中。然而,本公开不限于此。变频器150可以根据设计而与控制器140分开设置。

当基于标准帧率(SFR)生成水平同步信号Hsync时,要施加到栅极驱动器130的所有操作信号可以基于驱动频率转换信号Sf而变化。此外,当基于高帧率(HFR)生成水平同步信号Hsync时,所有要施加到栅极驱动器130的操作信号可以变化,使得在垂直同步信号Vsync的一个周期中的某个时长是保持时长或空白时长。

伽马电压生成器160可以被配置为包括伽马电压设置器161、插值伽马电压设置器162和伽马电压选择器163。为了便于说明,伽马电压生成器160被示出为与数据驱动器120分开地配置。然而,本公开不限于此。伽马电压生成器160可以根据设计设置在数据驱动器120内部。

伽马电压设置器161可以包括第一存储器1611和第一选择器1612。第一存储器1611可以存储与经由光学补偿获得的每个驱动频率相对应的伽马电压集(gamma voltageset)GMA Setn。基于驱动频率转换信号Sf,第一选择器1612可以选择存储在第一存储器1611中的伽马电压集GMA Setn中的一个,并且将所选择的伽马电压集GMA Setn中的一个输出给伽马电压选择器163。

插值伽马电压设置器162可以包括伽马电压插值器1621、第二存储器1622和第二选择器1623。第二存储器1622可以存储与经由插值方法获得的驱动频率之间的每个中间频率相对应的插值伽马电压集IP GMA Setn-1。基于驱动频率转换信号Sf,第二选择器1623可以选择存储在第二存储器1622中的插值伽马电压集IP GMA Setn-1中的一个,并且将所选择的插值伽马电压集IP GMASetn-1中的一个输出到伽马电压选择器163。

基于驱动频率转换信号Sf,伽马电压选择器163可以从伽马电压设置器161中的伽马电压或插值伽马电压设置器162中的插值伽马电压中选择适合于对应驱动频率的伽马电压或插值伽马电压,并且可以将所选择的伽马电压或插值伽马电压供应给数据驱动器120。

例如,在显示装置100的制造工艺期间,伽马电压设置器161可以将光学补偿应用于诸如60Hz、90Hz和120Hz的第一至第三驱动频率f1、f2和f3,在其中预先存储与经由光学补偿获得的每个驱动频率相对应的伽马电压集GMA Setn。当驱动显示装置时,伽马电压设置器161可以基于对应的驱动频率来选择伽马电压集,并且可以输出所选择的伽马电压集中的一个。

为此,当显示装置100通电时,插值伽马电压设置器162可以参照存储在伽马电压设置器161中的伽马电压集GMA Set1、GMA Set2和GMA Set3中的每一者来生成与第一至第三驱动频率f1、f2和f3之间的第一中间频率f12和第二中间频率f23相对应的插值伽马电压集IP GMA Set1和IP GMA Set2,并且将插值伽马电压集IP GMA Set1和IP GMA Set2预先存储在其中。因此,即使当驱动频率在驱动期间变化时,也可以立即施加预先存储的插值伽马电压集IP GMA Set1和IP GMA Set2,从而防止操作延迟。

应用了有光学补偿的驱动频率的数量以及相邻驱动频率之间的中间频率的数量可以不限于以上示例。施加有光学补偿的驱动频率的数量可以是n,并且相邻驱动频率之间的中间频率的数量可以是n-1。

因此,在驱动频率转换的每个步骤中不需要对所有驱动频率进行光学补偿。因此,可以缩短处理时间。以这种方式,可以实现装置的高效生产。

图6是根据本公开的实施例的显示装置中的伽马电压插值器的操作的图。

图6中的(a)是用于说明使用驱动频率之间的比例表达式来计算补偿系数K并使用补偿系数K来生成插值伽马电压集IP GMA Setn-1的方案的表。图6中的(b)是用于说明从外部直接接收补偿系数K并使用补偿系数K生成插值伽马电压集IP GMA Setn-1的方案的表。

参照图6中的(a),可以基于驱动频率和中间频率的频率之差以及相邻驱动频率的频率之差来计算中间频率的伽马电压补偿系数K。例如,与应用了光学补偿的第一至第三驱动频率f1、f2和f3相对应的伽马电压集GMA Setn分别被称为α、β和γ。为此,生成在第一驱动频率f1和第二驱动频率f2之间的第一中间频率f12的补偿系数K可以是通过将第一驱动频率f1和第一中间驱动频率f12之差除以第一驱动频率f1和第二驱动频率f2之差得到的值。换句话说,第一中间频率f12的补偿系数K可以是(f12-f1)/(f2-f1)。可以以相同的方式计算生成在第二驱动频率f2和第三驱动频率f3之间的第二中间频率f23的补偿系数K。

可以通过将计算出的补偿系数K应用于与第一至第三驱动频率f1、f2和f3相对应的伽马电压集GMA Set,来获得与第一中间频率f12和第二中间频率f23相对应的插值伽马电压集IP GMA Setn-1。

参照图6中的(b),中间频率的补偿系数K可以由用户设置并输入到装置。与用户输入的第一中间频率f12和第二中间频率f23相对应的补偿系数K可以分别为i和j。可以通过将i和j应用于与第一至第三驱动频率f1、f2和f3相对应的伽马电压集GMA Set,来获得与第一中间频率f12和第二中间频率f23相对应的插值伽马电压集IP GMA Setn-1。

根据本公开的实施例的显示装置在驱动频率转换时生成中间频率。为此,该装置可以生成并施加与中间频率相对应的插值伽马电压集。这可以防止突然的频率转换以实现平缓的图像转换。此外,仅将光学补偿应用于所有驱动频率中的一部分驱动频率,从而缩短了装置的制造工艺,进而改善了装置的制造工艺。

根据本公开的显示装置可以包括以下方面和实施方式。

本公开的第一方面提供了一种显示装置,其包括:显示面板,显示面板具有多个子像素以显示图像;数据驱动器,数据驱动器用于将图像数据供应给多个子像素;栅极驱动器,栅极驱动器用于将栅极信号供应给多个子像素;控制器,控制器被配置为在高帧率模式下转换数据驱动器和栅极驱动器中的每一者的驱动频率;以及伽马电压生成器,伽马电压生成器用于分别基于每个驱动频率来生成伽马电压,其中,控制器被配置为基于高帧率模式下的驱动频率来生成水平同步信号。

在第一方面的一个实施方式中,驱动频率包括第一驱动频率和高于第一驱动频率的第二驱动频率,其中,栅极驱动器和数据驱动器中的每一者被配置为使用基于第二驱动频率生成的水平同步信号以第一驱动频率进行操作。

在第一方面的一个实施方式中,控制器包括变频器,其中,变频器被配置为在第一驱动频率和第二驱动频率的驱动频率转换期间生成在第一驱动频率和第二驱动频率之间的第一中间频率。

在第一方面的一个实施方式中,与第一中间频率相对应的伽马电压通过以下方式获得:将第一驱动频率和第一中间驱动频率之差除以第一驱动频率和第二驱动频率之差,以获得补偿系数;以及将该补偿系数应用于与第二驱动频率相对应的伽玛电压以获得插值伽玛电压,其中,插值伽玛电压为与第一中间频率相对应的伽玛电压。

在第一方面的一个实施方式中,伽马电压生成器包括伽马电压设置器、插值伽马电压设置器和伽马电压选择器。

在第一方面的一个实施方式中,伽马电压设置器包括第一存储器和第一选择器,其中,第一存储器中存储与多个驱动频率相对应的多个伽马电压集,其中,第一选择器基于驱动频率选择信号来选择并输出多个伽马电压集中的一个。

在第一方面的一个实施方式中,插值伽马电压设置器包括伽马电压插值器、第二存储器和第二选择器,其中,伽马电压插值器使用存储在伽马电压设置器中的多个伽马电压集来生成与中间频率相对应的插值伽马电压集。

在第一方面的一个实施方式中,数据驱动器和栅极驱动器中的每一者被配置为基于相同的水平同步信号以多个驱动频率进行操作。

在第一方面的一个实施方式中,显示面板在多个驱动频率下具有与相同的水平同步信号相对应的相同的操作时长。

在第一方面的一个实施方式中,初始化电压等于或低于低电平驱动电压。

本公开的第一方面提供了一种显示装置,其包括:变频器,变频器用于在将驱动频率从第一驱动频率转换为第二驱动频率时,生成第一驱动频率和第二驱动频率之间的第一中间频率;以及伽马电压生成器,伽马电压生成器用于分别基于第一驱动频率和第二驱动频率中的每一者来生成伽马电压,并且用于将分别基于第一驱动频率和第二驱动频率中的每一者的伽马电压存储在伽马电压生成器中,其中,基于第一驱动频率和第二驱动频率中的每一者的每个伽马电压被存储为预补偿值,其中,与中间频率相对应的伽玛电压是在与第一驱动频率相对应的第一伽玛电压和与第二驱动频率相对应的第二伽玛电压之间插值的值。

在第二方面的一个实施方式中,第二驱动频率高于第一驱动频率,其中,栅极驱动器和数据驱动器中的每一者被配置为使用基于第二驱动频率生成的水平同步信号以第一驱动频率进行操作。

在第二方面的一个实施方式中,子像素在第一驱动频率和第二驱动频率下具有相同的操作时长。

在第二方面的一个实施方式中,与第一中间频率相对应的伽马电压通过以下方式获得:将第一驱动频率和第一中间驱动频率之差除以第一驱动频率和第二驱动频率之差,以获得补偿系数;以及将该补偿系数应用于与第二驱动频率相对应的伽玛电压以获得插值伽玛电压,其中,插值伽玛电压为与第一中间频率相对应的伽玛电压。

在第二方面的一个实施方式中,补偿系数不是基于驱动频率来计算的,而是预设的。

在第二方面的一个实施方式中,伽马电压生成器包括伽马电压设置器、插值伽马电压设置器和伽马电压选择器。

在第二方面的一个实施方式中,伽马电压设置器包括第一存储器和第一选择器,其中,第一存储器中存储与多个驱动频率相对应的多个伽马电压集,其中,第一选择器基于驱动频率选择信号来选择并输出多个伽马电压集中的一个。

在第二方面的一个实施方式中,插值伽马电压设置器包括伽马电压插值器、第二存储器和第二选择器,其中,伽马电压插值器使用存储在伽马电压设置器中的多个伽马电压集来生成与中间频率相对应的插值伽马电压集。

在第二方面的一个实施方式中,伽马电压选择器被配置为:基于驱动频率转换信号,从伽马电压设置器中的伽马电压集中选择并输出伽马电压;和/或从插值伽马电压设置器中的插值伽马电压集中选择并输出插值伽马电压。

在第二方面的一个实施方式中,控制器被配置为将从外部主机系统接收的RGB图像数据转换为RGBG图像数据,然后输出该RGBG图像数据。

如以上在本公开中描述的特征、结构、效果等被包括在本公开的至少一个示例中,并且不必限于一个示例。此外,本公开的至少一个示例中例示的特征、结构、效果等可以由本领域技术人员以组合或修改的方式应用于其他示例。这些组合和修改应被解释为包括在本公开的范围内。

如上所述的本公开不限于上述实施例和附图。对于本公开所属领域的技术人员来说将显而易见的是,在不脱离本公开范围的情况下,可以对其进行各种替换、修改和变化。因此,本公开的范围由所附权利要求书指示。权利要求书以及从其等同概念得出的变更或修改形式的含义和范围应解释为包括在本公开的范围内。

相关技术
  • 显示装置用基板、显示装置用基板的制造方法、显示装置、液晶显示装置、液晶显示装置的制造方法和有机电致发光显示装置
  • 有机EL显示装置用粘合剂组合物、有机EL显示装置用粘合剂层、带有机EL显示装置用粘合剂层的偏振膜、以及有机EL显示装置
技术分类

06120113081682