掌桥专利:专业的专利平台
掌桥专利
首页

阵列基板、显示面板及显示装置

文献发布时间:2024-01-17 01:27:33


阵列基板、显示面板及显示装置

技术领域

本申请涉及显示技术领域,具体涉及一种阵列基板、显示面板及显示装置。

背景技术

随着显示技术的不断更新,显示面板正逐渐朝着轻薄化、高屏占比、甚至无边框化发展。

然而相关技术中为了实现无边框化,存在结构设计不合理的问题。

发明内容

本申请实施例提供一种阵列基板、显示面板及显示装置,边缘区域和中心区域使用不同的像素电路,且边缘区域的像素电路共用中心区域像素电路所连接的扫描线,能够提高结构设计的合理性,避免浪费空间。

第一方面,本申请实施例提供一种阵列基板,具有在第一方向上排布的第一区、第二区和第三区,第二区位于第一区和第三区之间,阵列基板包括:第一像素电路,位于第一区,包括电连接的第一幅度调制驱动单元和第一宽度调制驱动单元;第一扫描线,电连接第一幅度调制驱动单元;第二扫描线,电连接第一宽度调制驱动单元;第二像素电路,位于第二区,包括第二幅度调制驱动单元,第二像素电路的第二幅度调制驱动单元电连接第一扫描线和第二扫描线中的一者;扫描驱动电路,位于第三区,电连接第一扫描线和第二扫描线中的至少一者。

基于相同的发明构思,第二方面,本申请实施例提供一种显示面板,包括如第一方面实施例所述的阵列基板。

基于相同的发明构思,第三方面,本申请实施例提供一种显示装置,包括如第二方面实施例所述的显示面板。

本申请实施例所提供的阵列基板、显示面板及显示装置,一方面,在边缘区域设置结构简单、面积相对较小的像素电路,在中心区域设置功能单元相对较多、面积相对较大的像素电路,这样在边缘区域为扫描驱动电路腾出空间的同时,可避免边缘区域内像素电路的排布密度与中心区域内像素电路的排布密度相差较大,能够提高结构设计的合理性,避免浪费空间。另一方面,由于边缘区域内像素电路的面积减小了,因此在整体上可设置更多的像素电路,从而可提升像素密度。又一方面,中心区域像素电路的驱动电流既可在幅度上进行调制,又可在脉冲宽度上进行调制,在阵列基板用于显示面板的情况下,可提高中心区域的显示能力,提高用户体验。又一方面,边缘区域的像素电路共用中心区域像素电路所连接的扫描线,能够整体上减少扫描线的数量,从而可提升像素密度。

附图说明

通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。

图1示出相关技术中阵列基板的一种俯视结构示意图;

图2示出本申请实施例提供的阵列基板的一种俯视结构示意图;

图3示出本申请实施例提供的阵列基板中第一像素电路的一种电路结构示意图;

图4示出本申请实施例提供的阵列基板中第二像素电路的一种电路结构示意图;

图5示出本申请实施例提供的阵列基板的一种时序示意图;

图6示出本申请实施例提供的阵列基板的另一种俯视结构示意图;

图7示出本申请实施例提供的阵列基板的又一种俯视结构示意图;

图8示出图7中部分区域的放大示意图;

图9示出本申请实施例提供的阵列基板中第二像素电路组的一种电路结构示意图;

图10示出本申请实施例提供的阵列基板的又一种俯视结构示意图;

图11示出本申请实施例提供的阵列基板的又一种俯视结构示意图;

图12示出本申请实施例提供的阵列基板的又一种俯视结构示意图;

图13示出本申请实施例提供的显示面板的一种俯视结构示意图;

图14示出本申请实施例提供的显示装置的一种俯视结构示意图。

附图标记说明:

100、阵列基板;

Q1、第一区;Q2、第二区;Q3、第三区;

10、第一像素电路;11、第一幅度调制驱动单元;12、第一宽度调制驱动单元;

20、第二像素电路;21、第二幅度调制驱动单元;22、第二宽度调制驱动单元;20a、第二像素电路组;

30、第三像素电路;13、第三幅度调制驱动单元;

31、扫描驱动电路;311、第一扫描驱动电路;312、第二扫描驱动电路;

321、第一发光控制电路;322、第二发光控制电路;323、第三发光控制电路;

41、第一扫描线;411、第一子扫描线;412、第二子扫描线;

42、第二扫描线;423、第三子扫描线;424、第四子扫描线;

41a、第一分支;41b、第二分支;61、第三分支;

200、显示面板;50、发光元件;

1000、显示装置。

具体实施方式

下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。

需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。

应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。

在本申请实施例中,术语“电连接”可以是指两个组件直接电连接,也可以是指两个组件之间经由一个或多个其它组件电连接。

在不脱离本申请的精神或范围的情况下,在本申请中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本申请意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本申请的修改和变化。需要说明的是,本申请实施例所提供的实施方式,在不矛盾的情况下可以相互组合。

在阐述本申请实施例所提供的技术方案之前,为了便于对本申请实施例理解,本申请首先对相关技术中存在的问题进行具体说明:

如图1所示,阵列基板的中心区域Q4和边缘区域Q5在第一方向X上相邻设置,中心区域Q4和边缘区域Q5的像素使用面积相同的像素电路01。相关技术中,为了实现无边框化,在边缘区域Q5需要为扫描驱动电路31腾出空间,这样边缘区域Q5的像素电路01需要紧密排列,中心区域Q4的像素电路01的排布相对稀疏,导致中心区域Q4的像素电路01的排布密度偏低,存在结构设计不合理,浪费空间的问题。

为解决上述技术问题,本申请实施例提供了一种阵列基板、显示面板及显示装置,以下将结合附图对阵列基板、显示面板及显示装置的各实施例进行说明。

如图2所示,本申请实施例提供的阵列基板100具有在第一方向X上排布的第一区Q1、第二区Q2和第三区Q3。第二区Q2位于第一区Q1和第三区Q3之间。第一区Q1和第二区Q2可用于设置像素电路,第三区Q3可用于设置扫描驱动电路。在第一方向X上,第一区Q1为阵列基板100的中心区域,第二区Q2和第三区Q3为阵列基板100的边缘区域。

本文中,第一方向X和第二方向Y相交。例如,第一方向X可为行方向,第二方向Y可为列方向。

阵列基板100可包括第一像素电路10、第二像素电路20、扫描驱动电路31、第一扫描线41、第二扫描线42。

第一像素电路10位于第一区Q1,第一区Q1内的多个第一像素电路10可在第一方向X和第二方向Y上呈阵列分布。第一像素电路10可包括电连接的第一幅度调制驱动单元11和第一宽度调制驱动单元12。

第一像素电路10在第一幅度调制驱动单元11和第一宽度调制驱动单元12的控制下产生驱动电流。第一幅度调制驱动单元11可用于控制驱动电流的幅度,第一宽度调制驱动单元12可用于控制驱动电流的脉冲宽度。在阵列基板100用于显示面板时,第一像素电路10可用于向其电连接的发光元件提供在幅度和脉冲宽度上均受到控制的驱动电流。第一像素电路10电连接的发光元件可根据其接收的驱动电流的幅度和脉冲宽度发出不同亮度的光。其中,驱动电流的脉冲宽度可以为驱动电流的占空比或持续时间或驱动电流流经发光元件的持续时间。

第一幅度调制驱动单元11可电连接第一扫描线41。示例性的,第一幅度调制驱动单元11可在第一扫描线41上的信号的控制下接收PAM(Pulse Amplitude Modulation,脉冲幅度调制)数据电压,第一幅度调制驱动单元11可基于PAM数据电压控制驱动电流的幅度。

第一宽度调制驱动单元12可电连接第二扫描线42。示例性的,第一宽度调制驱动单元12可在第二扫描线42上的信号的控制下接收PWM(Pulse Width Modulation,脉冲宽度调制)数据电压,第一宽度调制驱动单元12可基于PWM数据电压控制驱动电流的宽度。

本申请中第一幅度调制驱动单元11和第一宽度调制驱动单元12电连接不同的扫描线,如此一来,可根据需求,灵活、独立地控制第一幅度调制驱动单元11和第一宽度调制驱动单元12。

第二像素电路20位于第二区Q2,第二区Q2内的多个第二像素电路20可在第一方向X和第二方向Y上呈阵列分布。第二像素电路20可包括第二幅度调制驱动单元21。

第二像素电路20可在第二幅度调制驱动单元21的控制下产生驱动电流。第二幅度调制驱动单元21可用于控制驱动电流的幅度。在阵列基板100用于显示面板时,第二像素电路20可用于向其电连接的发光元件提供在幅度上受到控制的驱动电流。第二像素电路20电连接的发光元件可根据其接收的驱动电流的幅度发出不同亮度的光。

第二像素电路20的第二幅度调制驱动单元21可电连接第一扫描线41和第二扫描线42中的一者。例如,部分第二幅度调制驱动单元21可电连接第一扫描线41,另一部分第二幅度调制驱动单元21可电连接第二扫描线42。或者,全部第二幅度调制驱动单元21均电连接第一扫描线41,或者,全部第二幅度调制驱动单元21均电连接第二扫描线42。

例如,第二幅度调制驱动单元21电连接第一扫描线41,第二幅度调制驱动单元21可在第一扫描线41上的信号的控制下接收PAM数据电压,第二幅度调制驱动单元21可基于PAM数据电压控制驱动电流的幅度。

扫描驱动电路31可位于第三区Q3,扫描驱动电路31可电连接第一扫描线41和第二扫描线42中的至少一者。扫描驱动电路31可产生扫描信号。

示例性的,扫描线的两端可各自连接有扫描驱动电路31,以实现双边驱动,降低信号延迟的影响。

在其它示例中,可仅在扫描线的一端连接扫描驱动电路31,以实现单边驱动。

例如,如图2所示,阵列基板100包括在第一方向X上相对的两个边缘b1、b2,对于图2中左半边区域内的像素电路来说,第二像素电路20与边缘b1的距离小于第一像素电路10与边缘b1的距离,对于图2中右半边区域内的像素电路来说,第二像素电路20与边缘b2的距离小于第一像素电路10与边缘b2的距离。也就是说,第一像素电路10设置在阵列基板的中心区域。第二像素电路20设置在阵列基板的边缘区域。

本申请实施例提供的阵列基板100,第一像素电路10不仅包括第一幅度调制驱动单元11,还包括第一宽度调制驱动单元12。第二像素电路20可仅包括第二幅度调制驱动单元21。也就是说,第一像素电路10可包括两个功能单元,第二像素电路20可仅包括一个功能单元,第一像素电路10所包含的功能单元的数量大于第二像素电路20所包含功能单元的数量。第二像素电路20在阵列基板100所在平面上的正投影面积小于第一像素电路10在阵列基板100所在平面上的正投影面积。

示例性的,第二幅度调制驱动单元21在阵列基板100所在平面上的正投影面积可等于第一幅度调制驱动单元11在阵列基板100所在平面上的正投影面积。

本申请实施例所提供的阵列基板,一方面,在边缘区域设置结构简单、面积相对较小的像素电路,在中心区域设置功能单元相对较多、面积相对较大的像素电路,这样在边缘区域为扫描驱动电路腾出空间的同时,可避免边缘区域内像素电路的排布密度与中心区域内像素电路的排布密度相差较大,能够提高结构设计的合理性,避免浪费空间。另一方面,由于边缘区域内像素电路的面积减小了,因此在整体上可设置更多的像素电路,从而可提升像素密度。又一方面,中心区域像素电路的驱动电流既可在幅度上进行调制,又可在脉冲宽度上进行调制,在阵列基板用于显示面板的情况下,可提高中心区域的显示能力,提高用户体验。又一方面,边缘区域的像素电路共用中心区域像素电路所连接的扫描线,能够整体上减少扫描线的数量,从而可提升像素密度。

作为一个示例,第一像素电路10的电路结构可如图3所示,第二像素电路20的电路结构可如图4所示。第一幅度调制驱动单元11可包括晶体管T11~T17和电容C11。第一宽度调制驱动单元12可包括晶体管T21~T26和电容C12。第二幅度调制驱动单元21的电路结构与第一幅度调制驱动单元11的电路结构可相同,第二幅度调制驱动单元21也可包括晶体管T11~T17和电容C11。

在阵列基板用于显示面板的情况下,第一幅度调制驱动单元11和第二幅度调制驱动单元21可电连接不同的发光元件50。

图3和图4中,复位信号端VREF可用于提供负的复位电压信号,第一电源端VDD可用于提供正的电源电压信号,第二电源端VDD2可用于提供正的电源电压信号,第三电源端VEE可用于提供负的电源电压信号,第一数据信号端PAM_DATA可用于提供PAM数据电压,第二数据信号端PWM_DATA可用于提供PWM数据电压,扫频信号端SWEEP用于提供扫频信号。

第一扫描线41可包括第一子扫描线411和第二子扫描线412。第一子扫描线411上的信号可用于控制复位信号端VREF提供的复位信号能否写入第一幅度调制驱动单元11。第二子扫描线412上的信号可用于控制第一数据信号端PAM_DATA提供PAM数据电压能否写入第一幅度调制驱动单元11。

第二扫描线42可包括第三子扫描线423和第四子扫描线424。第三子扫描线423上的信号可用于控制复位信号端VREF提供的复位信号能否写入第一宽度调制驱动单元12。第四子扫描线424上的信号可用于控制第二数据信号端PWM_DATA提供PWM数据电压能否写入第一宽度调制驱动单元12。

示例性的,图5示例性的示出了阵列基板的一种时序示意,以像素电路中的晶体管为P型晶体管为例,图5中扫描线411、412、423、424上的信号为低电平(VGL)时,它们控制的晶体管导通,扫描线411、412、423、424上的信号为高电平(VGH)时,它们控制的晶体管截止。另外,发光控制信号线EMIT1、EMIT2上的信号为低电平(VGL)时,它们控制的晶体管导通,发光控制信号线EMIT1、EMIT2上的信号为高电平(VGH)时,它们控制的晶体管截止。

图3中以第一幅度调制驱动单元11电连接发光控制信号线EMIT1,第一宽度调制驱动单元12电连接发光控制信号线EMIT2为例,这并不用于限定本申请。在其它示例中,第一幅度调制驱动单元11和第一宽度调制驱动单元12可电连接相同的发光控制信号线。

图3和图4中以第二幅度调制驱动单元21和第一幅度调制驱动单元11均电连接发光控制信号线EMIT1为例,这并不用于限定本申请。在其它示例中,第二幅度调制驱动单元21和第一幅度调制驱动单元11也可电连接至不同的发光控制信号线,这在下文中将进行介绍。

在一些实施例中,如图6所示,多个第二像素电路20可在第二方向Y上排布呈一列。图6示意了第二区Q2包括一列第二像素电路20,这并不用于限定本申请。第二区Q2也可包括多列第二像素电路20。

第二方向Y上相邻两个第二像素电路20中,其中一者的第二幅度调制驱动单元21可电连接第一扫描线41,另一者的第二幅度调制驱动单元21可电连接第二扫描线42。如此一来,可方便阵列基板中信号线的布局。

例如,同一列第二像素电路20中,奇数行的第二幅度调制驱动单元21电连接第一扫描线41,偶数行的第二幅度调制驱动单元21电连接第二扫描线42。

如上文介绍的,第一扫描线41可包括第一子扫描线411和第二子扫描线412。第二扫描线42可包括第三子扫描线423和第四子扫描线424。奇数行的第二幅度调制驱动单元21可电连接第一子扫描线411和第二子扫描线412,偶数行的第二幅度调制驱动单元21可电连接第三子扫描线423和第四子扫描线424。

示例性的,第一像素电路10中第一幅度调制驱动单元11和第一宽度调制驱动单元12可在第二方向Y上排布。第一扫描线41所电连接的第一幅度调制驱动单元11和第二幅度调制驱动单元21可位于同一行,第二扫描线42所电连接的第一宽度调制驱动单元12和第二幅度调制驱动单元21可位于同一行。

图2和图6示例性的示出了第二像素电路20仅包括第二幅度调制驱动单元21。

在另一些实施例中,如图7所示,n个第二像素电路20为一第二像素电路组20a,第二像素电路组20a可包括一个第二宽度调制驱动单元22,且第二宽度调制驱动单元22与第二像素电路组20a中的n个第二幅度调制驱动单元21中的至少一个电连接。n≥2,且n均为整数。

例如,第二宽度调制驱动单元22与第二像素电路组20a中的n个第二幅度调制驱动单元21均电连接,如此一来,n个第二幅度调制驱动单元21可共用一个第二宽度调制驱动单元22,这一个第二宽度调制驱动单元22可用于控制n个第二像素电路20的驱动电流的宽度,使得第二像素电路20也可用于向其电连接的发光元件提供在幅度和脉冲宽度上均受到控制的驱动电流,从而能够提升边缘区域的显示能力。

由于第二区Q2内n个第二幅度调制驱动单元21对应设置有一个第二宽度调制驱动单元22,这样一个第二像素电路20相当于包含一个第二宽度调制驱动单元22面积的1/n,因此第二像素电路20在阵列基板100所在平面上的正投影面积依然小于第一像素电路10在阵列基板100所在平面上的正投影面积。

第一幅度调制驱动单元11和第二幅度调制驱动单元21可用于控制驱动电流的幅度,第一幅度调制驱动单元11和第二幅度调制驱动单元21为功能相同的单元。示例性的,第二像素电路组20a中的n个第二幅度调制驱动单元21以及第一幅度调制驱动单元11可均电连接第一扫描线41。

第一宽度调制驱动单元12和第二宽度调制驱动单元22可用于控制驱动电流的宽度,第一宽度调制驱动单元12和第二宽度调制驱动单元22为功能相同的单元。第二像素电路组20a中的第二宽度调制驱动单元22以及第二幅度调制驱动单元21可均电连接第二扫描线42。

将功能相同的单元连接相同的扫描线,可节省扫描线的数量;另外,将功能不同的单元连接不同的扫描线,可便于灵活、独立地控制功能不同的单元,且便于对功能不同的单元进行调试。

在一些实施例中,如图7所示,第二像素电路组20a中的i个第二幅度调制驱动单元21和一个第二宽度调制驱动单元22在第一方向X上排布呈一行;第二像素电路组20a中的j个第二幅度调制驱动单元21在第一方向X上排布成呈另一行,i+j=n,且i、j均为整数。这样第二像素电路组20a中的n个第二幅度调制驱动单元21和一个第二宽度调制驱动单元22排布呈两行。

如上文介绍的,第一像素电路10中第一幅度调制驱动单元11和第一宽度调制驱动单元12可在第二方向Y上排布,第一像素电路10中第一幅度调制驱动单元11和第一宽度调制驱动单元12相当于排布呈两行。如此一来,可便于排布第一像素电路10和第二像素电路20所共用的信号线。

如图8所示,第二像素电路组20a中的n个第二幅度调制驱动单元21均电连接第一扫描线41,在第一扫描线41所电连接的第k个第二幅度调制驱动单元21(k)与第一幅度调制驱动单元11位于不同行的情况下,第一扫描线41可包括分支,分支可连接在第一扫描线41与第k个第二幅度调制驱动单元21(k)之间。

例如,第一子扫描线411可包括第一分支41a,第一分支41a连接在第一子扫描线411和第k个第二幅度调制驱动单元21(k)之间。第二子扫描线412可包括第二分支41b,第二分支41b连接在第二子扫描线412第k个第二幅度调制驱动单元21(k)之间。

在一些实施例中,i+1=j。这样第二像素电路组20a所包括的两行功能单元中每行功能单元的数量是相同的,有利于提高空间利用率。

可理解的是,i+1=j的情况下,n为奇数。

示例性的,n可等于3。

以n=3为例,如图9所示,一个第二像素电路20a中的3个第二幅度调制驱动单元21可共用一个第二宽度调制驱动单元22。第二宽度调制驱动单元22的电路结构与第一宽度调制驱动单元12的电路结构可相同,第二宽度调制驱动单元22也可包括晶体管T21~T26和电容C12。

在一些实施例中,如图10所示,第一像素电路10和第二像素电路20电连接不同的发光控制信号线。这样可以根据需求,灵活地、独立地向第一像素电路10和第二像素电路20传输占空比不同的发光控制信号。

示例性的,阵列基板用于显示面板的情况下,可以根据实际mura(显示不均)情况,调节第一像素电路10和第二像素电路20各自电连接的发光控制信号线所传输的发光控制信号的占空比。

作为一个示例,第一像素电路10中第一幅度调制驱动单元11和第一宽度调制驱动单元12也可电连接不同的发光控制信号线,从而可灵活地、独立地向第一幅度调制驱动单元11和第一宽度调制驱动单元12传输占空比不同的发光控制信号。

如图10所示,发光控制信号线可包括第一发光控制信号线EMIT1、第二发光控制信号线EMIT2和第三发光控制信号线EMIT3。第一幅度调制驱动单元11电连接第一发光控制信号线EMIT1,第一宽度调制驱动单元12电连接第二发光控制信号线EMIT2,第二幅度调制驱动单元21电连接第三发光控制信号线EMIT3。

示例性的,阵列基板100的第三区Q3还可包括第一发光控制电路321、第二发光控制电路322和第三发光控制电路323。

第一发光控制电路321电连接第一发光控制信号线EMIT1,第一发光控制电路321可产生第一发光控制信号。

第二发光控制电路322电连接第二发光控制信号线EMIT2,第二发光控制电路322可产生第二发光控制信号。

第三发光控制电路323电连接第三发光控制信号线EMIT3,第三发光控制电路323可产生第三发光控制信号。

可根据实际需求,将第一发光控制信号、第二发光控制信号、第三发光控制信号的占空比或其它参数设置为相同或不同。

请继续参考图10,第二幅度调制驱动单元21电连接第三发光控制信号线EMIT3,在第一方向X上,第一区Q1两侧的第一像素电路10电连接的发光控制信号线EMIT3可被第一区Q1隔断。发光控制信号线EMIT3并不需要连接第一区Q1内的第一像素电路10,将左右两个第二区Q2的发光控制信号线EMIT3断开设置的情况下,可减少第一区Q1内信号线的数量。

示例性的,至少第三发光控制电路323可设置在左右两个第三区Q3。

在另一些实施例中,如图6所示,第一像素电路10和第二像素电路20可电连接相同的发光控制信号线。这种情况下,可不必额外单独增加第一像素电路10所需的发光控制信号线,有利于简化信号线数量。

在第一像素电路10和第二像素电路20电连接相同的发光控制信号线的情况下,第一像素电路10中第一幅度调制驱动单元11和第一宽度调制驱动单元12可电连接不同的发光控制信号线。

例如,第一幅度调制驱动单元11电连接第一发光控制信号线EMIT1,第一宽度调制驱动单元12电连接第二发光控制信号线EMIT2。

作为一个示例,如图6所示,第二像素电路10可仅包括第二幅度调制驱动单元21,第二像素电路10可在第二方向Y上排布。在第二方向Y上相邻两个第二像素电路10中,其中一者的第二幅度调制驱动单元21可电连接第一发光控制信号线EMIT1,另一者的第二幅度调制驱动单元21可电连接第二发光控制信号线EMIT2,这样可方便阵列基板中信号线的布局。

如上文介绍的,第一像素电路10中第一幅度调制驱动单元11和第一宽度调制驱动单元12可在第二方向Y上排布。第一发光控制信号线EMIT1所电连接的第一幅度调制驱动单元11和第二幅度调制驱动单元21可位于同一行,第二发光控制信号线EMIT2所电连接的第一宽度调制驱动单元12和第二幅度调制驱动单元21可位于同一行。

例如,第一发光控制信号线EMIT1所电连接的第一幅度调制驱动单元11和第二幅度调制驱动单元21可位于奇数行,第二发光控制信号线EMIT2所电连接的第一宽度调制驱动单元12和第二幅度调制驱动单元21可位于偶数行。

作为另一个示例,如图7和图8所示,n个第二幅度调制驱动单元21可共用一个第二宽度调制驱动单元22。例如,如图7所示,n个第二像素电路20为一第二像素电路组20a,第二像素电路组20a可包括一个第二宽度调制驱动单元22,且第二宽度调制驱动单元22与第二像素电路组20a中的n个第二幅度调制驱动单元21均电连接。n≥2,且n均为整数。

第一幅度调制驱动单元11和第二幅度调制驱动单元21可用于控制驱动电流的幅度,第一幅度调制驱动单元11和第二幅度调制驱动单元21为功能相同的单元。示例性的,第二像素电路组20a中的n个第二幅度调制驱动单元21以及第一幅度调制驱动单元11可均电连接第一发光控制信号线EMIT1。

第一宽度调制驱动单元12和第二宽度调制驱动单元22可用于控制驱动电流的宽度,第一宽度调制驱动单元12和第二宽度调制驱动单元22为功能相同的单元。第二像素电路组20a中的第二宽度调制驱动单元22以及第二幅度调制驱动单元21可均电连接第二发光控制信号线EMIT2。

将功能相同的单元连接相同的发光控制信号线,可节省发光控制信号线的数量;另外,将功能不同的单元连接不同的发光控制信号线,可便于灵活、独立的控制功能不同的单元,且便于对功能不同的单元进行调试。

如图8所示,第二像素电路组20a中的n个第二幅度调制驱动单元21均电连接第一发光控制信号线EMIT1,在第一发光控制信号线EMIT1所电连接的第k个第二幅度调制驱动单元21(k)与第一幅度调制驱动单元11位于不同行的情况下,第一发光控制信号线EMIT1可包括第三分支61,第三分支63可连接在第一发光控制信号线EMIT1与第k个第二幅度调制驱动单元21(k)之间。

在一些实施例中,如图12所示,阵列基板还可包括第三像素电路30,第三像素电路30位于第一区Q1。第三像素电路30可仅包括第三幅度调制驱动单元13。单位面积内的第三幅度调制驱动单元13的数量小于单位面积内的第二幅度调制驱动单元21的数量。

换个角度来说,在第二区Q2包括第二宽度调制驱动单元22的情况下,单位面积内的第二宽度调制驱动单元22的数量小于单位面积内的第一宽度调制驱动单元12的数量。如此一来,从整体上来说,边缘区域内的像素电路仍具有结构简单、面积相对较小的特点,中心区域内的像素电路仍具有功能单元相对较多、面积相对较大的特点。

示例性的,第三像素电路30可在第三幅度调制驱动单元13的控制下产生驱动电流。第三幅度调制驱动单元13可用于控制驱动电流的幅度。在阵列基板100用于显示面板时,第三像素电路30可用于向其电连接的发光元件提供在幅度上受到控制的驱动电流。第三像素电路30电连接的发光元件可根据其接收的驱动电流的幅度发出不同亮度的光。

第三幅度调制驱动单元13的电路结构与第一幅度调制驱动单元11的电路结构可相同,这里不再详细赘述。

第三像素电路30在阵列基板所在平面上的正投影可等于第二像素电路20在阵列基板所在平面上的正投影。

第三幅度调制驱动单元13与第一幅度调制驱动单元11可电连接相同的扫描线及发光控制信号线。作为一个示例,第一扫描线41和第二扫描线42可电连接同一扫描驱动电路31。例如,扫描驱动电路31可包括级联的多个移位寄存单元,级联的多个移位寄存单元逐级输出扫描信号的导通电平,第一扫描线41和第二扫描线42可电连接不同级的移位寄存单元。

例如,第一扫描线41包括第一子扫描线411和第二子扫描线412。第二扫描线42包括第三子扫描线423和第四子扫描线424。第一子扫描线411可电连接第p级移位寄存单元,第二子扫描线412可电连接第p+1级移位寄存单元,第三子扫描线423可电连接第p+2级移位寄存单元,第四子扫描线424可电连接第p+3级移位寄存单元。其中,p≥1,p为整数。

作为另一个示例,如图11所示,阵列基板的扫描驱动电路可包括第一扫描驱动电路311和第二扫描驱动电路312,第一扫描线41可电连接第一扫描驱动电路311,第二扫描线42可电连接第二扫描驱动电路312。可根据实际需求,设置第一扫描驱动电路311和第二扫描驱动电路312所产生的扫描信号的占空比或其它参数。

基于相同的发明构思,本申请还提供一种显示面板。图13示出根据本申请实施例提供的显示面板的一种结构示意图。如图13所示,本申请实施例提供的显示面板200可以包括上述任一实施例所述的阵列基板。

本申请实施例提供的显示面板,具有本申请实施例提供的阵列基板的有益效果,具体可以参考上述各实施例对于阵列基板的具体说明,本实施例在此不再赘述。

如图13所示,显示面板200包括多个发光元件50,多个发光元件50可阵列分布于阵列基板的第一区Q1、第二区Q2和第三区Q3,如此一来,可实现显示面板的无边框化。

示例性的,第一像素电路10所驱动的发光元件50可位于第一区Q1,第二像素电路20所驱动的发光元件50可位于第二区Q2和第三区Q3。

示例性的,发光元件50可以包括发光二极管(LED)或微型发光二极管(Micro LED)或迷你型发光二极管(mini LED)。

本申请还提供了一种显示装置,包括本申请提供的显示面板。请参考图14,图14是本申请实施例提供的一种显示装置的结构示意图。图14提供的显示装置1000包括本申请上述任一实施例提供的显示面板200。

如图14所示,显示装置100可包括多个拼接的显示面板200。

图14实施例仅以拼接显示器为例,对显示装置1000进行说明,可以理解的是,本申请实施例提供的显示装置,可以是手机、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。

依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

相关技术
  • 柔性基板及其制作方法、阵列基板、显示面板和显示装置
  • 阵列基板、显示面板和显示装置
  • 一种阵列基板、显示面板和显示装置
  • 薄膜晶体管及制备方法、阵列基板、显示面板和显示装置
  • 阵列基板、显示面板及显示装置
  • 阵列基板、显示面板、显示装置及阵列基板的制备方法
  • 一种阵列基板、阵列基板母版、显示面板和显示装置
技术分类

06120116221798