掌桥专利:专业的专利平台
掌桥专利
首页

可折叠显示模组、可折叠显示装置、制作方法及显示方法

文献发布时间:2023-06-19 09:30:39


可折叠显示模组、可折叠显示装置、制作方法及显示方法

技术领域

本发明涉及显示技术领域,特别是涉及一种可折叠显示模组、可折叠显示装置、制作方法及显示方法。

背景技术

随着柔性OLED屏技术的发展及市场的需求,具有可折叠功能的显示设备越来越常见。折叠屏在使用时可以根据用户需要沿折叠线折叠成一定角度,满足了用户对于不同屏幕尺寸的需求,且折叠后不会影响便携性。折叠屏的显示方式相较普通屏幕更加多样,通常分为两个显示区域,可以称之为主屏和副屏,二者可以作为同一块屏幕同时显示,也可以在折叠后只显示主屏或者只显示副屏。

考虑到成本问题,且为了满足折叠屏的显示需要,折叠屏通常配备有两颗IC,但在折叠后只有一面屏幕显示的情况下,仍然需要两颗IC同时输出数据信号,例如,主屏显示画面且副屏幕不显示画面时,副屏幕的IC仍然进行行扫描并仍然通过数据信号线输出显示黑画面,芯片功耗较大。

发明内容

为了解决上述问题至少之一,本申请第一方面提供一种可折叠显示模组,包括第一屏区域和第二屏区域,其中

第一屏区域包括第一显示屏、控制第一显示屏的第一驱动芯片、电连接第一显示屏和第一驱动芯片的第一控制信号线、电连接第二屏区域的第一辅助信号线,第一控制信号线包括第一发射初始信号线;

第二屏区域包括第二显示屏、控制第二显示屏的第二驱动芯片、电连接第二显示屏和第二驱动芯片的第二控制信号线、电连接第一屏区域的第二辅助信号线,第二控制信号线包括第二发射初始信号线;

第一发射初始信号线与第二发射初始信号线不连接;

第一驱动芯片响应于可折叠显示模组的折叠状态输出第一辅助信号并通过第一辅助信号线传输至第二驱动芯片,第二驱动芯片响应于可折叠显示模组的折叠状态输出第二辅助信号并通过第二辅助信号线传输至第一驱动芯片。

在一些可选的实施例中,还包括用于感测折叠状态的传感器,传感器输出感测信号分别至第一驱动芯片和第二驱动芯片;感测信号为非折叠状态,第一辅助信号和第二辅助信号均为无效信号;感测信号为第一折叠状态,第一辅助信号为有效信号;感测信号为第二折叠状态,第二辅助信号为有效信号。

在一些可选的实施例中,第一控制信号线还包括第一栅极驱动初始信号线、第一栅极驱动时钟信号线、第一发射驱动时钟信号线、第一高电平信号线和第一低电平信号线;第二控制信号线还包括第二栅极驱动初始信号线、第二栅极驱动时钟信号线、第二发射驱动时钟信号线、第二高电平信号线和第二低电平信号线;第一栅极驱动初始信号线与第二栅极驱动初始信号线电连接,第一栅极驱动时钟信号线与第二栅极驱动时钟信号线电连接,第一发射驱动时钟信号线与第二发射驱动时钟信号线电连接,第一高电平信号线与第二高电平信号线电连接,第一低电平信号线与第二低电平信号线电连接。

在一些可选的实施例中,还包括驱动所述第一显示屏和第二显示屏的各像素的像素驱动电路,像素驱动电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、存储电容和发光二极管,其中第一晶体管的第一极接入复位信号,第二极连接第一节点,控制极接入上一级栅极信号;第二晶体管的第一极连接第一节点,第二极连接第二节点,控制极接入栅极信号;第三晶体管的第一极连接第三节点,第二极连接第二节点,控制极连接第一节点;第四晶体管的第一极连接第三节点,第二极接入数据信号,控制极接入栅极信号;第五晶体管的第一极连接第一电源信号,第二极连接第三节点,控制极接入发射初始信号;第六晶体管的第一极连接第二节点,第二极连接第四节点,控制极接入发射初始信号;第七晶体管的第一极接入复位信号,第二极连接第四节点,控制极接入栅极信号;存储电容的第一极接入第一电源信号,第二级连接第一节点;发光二极管的第一极连接第四节点,第二级接入第二电源信号。

本申请第二方面提供一种可折叠显示装置,包括如本申请第一方面所述的可折叠显示模组。

本申请第三方面提供一种制作本申请第一方面所述的可折叠显示模组的制作方法,包括:形成由第一驱动芯片通过第一控制信号线驱动的第一显示屏,第一控制信号线包括第一发射初始信号线;形成连接第一驱动芯片和第二驱动芯片的第一辅助信号线;形成由第二驱动芯片通过第二控制信号线驱动的第二显示屏,第二控制信号线包括第二发射初始信号线,第一发射初始信号线与第二发射初始信号线不连接;形成连接第二驱动芯片和第一驱动芯片的第二辅助信号线。

在一些可选的实施例中,第一控制信号线还包括第一栅极驱动初始信号线、第一栅极驱动时钟信号线、第一发射驱动时钟信号、第一高电平信号线和第一低电平信号线;第二控制信号线还包括第二栅极驱动初始信号线、第二栅极驱动时钟信号线、第二发射驱动时钟信号、第二高电平信号线和第二低电平信号线;制作方法还包括:

电连接第一栅极驱动初始信号线与第二栅极驱动初始信号线;

电连接第一栅极驱动时钟信号线与第二栅极驱动时钟信号线;

电连接第一发射驱动时钟信号线与第二发射驱动时钟信号线;

电连接第一高电平信号线与第二高电平信号线;

电连接第一低电平信号线与第二低电平信号线。

本申请第四方面提供一种根据本申请第一方面所述的可折叠显示模组的显示方法,包括:第一驱动芯片通过第一控制信号线和第二辅助信号线驱动第一显示屏,其中,第一控制信号线包括第一发射初始信号线,第二辅助信号线传输第二驱动芯片响应于可折叠显示模组的折叠状态输出的第二辅助信号;第二驱动芯片通过第二控制信号线和第一辅助信号线驱动第二显示屏,其中,第二控制信号线包括第二发射初始信号线,第二发射初始信号线与第一发射初始信号线不连接,第一辅助信号线传输第一驱动芯片响应于可折叠显示模组的折叠状态输出的第一辅助信号。

在一些可选的实施例中,折叠状态为非折叠状态,第一驱动芯片输出无效信号通过第一辅助信号线传输至第二驱动芯片,第二驱动芯片输出无效信号通过第二辅助信号线传输至第一驱动芯片;折叠状态为第一折叠状态,第一驱动芯片输出有效信号通过第一辅助信号线传输至第二驱动芯片;折叠状态为第二折叠状态,第二驱动芯片输出有效信号通过第二辅助信号线传输至第一驱动芯片。

在一些可选的实施例中,第一控制信号线还包括第一栅极驱动初始信号线、第一栅极驱动时钟信号线、第一发射驱动时钟信号、第一高电平信号线和第一低电平信号线;第二控制信号线还包括第二栅极驱动初始信号线、第二栅极驱动时钟信号线、第二发射驱动时钟信号、第二高电平信号线和第二低电平信号线;第一栅极驱动初始信号线与第二栅极驱动初始信号线电连接,第一栅极驱动时钟信号线与第二栅极驱动时钟信号线电连接,第一发射驱动时钟信号线与第二发射驱动时钟信号线电连接,第一高电平信号线与第二高电平信号线电连接,第一低电平信号线与第二低电平信号线电连接;显示方法还包括:

通过第一栅极驱动初始信号线和第二栅极驱动初始信号线驱动第一显示屏和第二显示屏;

通过第一栅极驱动时钟信号线与第二栅极驱动时钟信号线驱动第一显示屏和第二显示屏;

通过第一发射驱动时钟信号线与第二发射驱动时钟信号线驱动第一显示屏和第二显示屏;

通过第一高电平信号线与第二高电平信号线驱动第一显示屏和第二显示屏;

通过第一低电平信号线与第二低电平信号线驱动第一显示屏和第二显示屏。

本发明的有益效果如下:

本发明针对目前现有的问题,制定一种可折叠显示模组、可折叠显示装置、制作方法及显示方法,并通过设置第一屏区域包括连接第二屏区域的第一辅助信号线和第二屏区域包括连接第一屏区域的第二辅助信号线,并设置第一发射初始信号线和第二发射初始信号线不连接,使得能够根据可折叠显示模组的折叠状态,第一驱动芯片通过第一辅助信号线传输第一辅助信号至第一驱动芯片,第二驱动芯片通过第二辅助信号线传输第二辅助信号至第二驱动芯片,从而使得在可折叠显示模组的折叠状态时仅有一个驱动芯片处于行扫描和数据输出的正常工作状态,降低了驱动芯片的功耗,进一步提高了驱动芯片的使用寿命,具有广泛的应用前景。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为示出根据现有技术的可折叠显示模组的电路连接的示意性俯视图。

图2为可折叠显示模组的像素驱动电路的示例性电路原理图。

图3为示出根据本申请的实施例的可折叠显示模组的电路连接的示意性俯视图。

具体实施方式

为了更清楚地说明本发明,下面结合优选实施例和附图对本发明做进一步的说明。附图中相似的部件以相同的附图标记进行表示。本领域技术人员应当理解,下面所具体描述的内容是说明性的而非限制性的,不应以此限制本发明的保护范围。

需要说明的是,本文中所述的“在……上”、“在……上形成”和“设置在……上”可以表示一层直接形成或设置在另一层上,也可以表示一层间接形成或设置在另一层上,即两层之间还存在其它的层。在本文中,除非另有说明,所采用的术语“位于同一层”指的是两个层、部件、构件、元件或部分可以通过同一构图工艺形成,并且,这两个层、部件、构件、元件或部分一般由相同的材料形成。在本文中,除非另有说明,表述“构图工艺”一般包括光刻胶的涂布、曝光、显影、刻蚀、光刻胶的剥离等步骤。表述“一次构图工艺”意指使用一块掩模板形成图案化的层、部件、构件等的工艺。

需要进一步说明的是,在本申请中当描述驱动电路的驱动原理时是以晶体管均为P型晶体管为例进行描述的,但本领域技术人员可以理解的是,驱动电路的晶体管均可以为N型晶体管,当为N型晶体管时,只需要适当调整给入晶体管控制极的信号电平即可。

如图1所示的现有技术中可折叠显示模组的示意性电路连接,图中以102示出显示屏,以虚线101示出可折叠显示模组的两个显示屏的边界,即当处于折叠状态时,该线101为折叠线,101左侧为第一显示屏,右侧为第二显示屏,显示模组驱动第一显示屏的第一驱动芯片IC1和驱动第二显示屏的第二驱动芯片IC2。第一显示屏和第二显示屏分别基于第一控制信号线和第二控制信号线的控制来显示。第一控制信号线包括EM信号线105、data信号线106a、GOA相关信号线107a,第二控制信号线包括EM信号线105、data信号线106b、GOA相关信号线107b,其中图中示出GOA103。可见,现有技术中,对于第一显示屏和第二显示屏来说,通常控制信号线中的EM信号线105是连接在一起的,以使显示屏中的所有像素104可以不受信号线105衰减的影响从而均匀显示。基于该原因,即使当可折叠显示模组处于折叠状态时,第一显示屏和第二显示屏的EM信号线105也通入相同的信号。

参照图2的原理图,现有技术中,由于EM信号线105输入相同的信号,当可折叠显示模组显示时分为:第一阶段,晶体管T1在第(n-1)行Gate控制信号作用下Vinit写入而复位;第二阶段,通过第n行Gate控制信号的作用下,晶体管T2、T3、T4、T7导通,向晶体管T3的控制级写入Vdata信号;第三阶段,写入EM信号,从而晶体管T5和T6导通。可见,根据以上电路原理,因为EM信号线105连接而输入相同的信号,当屏幕显示信号时的必要条件为EM信号线105输入低电平信号,若可折叠显示模组处于折叠状态,例如第一显示屏显示而第二显示屏黑屏,则需要第二显示屏的第二驱动芯片IC2在第二阶段通过各个Vdata持续输入高电平信号,直至使晶体管T3关断,从而才能保证当EM信号线105输入低电平的第三阶段所有第二显示屏的像素均不能导通而黑屏,也就是说,在折叠状态,第二驱动信号IC2仍需要工作在控制Vdata信号线的输出的大功耗状态下。

基于上述描述,现有技术中,不论可折叠显示装置处于何种状态,第一驱动芯片IC1和第二驱动芯片IC2均需要持续正常工作,芯片功耗损耗大,浪费了芯片的使用时间。基于上述问题,提出本申请。

如图3所示,本发明的一个实施例提供了一种可折叠显示模组,包括第一屏区域和第二屏区域,其中

第一屏区域包括第一显示屏、控制第一显示屏的第一驱动芯片、电连接第一显示屏和第一驱动芯片的第一控制信号线、电连接第二屏区域的第一辅助信号线,第一控制信号线包括第一发射初始信号线;

第二屏区域包括第二显示屏、控制第二显示屏的第二驱动芯片、电连接第二显示屏和第二驱动芯片的第二控制信号线、电连接第一屏区域的第二辅助信号线,第二控制信号线包括第二发射初始信号线;

第一发射初始信号线与第二发射初始信号线不连接;

第一驱动芯片响应于可折叠显示模组的折叠状态输出第一辅助信号并通过第一辅助信号线传输至第二驱动芯片,第二驱动芯片响应于可折叠显示模组的折叠状态输出第二辅助信号并通过第二辅助信号线传输至第一驱动芯片。

在本实施例中,通过设置第一屏区域包括连接第二屏区域的第一辅助信号线和第二屏区域包括连接第一屏区域的第二辅助信号线,并设置第一发射初始信号线和第二发射初始信号线不连接,使得能够根据可折叠显示模组的折叠状态,第一驱动芯片通过第一辅助信号线传输第一辅助信号至第二驱动芯片,第二驱动芯片通过第二辅助信号线传输第二辅助信号至第一驱动芯片,从而使得在可折叠显示模组的折叠状态时仅有一个驱动芯片处于行扫描和数据输出的正常工作状态,降低了驱动芯片的功耗,进一步提高了驱动芯片的使用寿命,具有广泛的应用前景。

在一个具体的示例中,参照图3所示,可折叠显示模组包括第一屏区域和第二屏区域,图中以虚线301进行划分,在图中所示的示意性俯视图中,虚线301以左为根据本申请实施例的第一屏区域,虚线以右为根据本申请实施例的第二屏区域。

其中,第一屏区域包括第一显示屏302a、控制第一显示屏302a的第一驱动芯片IC1、电连接第一显示屏和第一驱动芯片IC1的第一控制信号线、电连接第二屏区域的第一辅助信号线Dummy1,该第一控制信号线包括第一发射初始信号线305a。第二屏区域包括第一显示屏302b、控制第一显示屏302b的第一驱动芯片IC2、电连接第一显示屏和第一驱动芯片IC2的第一控制信号线、电连接第二屏区域的第一辅助信号线Dummy2,该第一控制信号线包括第二发射初始信号线305b。

在本申请的实施例中,如图3中所示,第一发射初始信号线305a和第二发射初始信号线305b不连接。第一驱动芯片IC1响应于可折叠显示模组的折叠状态输出第一辅助信号并通过第一辅助信号线传输至第二驱动芯片,第二驱动芯片响应于可折叠显示模组的折叠状态输出第二辅助信号并通过第二辅助信号线传输至第一驱动芯片。可折叠显示模组的折叠状态可以是用户设置的,例如通过交互界面选择或其它方式设置,也可以是通过感测器件感测的,本申请也并不旨在对折叠状态的获取方式进行具体限制。

在一个可选的实施例中,可折叠显示模组包括用于感测折叠状态的传感器,该传感器输出感测信号分别至第一驱动芯片IC1和第二驱动芯片IC2。当感测信号为非折叠状态,此时,第一显示屏和第二显示屏均正常工作,则第一辅助信号和第二辅助信号均为无效信号;当感测信号为第一折叠状态,即,第一显示屏显示并且第二显示屏不显示的折叠状态,则第一辅助信号为有效信号;当感测信号为第二折叠状态,即,第二显示屏显示且第一显示屏不显示的折叠状态,则第二辅助信号为有效信号。可选地,传感器的感测可以是通过感测第一显示屏和第二显示屏的朝向,例如感测第一显示屏朝上且第二显示屏朝下时输出第一折叠状态的感测信号,当然这仅是示例,具体的折叠状态的确定以及感测方式并不限于此,传感器数量种类本申请也不作限制,可以在各个显示屏中分别设置多个和多个种类的显示器,只要能够输出确定第一显示屏和第二显示屏的折叠状态即可。

应注意的是,在本申请中,旨在通过设置第一辅助信号线Dummy1和第二辅助信号线Dummy2来传输第一驱动芯片IC1和第二驱动芯片IC2输出的第一辅助信号和第二辅助信号,使得当可折叠显示模组处于折叠状态从而只有一个显示屏进行显示时,可以通过辅助信号使得不处于正常工作状态的驱动芯片可以基于辅助信号使得显示屏中的像素处于黑屏状态。因此,在本申请中,有效信号是指利用辅助信号线将对应显示屏的像素设置为黑屏状态的信号,而并不必然为值1或0的数值信号;相类似的,无效信号是指该辅助信号线传输的信号不会影响对应显示屏的像素状态的信号,而并不必然为值1或值0的数值信号。

例如,当可折叠显示模组处于非折叠状态时,第一驱动芯片IC1和第二驱动芯片IC2正常工作以使第一显示屏和第二显示屏均显示画面,第一驱动芯片IC1和第二驱动芯片IC2可以均向第一辅助信号线Dummy1和第二辅助信号线Dummy2输出无效信号,即不影响第一显示屏和第二显示屏的正常工作。

例如,当可折叠显示模组处于第一折叠状态时,第一驱动芯片IC1可以通过第一辅助信号线Dummy1输出第一辅助信号,例如第一辅助信号线Dummy1与第二驱动芯片IC2的ESTV2信号管脚连接,使ESTV2信号为高,基于该信号可以使得第二屏区域中的GOA电路303b向第二显示屏中的像素电路输出发射初始信号从而使位于第二显示屏中的像素均不被点亮。

例如,当可折叠显示模组处于第二折叠状态时,第二驱动芯片IC2可以通过第二辅助信号线Dummy2输出第二辅助信号,例如第二辅助信号线Dummy2与第一驱动芯片IC1的ESTV1信号管脚连接,使ESTV1信号为高,基于该信号可以使得第一屏区域中的GOA电路303a向第一显示屏中的像素电路输出发射初始信号从而使位于第一显示屏中的像素均不被点亮。以上当处于折叠状态下各个显示屏对像素的驱动过程将在下文结合图2具体描述。

进一步具体地,参照图3,第一控制信号线还包括第一栅极驱动初始信号线GSTVa、第一栅极驱动时钟信号线GCKa、第一发射驱动时钟信号线ECKa、第一高电平信号线VGHa和第一低电平信号线VGLa。各种时钟信号线的具体数量不做限制,可以根据驱动电路的具体硬件结构设置其数量。

第二控制信号线还包括第二栅极驱动初始信号线GSTVb、第二栅极驱动时钟信号线GCKb、第二发射驱动时钟信号线ECKb、第二高电平信号线VGHa和第二低电平信号线VGLa。同理,各种时钟信号线的具体数量不做限制,可以根据驱动电路的具体硬件结构设置其数量。

第一栅极驱动初始信号线GSTVa与第二栅极驱动初始信号线GSTVb电连接,第一栅极驱动时钟信号线GCKa与第二栅极驱动时钟信号线GCKb电连接,第一发射驱动时钟信号线ECKa与第二发射驱动时钟信号线ECKb电连接,第一高电平信号线VGHa与第二高电平信号线VGHb电连接,第一低电平信号线VGLa与第二低电平信号线VGLb电连接。通过将第一屏区域和第二屏区域中的以上控制信号对应连接在一起,当可折叠显示模组处于非折叠状态时,通过两个驱动芯片同时输出控制信号,避免在仅自一侧的信号线输出信号时信号在信号线上的衰减导致的显示差异化,从而可以使得整屏显示更均匀,有效提高显示效果。

下面进一步结合图2中的驱动电路的电路原理图,进一步描述本申请的实施例的结构特点和功能效果。

参照图2,在本申请的实施例中,可折叠显示模组还包括驱动所述第一显示屏和第二显示屏的各像素的像素驱动电路。

如图2所示,像素驱动电路包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、存储电容C和发光二极管D。其中第一晶体管T1的第一极接入复位信号Vinit,第二极连接第一节点N1,控制极接入上一级栅极信号Gate(n-1),该上一级栅极信号可以是上一行栅极扫描GOA信号;第二晶体管T2的第一极连接第一节点N1,第二极连接第二节点N2,控制极接入栅极信号Gate,此栅极信号可以是当前行的栅极扫描GOA信号;第三晶体管T3的第一极连接第三节点N3,第二极连接第二节点N2,控制极连接第一节点N1;第四晶体管T4的第一极连接第三节点N3,第二极接入数据信号Vdata,控制极接入栅极信号Gata;第五晶体管T5的第一极连接第一电源信号VDD,第二极连接第三节点N3,控制极接入发射初始信号EM;第六晶体管T6的第一极连接第二节点N2,第二极连接第四节点N4,控制极接入发射初始信号EM;第七晶体管T7的第一极接入复位信号Vinit,第二极连接第四节点N4,控制极接入栅极信号Gate;存储电容C的第一极接入第一电源信号VDD,第二级连接第一节点N1;发光二极管的第一极连接第四节点,第二级接入第二电源信号VSS。

具体地,根据本申请的实施例,如图3所示,第一驱动芯片IC1和第二驱动芯片IC2通过第一控制信号线和第二控制信号线向各自的像素驱动电路输出信号以驱动像素阵列的显示。如图3所示,第一驱动芯片IC1通过数据信号线306a向像素驱动电路提供数据信号Vdata,第二驱动芯片IC2通过数据信号线306b向像素驱动电路提供数据信号Vdata。图中还以307a表示第一驱动芯片IC1输出到GOA电路303a的相关信号线,307b表示第二驱动芯片IC2输出到GOA电路303b的相关信号线,为了便于描述,图中示出一条信号线的形式,本领域技术人员应理解,其表示的是自第一驱动芯片IC1和第二驱动芯片IC2向GOA电路303a和303b传输信号的信号线总体,第一辅助信号和第二辅助信号也通过该信号线传输到GOA电路。

进一步具体地,参照图2,根据本申请的实施例,当前第n行像素304的显示包括三个阶段,n为正整数,n≥2:

第一阶段,复位阶段,第一晶体管T1响应于上一级栅极信号Gate(n-1)导通,复位第三晶体管T3的控制级。

第二阶段,数据写入阶段,响应于栅极信号Gate,第二晶体管T2、第三晶体管T3、第四晶体管T4、第七晶体管T7导通,基于第四晶体管T4的导通,写入数据信号Vdata。本领域技术人员应理解,当数据信号Vdata为高时,第三晶体管T3的控制极随着存储电容的充电而抬高,第三晶体管T3会处于关断状态,存储电容C1存储数据信号Vdata。在该阶段,第七晶体管T7也会导通以复位发光二极管。

第三阶段,发光控制阶段,第五晶体管T5和第六晶体管T6响应于发射初始信号EM的信号电平而导通或关闭,当发射初始信号EM为低时,第五晶体管T5和第六晶体管T6导通,若此时第三晶体管因为在第二阶段写入的数据信号Vdata而被存储电容C保持为导通状态,则发光二极管D发光,若此时第三晶体管因为在第二阶段写入的数据信号Vdata而被存储电容C保持为关断状态,则发光二极管D不发光。当发射初始信号EM为高时,第五晶体管T5和第六晶体管T6关断,则发光二极管D不发光。

基于以上电路结构和原理,根据本申请的实施例,当可折叠显示模组处于非折叠状态,即,第一屏区域和第二屏区域中的第一显示屏302a和第二显示屏302b均处于正常显示的状态,第一显示屏302a和第二显示屏302b基于发射初始信号EM根据第一驱动芯片IC1和第二驱动芯片IC2写入的数据信号Vdata正常显示图像。当可折叠显示模组处于第一折叠状态,例如,第一显示屏302a显示且第二显示屏302b不显示时,因为第一发射初始信号线305a和第二发射初始信号线305b不连接,此时,不必令第二驱动芯片IC2持续工作在向数据信号线306b持续输出为高的数据信号Vdata从而保持第三晶体管T3持续关断的大功率耗电状态,而是第一显示屏302a独立以正常状态驱动显示,并且第一驱动芯片IC1向第二驱动芯片IC2输出表示有效的第一辅助信号,例如通过第一辅助信号线Dummy1将第一辅助信号传输至第二驱动芯片IC2,基于该信号,第二显示屏302b的GOA电路303b使第二显示屏302b的发射初始信号EM保持为高,从而,使得控制第二显示屏302b的像素点亮的通路一直为断路,第二显示屏302b保持黑屏。类似地,如果可折叠显示装置需要第二显示屏显示而第一显示屏不显示的第二折叠状态,与可折叠显示模组处于第一折叠状态时的驱动方式同理,在此不再赘述。

通过以上方式,当可折叠显示装置处于折叠状态时,不再需要两颗驱动控制芯片同时工作在正常驱动的大功率耗电状态下,从而可以降低芯片的功耗,延长芯片的使用寿命。

基于同一发明构思,本申请的实施例提供一种制作本申请第一方面的可折叠显示模组的制作方法,包括:

形成由第一驱动芯片通过第一控制信号线驱动的第一显示屏,第一控制信号线包括第一发射初始信号线;

形成连接第一驱动芯片和第二驱动芯片的第一辅助信号线;

形成由第二驱动芯片通过第二控制信号线驱动的第二显示屏,第二控制信号线包括第二发射初始信号线,第一发射初始信号线与第二发射初始信号线不连接;

形成连接第二驱动芯片和第一驱动芯片的第二辅助信号线。

在本实施例中,通过以上方式制作可折叠显示模组,设置第一屏区域包括连接第二屏区域的第一辅助信号线和第二屏区域包括连接第一屏区域的第二辅助信号线,并设置第一发射初始信号线和第二发射初始信号线不连接,使得能够根据可折叠显示模组的折叠状态,第一驱动芯片通过第一辅助信号线传输第一辅助信号至第二驱动芯片,第二驱动芯片通过第二辅助信号线传输第二辅助信号至第一驱动芯片,从而使得在可折叠显示模组的折叠状态时仅有一个驱动芯片处于行扫描和数据输出的正常工作状态,降低了驱动芯片的功耗,进一步提高了驱动芯片的使用寿命,具有广泛的应用前景。本实施例的具体实施方式同前述实施例,在此不再赘述。

在一些可选的实施例中,第一控制信号线还包括第一栅极驱动初始信号线、第一栅极驱动时钟信号线、第一发射驱动时钟信号、第一高电平信号线和第一低电平信号线;所述第二控制信号线还包括第二栅极驱动初始信号线、第二栅极驱动时钟信号线、第二发射驱动时钟信号、第二高电平信号线和第二低电平信号线;制作方法还包括:

电连接第一栅极驱动初始信号线与第二栅极驱动初始信号线;

电连接第一栅极驱动时钟信号线与第二栅极驱动时钟信号线;

电连接第一发射驱动时钟信号线与第二发射驱动时钟信号线;

电连接第一高电平信号线与第二高电平信号线;

电连接第一低电平信号线与第二低电平信号线。

通过以上方式,将第一屏区域和第二屏区域中的以上控制信号对应连接在一起,当可折叠显示模组处于非折叠状态时,通过两个驱动芯片同时输出控制信号,避免在仅自一侧的信号线输出信号时信号在信号线上的率先导致的显示差异化,从而可以使得整屏显示更均匀。

值得说明的是,本申请对各种时钟信号线的具体数量不做限制,可以根据驱动电路的具体硬件结构设置其数量。

基于同一发明构思,本申请的实施例提供一种利用本申请第一方面的可折叠显示模组的显示方法,包括:

第一驱动芯片通过第一控制信号线和第二辅助信号线驱动第一显示屏,其中,第一控制信号线包括第一发射初始信号线,第二辅助信号线传输第二驱动芯片响应于可折叠显示模组的折叠状态输出的第二辅助信号;第二驱动芯片通过第二控制信号线和第一辅助信号线驱动第二显示屏,其中,第二控制信号线包括第二发射初始信号线,第二发射初始信号线与第一发射初始信号线不连接,第一辅助信号线传输第一驱动芯片响应于可折叠显示模组的折叠状态输出的第一辅助信号。

以上对折叠状态的确定可以是人为设置的,也可以是通过感测器件感测的,在此不做限制,可以根据具体需要设计。

在本实施例中,通过利用以上可折叠显示模组进行显示,使得能够根据可折叠显示模组的折叠状态,第一驱动芯片通过第一辅助信号线传输第一辅助信号至第二驱动芯片,第二驱动芯片通过第二辅助信号线传输第二辅助信号至第一驱动芯片,从而使得在可折叠显示模组的折叠状态时仅有一个驱动芯片处于行扫描和数据输出的正常工作状态,降低了驱动芯片的功耗,进一步提高了驱动芯片的使用寿命,具有广泛的应用前景。本实施例的具体实施方式同前述实施例,在此不再赘述。

在一些可选的实施例中,折叠状态为非折叠状态,第一驱动芯片输出无效信号通过第一辅助信号线传输至第二驱动芯片,第二驱动芯片输出无效信号通过第二辅助信号线传输至第一驱动芯片;折叠状态为第一折叠状态,第一驱动芯片输出有效信号通过第一辅助信号线传输至第二驱动芯片;折叠状态为第二折叠状态,第二驱动芯片输出有效信号通过第二辅助信号线传输至所述第一驱动芯片。

在一些可选的实施例中,第一控制信号线还包括第一栅极驱动初始信号线、第一栅极驱动时钟信号线、第一发射驱动时钟信号、第一高电平信号线和第一低电平信号线;第二控制信号线还包括第二栅极驱动初始信号线、第二栅极驱动时钟信号线、第二发射驱动时钟信号、第二高电平信号线和第二低电平信号线;第一栅极驱动初始信号线与第二栅极驱动初始信号线电连接,第一栅极驱动时钟信号线与第二栅极驱动时钟信号线电连接,第一发射驱动时钟信号线与第二发射驱动时钟信号线电连接,第一高电平信号线与第二高电平信号线电连接,第一低电平信号线与第二低电平信号线电连接;显示方法还包括:

通过第一栅极驱动初始信号线和第二栅极驱动初始信号线驱动所述第一显示屏和第二显示屏;通过第一栅极驱动时钟信号线与第二栅极驱动时钟信号线驱动第一显示屏和第二显示屏;通过第一发射驱动时钟信号线与第二发射驱动时钟信号线驱动第一显示屏和第二显示屏;通过第一高电平信号线与第二高电平信号线驱动第一显示屏和第二显示屏;通过第一低电平信号线与第二低电平信号线驱动第一显示屏和第二显示屏。

通过以上方式,将第一屏区域和第二屏区域中的以上控制信号对应连接在一起,当可折叠显示模组处于非折叠状态时,通过两个驱动芯片同时输出控制信号,避免在仅自一侧的信号线输出信号时信号在信号线上的率先导致的显示差异化,从而可以使得整屏显示更均匀。

值得说明的是,本申请对各种时钟信号线的具体数量不做限制,可以根据驱动电路的具体硬件结构设置其数量。

基于同一发明构思,本申请还提供了一种显示装置,包括本申请实施例所述的可折叠显示模组。本实施例的具体实施方式同前述实施例,在此不再赘述。

本发明针对目前现有的问题,制定一种可折叠显示模组、可折叠显示装置、制作方法及显示方法,并通过设置第一屏区域包括连接第二屏区域的第一辅助信号线和第二屏区域包括连接第一屏区域的第二辅助信号线,并设置第一发射初始信号线和第二发射初始信号线不连接,使得能够根据可折叠显示模组的折叠状态,第一驱动芯片通过第一辅助信号线传输第一辅助信号至第二驱动芯片,第二驱动芯片通过第二辅助信号线传输第二辅助信号至第一驱动芯片,从而使得在可折叠显示模组的折叠状态时仅有一个驱动芯片处于行扫描和数据输出的正常工作状态,降低了驱动芯片的功耗,进一步提高了驱动芯片的使用寿命,具有广泛的应用前景。

显然,本发明的上述实施例仅仅是为清楚地说明本发明所作的举例,而并非是对本发明的实施方式的限定,对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动,这里无法对所有的实施方式予以穷举,凡是属于本发明的技术方案所引伸出的显而易见的变化或变动仍处于本发明的保护范围之列。

技术分类

06120112193567