掌桥专利:专业的专利平台
掌桥专利
首页

显示驱动电路和显示装置

文献发布时间:2023-06-19 16:06:26



本申请要求于2021年1月8日提交的第10-2021-0002884号韩国专利申请的优先权,以及由此生成的所有权益,本申请的内容通过引用全部合并于此。

背景技术

本发明的实施例通常涉及一种显示装置,并且更具体地,涉及一种包括显示驱动电路的显示装置以及一种驱动显示装置的方法。

一种显示装置包括像素部分,所述像素部分包括用于显示图像的像素和用于控制像素部分的驱动的显示驱动电路。显示驱动电路产生时钟信号,所述时钟信号是用于确定用于显示装置的像素部分的图像显示和各种控制信号的时序(例如,同步信号、数据信号和扫描信号等)的参考。

基于来自外部提供的参考时钟信号,时钟信号的频率可以被控制。在显示图像的同时,可以根据显示装置的驱动条件调整时钟信号的频率。

发明内容

实施例提供了一种显示驱动电路,基于时钟信号的频率与目标频率之间的差,用于选择(或更新)频率变化,并且根据频率变化控制时钟信号的频率以接近目标频率。

实施例还提供一种包括显示驱动电路的显示装置以及驱动显示装置的方法。

根据本发明的实施例,提供一种显示驱动电路,显示驱动电路包括:时钟信号发生器,时钟信号发生器响应于频率控制信号以一频率生成时钟信号;频率变化确定器,基于时钟信号的频率与基于从外部提供的参考时钟信号计算的目标频率之间的偏差大小,频率变化确定器适应性地改变时钟信号的频率变化;以及频率控制器,基于频率变化,频率控制器产生频率控制信号,频率控制信号更新时钟信号的频率,并且将频率控制信号提供给时钟信号发生器。

在实施例中,频率变化确定器可以包括:第一频率计算器,基于通过计数在计数启用时段内的时钟信号的脉冲而获得的值,第一频率计算器计算时钟信号的当前频率;第二频率计算器,基于通过计数在计数启用时段内的参考时钟信号的脉冲而获得的值,第二频率计算器计算时钟信号的目标频率;以及确定器,基于通过将作为当前频率与目标频率之间的偏差的频率偏差与预定的参考偏差中的至少一个进行比较而获得的结果,确定器确定频率变化。

在实施例中,当频率偏差等于或小于第一参考偏差时确定的第一频率变化可以小于当频率偏差大于第一参考偏差且等于或小于第二参考偏差时确定的第二频率变化。

在实施例中,在图像显示模式下,时钟信号发生器可以以预定的帧间隔改变时钟信号的频率以接近目标频率。

在实施例中,时钟信号的频率的变化可以随着帧流逝逐步减小直到时钟信号的频率达到目标频率。

在实施例中,第一频率计算器可以包括:第一计数器,第一计数器计数在计数启用时段内的时钟信号的脉冲;以及第一计算器,第一计算器计算在计数启用时段期间从第一计数器提供的值的总和作为与当前频率相对应的第一结果。

在实施例中,第二频率计算器可以包括:第二计数器,第二计数器计数在计数启用时段内的参考时钟信号的脉冲;乘法器,乘法器将从第二计数器提供的值乘以参考频率与目标频率的比;以及第二计算器,第二计算器计算由乘法器计算的结果的总和作为对应于目标频率的第二结果。

在实施例中,确定器可以将第一结果和第二结果之间的差与参考偏差中的至少一个进行比较。

在实施例中,第二频率计算器可以包括:第二计数器,第二计数器计数在计数启用时段内的参考时钟信号的脉冲;第二计算器,第二计算器计算在计数启用时段期间从第二计数器提供的值的总和;以及乘法器,乘法器将从第二计算器提供的值乘以参考频率与目标频率的比来生成与目标频率相对应的第二结果。

在实施例中,频率控制器可以在预定的帧的空白时段内将频率控制信号提供给时钟信号发生器。

在实施例中,显示驱动电路还可以包括:频率补偿控制器,基于从外部提供的控制信号和目标频率,频率补偿控制器控制第一频率计算器和第二频率计算器以及输出频率控制信号的时序。

根据本发明的另一实施例,提供一种驱动显示装置的方法,方法包括:通过计数在计数启用时段内的时钟信号的脉冲,计算与从时钟信号发生器输出的时钟信号的当前频率相对应的第一时钟数量;通过计数在计数启用时段内从外部提供的参考时钟信号的脉冲,计算与时钟信号的目标频率相对应的第二时钟数量;将与第一时钟数量与第二时钟数量之间的差相对应的频率偏差和与预定的参考时钟数量相对应的至少一个参考偏差进行比较;基于比较结果,确定时钟信号的频率变化;并且基于频率变化,在帧的空白时段内更新时钟信号的频率,随着频率偏差变大,频率变化变大。

在实施例中,在计算第二时钟数量中,可以通过计数参考时钟信号的脉冲而获得的值乘以参考频率与目标频率的比计算第二时钟数量,参考频率可以是参考时钟信号的频率。

在实施例中,当频率偏差等于或小于第一参考偏差时确定的第一频率变化可以小于当频率偏差大于第一参考偏差且等于或小于第二参考偏差时确定的第二频率变化。

在实施例中,可以以预定的帧间隔改变时钟信号的频率以接近目标频率。

在实施例中,时钟信号的频率的变化可以逐步减小直到时钟信号的频率达到目标频率。

根据本发明的又一实施例,提供一种显示装置,显示装置包括:像素部分,像素部分包括显示图像的像素;以及显示驱动电路,显示驱动电路向像素部分提供与图像相对应的数据信号,并且输出控制数据信号的输出时序的时钟信号,其中显示驱动电路包括:时钟信号发生器,时钟信号发生器响应于频率控制信号以一频率生成时钟信号;频率变化确定器,基于时钟信号的频率与基于从外部提供的参考时钟信号计算的目标频率之间的偏差大小,频率变化确定器适应性地改变时钟信号的频率变化;以及频率控制器,基于频率变化,频率控制器产生频率控制信号,频率控制信号更新时钟信号的频率,并且将频率控制信号提供给时钟信号发生器。

在实施例中,频率变化确定器可以包括:第一频率计算器,基于通过计数在计数启用时段内的时钟信号的脉冲而获得的值,第一频率计算器计算时钟信号的当前频率;第二频率计算器,基于通过计数在计数启用时段内的参考时钟信号的脉冲而获得的值,第二频率计算器计算时钟信号的目标频率;以及确定器,基于通过将作为当前频率与目标频率之间的偏差的频率偏差与预定的参考偏差中的至少一个进行比较而获得的结果,确定器确定频率变化。

在实施例中,在图像显示模式下,时钟信号发生器可以以预定的帧间隔改变时钟信号的频率以接近目标频率。

在实施例中,时钟信号的频率的变化可以随着帧流逝逐步减小直到时钟信号的频率达到目标频率。

附图说明

现在将参考附图更全面地描述下文中的实施例。

图1是示出根据本发明的显示装置的实施例的框图。

图2是示出根据本发明的显示驱动电路的实施例的框图。

图3是示出图2中所示的显示驱动电路的实施例的框图。

图4是示出图3中所示的显示驱动电路的操作的实施例的时序图。

图5A是示出从图3中所示的显示驱动电路输出的时钟信号的频率变化的实施例的图。

图5B是示出频率偏差、参考频率和频率变化的关系的实施例的图。

图6是示出从图3中所示的显示驱动电路输出的时钟信号的频率变化的另一实施例的图。

图7是示出图3中所示的显示驱动电路在空白时段中的操作的实施例的时序图。

图8是示出图3中所示的显示驱动电路改变时钟信号的频率的周期的实施例的时序图。

图9是示出图2中所示的显示驱动电路的实施例的框图。

图10是示出根据本发明的驱动显示装置的方法的实施例的流程图。

具体实施方式

在下文中,将参考附图更详细地描述本公开的实施例。在整个附图中,相同的元件被赋予相同的附图标记,并且将省略任何重复的解释。

将理解的是,当元件被称为“在”另一元件“上”时,它可以直接在另一元件上或者居间元件可以介于其间。相反,当元件被称为“直接在”另一元件“上”时,不存在居间元件。

将理解的是,尽管本文可以使用术语“第一”、“第二”、“第三”等以描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语的限制。这些术语仅用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不脱离本文教导的情况下,下面讨论的“第一元件”、“第一组件”、“第一区域”、“第一层”或“第一部分”可以被称为第二元件、第二组件、第二区域、第二层或第二部分。

本文使用的术语仅出于描述特定实施例的目的,并不旨在限制。如本文所使用的,除非内容另有明确说明,否则单数形式“一个”、“一种”和“所述”旨在包括复数形式,包含“至少一个(种)”。“或”表示“和/或”。如本文所使用的,术语“和/或”包括一个或多个相关所列项的任何和所有组合。将进一步理解的是,当在本说明书中使用时,术语“包括”和/或“包含”,或者“包括”和/或“包含”指定存在所述特征、区域、整数、步骤、操作、元件和/或组件,但不排除存在或添加一个或多个其他特征、区域、整数、步骤、操作、元件、组件和/或其组。

此外,诸如“下部”或“底部”和“上部”或“顶部”的相关术语可以在本文使用,以描述如图中所示的一个元件与另一元件的关系。将理解的是,除了图中描绘的方向以外,相关术语旨在包括装置的不同方向。在实施例中,当一个图中的装置被翻转时,被描述为在其他元件的“下”侧上的元件之后将被定向在其他元件的“上”侧上。因此,示例性术语“下部”可以包括“下部”和“上部”方向两者,取决于图的特定方向。类似地,当一个图中的装置被翻转时,被描述为“在”其他元件“下方”或“下面”的元件之后将被定向为“在”其他元件“上方”。因此,示例性术语“下方”或“下面”可以包括上方和下方方向两者。

如本文所使用的“大约”或“近似”包括所述值,并且表示对于由本领域普通技术人员确定的特定值的可接受的偏差范围内,考虑到讨论中的测量和与特定量的测量相关的误差(即,测量系统的局限性)。例如,“大约”可以表示在一个或多个标准偏差内,或者在所述值的±30%、±20%、±10%、±5%内。

除非另外定义,否则本文使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域的普通技术人员所通常理解的相同的含义。将进一步理解的是,除非本文如此明确定义,否则诸如在通用字典中定义的那些的术语应当被解释为具有与相关领域和本发明的上下文中的它们的含义一致的含义,并且将不以理想化或过于形式化的含义来解释。

图1是示出根据本发明的显示装置的实施例的框图。

参考图1,显示装置1000可以包括像素部分10、扫描驱动器20、数据驱动器30和时序控制器40。

显示装置1000可以是平板显示装置、柔性显示装置、弯曲显示装置、可折叠显示装置、可弯曲显示装置、或者可拉伸显示装置。此外,显示装置1000可应用于头戴式显示装置和可穿戴式显示装置等。此外,显示装置1000可应用于各种电子装置,所述各种电子装置包括智能电话、平板电脑、智能平板、电视(“TV”)和监视器等。

显示装置1000可以被实施为包括多个自发光元件的自发光显示装置。在实施例中,例如,显示装置1000可以是包含有机发光元件的有机发光显示装置、包含无机发光元件的显示装置、或者包括包含无机和有机材料的组合的发光元件的显示装置。然而,这仅仅是说明性的,并且显示装置1000可以被实施为液晶显示装置、等离子体显示装置或量子点显示装置等。

像素部分10可以包括扫描线S1至Sn(n为大于1的整数)、数据线D1至Dm(m为大于1的整数)以及像素PX。像素PX可以电连接到数据线D1至Dm和扫描线S1至Sn。在一些实施例中,至少一条扫描线可以连接到像素PX中的每一个。

像素PX可以发射具备灰度和亮度的光,具备灰度和亮度的光对应于从数据线D1至Dm提供的数据信号。

扫描驱动器20可以接收从时序控制器40提供的扫描控制信号SCS。被提供扫描控制信号SCS的扫描驱动器20可以向扫描线S1至Sn提供扫描信号。在实施例中,例如,扫描控制信号SCS可以包括开始信号和扫描时钟信号等。

扫描驱动器20可以设置在像素部分10的一个区(或显示面板的一个区)上。在替代的实施例中,扫描驱动器20可以实施为集成电路(“IC”),并且设置(例如,安装)在连接到像素部分10的柔性电路板上。在实施例中,扫描驱动器20可以设置在两侧处,像素部分10介于其间。

基于数据控制信号DCS和图像数据RGB,数据驱动器30可以生成数据信号(或数据电压),并将数据信号提供给数据线D1至Dm。数据控制信号DCS是用于控制数据驱动器30的操作的信号,并且可以包括采样信号和源输出信号等。

数据驱动器30可以实施为IC(例如,驱动IC),并且设置(例如,安装)在连接到像素部分10的柔性电路板上。

时序控制器40可以从外部(例如,图形处理器)接收输入图像数据。基于从外部提供的控制信号,时序控制器40可以生成扫描控制信号SCS和数据控制信号DCS。此外,时序控制器40可以将输入图像数据重新排列成与像素部分10的像素排列相对应的图像数据RGB,并输出图像数据RGB。

在实施例中,数据驱动器30和时序控制器40的至少一部分的功能可以集成为显示驱动电路100。在实施例中,显示驱动电路100可以以IC的形式提供,例如,用于执行数据驱动器30和时序控制器40的所有功能。

基于与显示装置1000的帧频率相对应的输出信号,显示驱动电路100可以生成同步信号(垂直和水平同步信号)。将参考来自图2的附图详细描述输出时钟信号的显示驱动电路100的配置。

虽然图1中示出了n条扫描线S1至Sn,但是本发明不限于此。在实施例中,与像素PX的电路结构相对应,设置在当前水平线(或当前像素行)上的像素PX可以另外连接到设置在先前水平线(或先前像素行)上的扫描线和/或设置在下一水平线(或下一像素行)上的扫描线。为此,可以在像素部分10中另外提供虚拟扫描线(未示出)。

此外,与像素PX的像素结构相对应,发射控制线可以另外连接到像素PX。显示装置1000还可以包括用于驱动发射控制线的发射驱动器。

图2是示出根据本发明的显示驱动电路的实施例的框图。

参考图2,包括在显示装置中的显示驱动电路100可以包括频率变化确定器120、频率控制器140和时钟信号发生器160。

基于将参考频率之间的频率偏差作为从外部提供的参考时钟信号R_CLK的频率以及时钟信号CLK的频率,频率变化确定器120可以确定从时钟信号发生器160输出的时钟信号CLK的频率变化。在实施例中,例如,基于反馈的时钟信号CLK,时钟信号CLK可以反馈到频率变化确定器120,并且可以调整时钟信号CLK的频率以达到目标频率。

在实施例中,频率变化确定器120可以包括第一频率计算器122、第二频率计算器124和确定器126。

第一频率计算器122可以接收反馈的时钟信号CLK。基于通过计数在计数启用时段内的时钟信号CLK的脉冲而获得的值,第一频率计算器122可以计算时钟信号CLK的当前频率F1。在实施例中,例如,第一频率计算器122可以输出在计数启用时段期间计数的时钟信号CLK的脉冲数量。

在计数启用时段期间计数的时钟信号CLK的脉冲数量(例如,第一时钟数量)可以理解为时钟信号CLK的当前频率F1。在一些实施例中,可通过附加计算将在计数启用时段期间计数的时钟信号CLK的脉冲数量转换为时钟信号CLK的当前频率F1。

计数启用时段可以设置为一帧的部分时段。然而,这仅仅是说明性的,并且计数启用时段不限于此。在实施例中,例如,可以将计数启用时段设置为包括多个连续帧的时段。

可以从图1中的显示装置1000的外部处的处理器等提供参考时钟信号R_CLK。参考时钟信号R_CLK可以成为用于生成时钟信号CLK的参考,并且生成为抵御外部环境变化。即,参考时钟信号R_CLK的频率和电压电平可相对较少地受到环境温度变化、电源电压变化等的影响。

显示驱动电路100可以通过参考时钟信号R_CLK的倍频来生成具有高频的时钟信号CLK。通常,参考时钟信号R_CLK的参考频率和时钟信号CLK的频率有很大的差异。在实施例中,例如,参考频率可以设置为大约32.768千赫(KHz),并且时钟信号CLK的频率可以具有大约1兆赫(MHz)或更高的值。在实施例中,例如,可以根据显示装置1000的驱动条件在大约1MHz至大约150MHz的范围内确定时钟信号CLK的频率。

基于通过计数在计数启用时段内的参考时钟信号R_CLK的脉冲而获得的值,第二频率计算器124可以计算时钟信号CLK的目标频率F2。在实施例中,例如,第二频率计算器124可以输出在计数启用时段期间计数的参考时钟信号R_CLK的脉冲数量。

如上所述,由于参考频率与时钟信号的频率和目标频率F2有很大的差异,因此在计数启用时段期间计数的参考时钟信号R_CLK的脉冲数量可以不对应于目标频率F2。因此,第二频率计算器124可以通过将计数值乘以参考频率与目标频率的比来获取与目标频率F2相对应的计数(例如,第二时钟数量)。

在实施例中,例如,通过在计数启用时段期间计数的参考时钟信号R_CLK的脉冲数量乘以参考频率与目标频率的比而获得的值(例如,第二时钟数量)可以理解为目标频率F2。在一些实施例中,可通过附加计算将在计数启用时段期间计数的参考时钟信号R_CLK的脉冲数量乘以参考频率与目标频率的比而获得的值转换为目标频率F2。

确定器126可以将当前频率F1和目标频率F2之间的差(在下文中,也称为频率偏差)与预定的参考偏差RDV[k:0](k为自然数)中的至少一个进行比较。确定器126可以选择与频率偏差所属的条件相对应的输出值作为频率变化FCA。

在实施例中,例如,参考偏差RDV[k:0]可以用k位表示,并且具有不同的值。在实施例中,例如,参考偏差RDV[k:0]中的每一个可以理解为预定的增量值,并且包括与频率偏差相关联的信息和/或与此相对应的时钟数量。

在实施例中,例如,参考偏差RDV[k:0]可以包括第一至第2

在实施例中,基于频率偏差所属的增量范围,确定器126可以确定频率变化FCA。当频率偏差等于或小于第一参考偏差时,可以输出第一频率变化作为频率变化FCA。当频率偏差大于第一参考偏差且等于或小于第二参考偏差时,可以输出第二频率变化作为频率变化FCA。第一频率变化可以小于第二频率变化。

在实施例中,随着当前频率F1和目标频率F2之间的差异变大,频率变化FCA可以确定为更大的值。

换句话说,确定器126可以根据当前频率F1和目标频率F2之间的差适应性地调整频率变化FCA。因此,在图像显示期间(或在显示模式下),期望将时钟信号CLK的输出频率调整到目标频率F2的电平的时间(例如,跟踪时间)可以显著减少。

确定器126可以包括各种类型的硬件和/或软件,确定器126通过频率偏差从参考偏差RDV[k:0]中选择一个,并且确定与此相对应的输出值。在实施例中,例如,确定器126可以包括诸如比较器和存储器等的计算电路。

基于频率变化FCA,频率控制器140可以生成用于更新时钟信号CLK的频率的频率控制信号FCON。频率控制器140可以响应于更新控制信号UDT_CON向时钟信号发生器160提供频率控制信号FCON。

时钟信号CLK的频率可以由更新控制信号UDT_CON在预定周期内更新。

时钟信号发生器160可以根据频率控制信号FCON以一频率生成时钟信号CLK。时钟信号CLK的频率可以高于参考频率。在实施例中,时钟信号发生器160可以包括用于生成时钟信号的振荡器。

时钟信号CLK可以通常控制包括在显示装置1000中的各种驱动电路和各种逻辑电路的驱动时序。在实施例中,例如,时钟信号CLK可以确定垂直同步信号、水平同步信号和数据使能信号等的输出时序。

图3是示出图2中所示的显示驱动电路的实施例的框图。

在图3中,与参考图2描述的组件相同的组件由相同的附图标记指定,并且将省略关于上述元件的任何重复说明。

参考图2和图3,显示驱动电路100可以包括频率变化确定器120、频率控制器140、时钟信号发生器160和频率补偿控制器180。

频率补偿控制器180可以接收目标频率信息I_FT和控制信号CON。

目标频率信息I_FT可以理解为输出时钟信号CLK的目标频率值。频率补偿控制器180可以通过目标频率信息I_FT计算参考频率F_R与目标频率F_T的比作为频率系数N。在实施例中,例如,频率系数N可以确定为通过将目标频率F_T除以参考频率F_R(例如,N=F_T/F_R)而获得的值。频率系数N可应用于通过对参考时钟信号R_CLK的脉冲计数而获得的结果(例如,时钟数量)。

控制信号CON可以是用于控制频率变化确定器120和频率控制器140的驱动的信号。在实施例中,基于控制信号CON,频率补偿控制器180可以生成第一使能信号EN1、第二使能信号EN2和更新控制信号UDT_CON。

第一使能信号EN1可以控制第一计数器1222和第二计数器1242的操作(激活)。第二使能信号EN2可以控制第一计算器1224和第二计算器1246的操作(激活)。

更新控制信号UDT_CON可以控制时钟信号CLK的频率的更新时间(时段)。在实施例中,时钟信号CLK的频率可以在预定的帧时段中调整,例如,对应于提供更新控制信号UDT_CON的时间。

如参考图2所描述的,频率变化确定器120可以包括第一频率计算器122、第二频率计算器124和确定器126。

在实施例中,第一频率计算器122可以包括第一计数器1222和第一计算器1224。

基于第一使能信号EN1,第一计数器1222可以通过计数在计数启用时段内的时钟信号CLK的脉冲生成第一计数值CT1。

基于第二使能信号EN2,第一计算器1224可以计算作为在计数启用时段期间从第一计数器1222提供的第一计数值CT1的总和的第一时钟数量作为第一结果RV1。第一结果RV1(第一时钟数量)可以理解为与时钟信号CLK的当前频率(图2中所示的F1)相对应的值。第一计算器1224可以包括加法器电路等。

在实施例中,第二频率计算器124可以包括第二计数器1242、乘法器1244和第二计算器1246。

基于第一使能信号EN1,第二计数器1242可以通过计数在计数启用时段内的参考时钟信号R_CLK的脉冲来生成第二计数值CT2。

乘法器1244可以将第二计数值CT2乘以频率系数N。在计数启用时段内生成的乘法器1244的输出CV可以提供给第二计算器1246。

第二计算器1246可以计算作为乘法器1244的输出CV的总和的第二时钟数量作为第二结果RV2。由于频率系数N是通过将目标频率F_T除以参考频率F_R(即,N=F_T/F_R)而获得的值,因此目标频率F_T可以从第二结果RV2导出。

也就是说,从第二结果RV2导出的值(例如,图2中所示的F2)可以理解为对应于目标频率F_T的值。包括在目标频率信息I_FT中的实际目标频率F_T和基于参考时钟信号R_CLK的脉冲的计数从第二结果RV2导出的目标频率F2可以不精确地彼此相等。然而,这种偏差是在驱动调整时钟信号CLK的频率时可以忽略的误差。

确定器126可将第一结果RV1和第二结果RV2之间的差异与预定的参考偏差RDV[k:0]进行比较。确定器126可以选择在由参考偏差RDV[k:0]定义的增量范围之中当前频率F1和目标频率F2之间的差异(即,频率偏差)所属的增量范围中设置的输出值作为频率变化FCA。

频率控制器140可以响应于更新控制信号UDT_CON向时钟信号发生器160提供频率控制信号FCON。时钟信号发生器160可以根据频率控制信号FCON以频率和时序生成时钟信号CLK。

图4是示出图3中所示的显示驱动电路的操作的实施例的时序图。

参考图1、图3和图4,显示驱动电路100可以在显示装置1000休眠之后显示图像的时段内快速跟踪时钟信号CLK的频率(在下文中,也称为时钟频率F_C)到目标频率F_T。

当显示装置1000的图像显示操作被睡眠信号SLEEP_OUT激活时,精确地调整时钟频率F_C。也就是说,显示驱动电路100可以响应于睡眠信号SLEEP_OUT在图像显示模式下操作。在实施例中,显示装置1000的图像显示操作由高电平的睡眠信号SLEEP_OUT激活,但本发明不限于此,并且在另一实施例中,显示装置1000的图像显示操作由低电平的睡眠信号SLEEP_OUT激活。

参考时钟信号R_CLK可以以参考频率F_R的恒定频率提供给显示驱动电路100。在实施例中,例如,参考频率F_R可以大约为32.768KHZ。

在显示装置1000的睡眠中,可以以帧为单位输出垂直同步信号Vsync。对于帧的每个空白时段可以输出(激活)垂直同步信号Vsync。

第一使能信号EN1可以在显示图像的帧时段中被激活。激活第一使能信号EN1中的时段可以定义为第一时段或计数启用时段。第一计数器1222和第二计数器1242可以响应于第一使能信号EN1分别计数时钟信号CLK的脉冲和参考时钟信号R_CLK的脉冲。

在实施例中,第二使能信号EN2可以在第一时段之后的第二时段中被激活。第一计算器1224和第二计算器1246可以分别计算在第一时段期间响应于第二使能信号EN2提供的值CT1和输出CV的总和(例如,第一结果RV1和第二结果RV2)。第一计算器1224和第二计算器1246可以包括诸如内存的存储器,存储器临时存储所提供的值。

在另一实施例中,第二使能信号EN2可以在基本上等于第一使能信号EN1的时段的时段期间被激活。第一计算器1224和第二计算器1246可以分别实时累积提供的值的总和。

在实施例中,时钟频率F_C可以在提供垂直同步信号Vsync的空白时段中改变。在空白时段中,时钟频率F_C可以被调整为接近目标频率F_T。此外,在空白时段之后,时钟信号CLK可以以在先前空白时段中变化的一频率输出。也就是说,在显示图像的输出受到较少影响的空白时段中改变时钟频率F_C,使得可以最小化由于时钟频率F_C的变化引起的屏幕异常。

图5A是示出从图3中所示的显示驱动电路输出的时钟信号的频率变化的实施例的图。图5B是示出频率偏差、参考频率和频率变化的关系的实施例的图。

参考图3、图4、图5A和图5B,显示驱动电路100可以以预定的帧间隔将时钟信号CLK的频率(时钟频率F_C)改变为接近目标频率F_T。

图5A和图5B示出了用于定义显示驱动电路中的五个频率变化步骤FCS的第一参考偏差DRV1至第四参考偏差DRV4以及与五个频率变化步骤FCS相对应的频率变化FCA1至FCA5的示例。然而,这仅仅是说明性的,并且时钟频率F_C、参考偏差和频率变化的改变形式不限于此。

在实施例中,频率变化步骤FCS可以根据第一参考偏差DRV1至第四参考偏差DRV4与频率偏差FD之间的关系来控制,频率偏差FD可以理解为时钟频率F_C和目标频率F_T之间的差的绝对值。在实施例中,例如,频率偏差FD可以对应于与目标频率F_T相对应的时钟数量和与时钟频率F_C相对应的时钟数量之间的差值,并且第一参考偏差DRV1至第四参考偏差DRV4中的每一个可以对应于预定的时钟数量。然而,这仅仅是说明性的,并且频率偏差FD和第一参考偏差DRV1至第四参考偏差DRV4中的每一个可以作为从时钟数量转换的频率值来计算。

频率变化步骤FCS可以定义以预定的频率变化时间改变的频率的幅度(频率变化)。

在实施例中,第一参考偏差DRV1至第四参考偏差DRV4中的每一个可以定义为频率的增量值或预定的时钟数量。在实施例中,例如,第二参考偏差DRV2可以大于第一参考偏差DRV1并且小于第三参考偏差DRV3。第三参考偏差DRV3可以小于第四参考偏差DRV4。可以通过第一参考偏差DRV1至第四参考偏差DRV4来定义关于目标频率F_T的五个增量范围。增量范围可以对应于第一频率变化步骤STEP1至第五频率变化步骤STEP5。在实施例中,如图5B中所示,例如,可以根据基于第一参考偏差DRV1至第四参考偏差DRV4定义的增量范围的条件来确定频率变化步骤FCS以及与其相对应的频率变化FCA。

此外,随着频率偏差FD变大,频率变化FCA可以根据频率变化步骤FCS增加。在实施例中,例如,第二频率变化FCA2可以大于第一频率变化FCA1并且小于第三频率变化FCA3。第四频率变化FCA4可以大于第三频率变化FCA3并且小于第五频率变化FCA5。

当频率偏差FD大于第四参考偏差DRV4时,显示驱动电路100的确定器126可以将频率变化步骤FCS确定为第五频率变化步骤STEP5,并将频率变化FCA确定为第五频率变化FCA5。因此,时钟频率F_C可以改变为通过第五频率变化FCA5设置为更接近目标频率F_T。

当频率偏差FD大于第三参考偏差DRV3并且等于或小于第四参考偏差DRV4时,显示驱动电路100可以通过第四频率变化步骤STEP4改变时钟频率F_C。时钟频率F_C可以通过第四频率变化FCA4改变为接近目标频率F_T。

当频率偏差FD大于第二参考偏差DRV2并且等于或小于第三参考偏差DRV3时,显示驱动电路100可以通过第三频率变化步骤STEP3改变时钟频率F_C。时钟频率F_C可以通过第三频率变化FCA3改变为接近目标频率F_T。

当频率偏差FD大于第一参考偏差DRV1并且等于或小于第二参考偏差DRV2时,显示驱动电路100可以通过第二频率变化步骤STEP2改变时钟频率F_C。时钟频率F_C可以通过第二频率变化FCA2改变为接近目标频率F_T。

当频率偏差FD等于或小于第一参考偏差DRV1时,显示驱动电路100可以通过第一频率变化步骤STEP1改变时钟频率F_C。时钟频率F_C可以通过第一频率变化FCA1改变为接近目标频率F_T。

如上所述,可以根据频率偏差FD的大小通过第一频率变化步骤STEP1至第五频率变化步骤STEP5中的一个来执行时钟频率F_C的调整(时钟的跟踪)。

在实施例中,如图5A中所示,时钟频率F_C的频率变化FCA可以随着帧的流逝向目标频率F_T逐步减小。

最后,可以根据第一频率变化FCA1将时钟频率F_C确定为与目标频率F_T相等或相近的值。

在实施例中,可以根据在显示模式下首次计算的频率偏差FD来改变第一频率变化FCA1至第五频率变化FCA5和/或第一参考偏差DRV1至第四参考偏差DRV4。首次计算的频率偏差FD可以理解为目标频率F_T和在显示模式下首先检测到的当前时钟频率F_C之间的差。

在实施例中,例如,根据具有最大频率变化的第五频率变化FCA5设置的频率变化可以随着首次计算的频率偏差FD变大而增加。其他频率变化(例如,FCA1至FCA4)可以对应于最大频率变化的改变而改变。

首次计算的频率偏差FD和最大频率变化之间的关系可以设置为线性关系或指数关系。

在实施例中,可以改变根据首次计算的频率偏差FD和与首次计算的频率偏差FD相对应的频率变化而设置的频率变化步骤FCS的数量。在实施例中,例如,随着首次计算的频率偏差FD变小,可以减小根据首次计算的频率偏差FD设置的频率变化步骤FCS。

然而,这仅仅是说明性的,并且频率变化步骤FCS、频率变化FCA和参考偏差等的值和数量不限于此。

包括振荡器的时钟信号发生器160可能受到环境因素的影响,诸如环境温度的变化或电源电压的变化。可以改变从时钟信号发生器160输出的时钟信号CLK的频率。在实施例中,例如,时钟信号CLK的频率可以由于当对于长时间使用显示装置1000时产生的热量而改变。

如图4和图5A中所示,图3中的显示驱动电路100可以连续地检查在显示模式下反馈的时钟信号CLK的频率(即,时钟频率F_C)。因此,尽管由于环境因素,时钟频率F_C偏离目标频率F_T,但是时钟频率F_C可以通过频率变化步骤FCS自动且快速地校正为目标频率F_T。此外,基于检测结果,可以移除(或省略)用于检测环境因素的变化(即,温度的变化、与时钟信号生成相关联的电压电平的变化等)的配置以及用于设置用于频率校正的偏移值的单独的硬件和软件的配置。

如上所述,在本发明的实施例中的显示驱动电路100和包括显示驱动电路100的显示装置1000中,可以根据当前时钟频率F_C和目标频率F_T之间的偏差(即,频率偏差FD)适应性地调整频率变化FCA。因此,在图像显示期间(即,在显示模式中)期望将时钟频率F_C调整到目标频率F_T的电平的时间(例如,跟踪时间)可以显著减少。因此,可以减少或最小化在图像显示期间由于时钟频率F_C的改变而引起的屏幕异常(亮度变化、串扰、闪烁等)。

图6是示出从图3中所示的显示驱动电路输出的时钟信号的频率变化的另一实施例的图。

在图6中,与参考图5A和图5B描述的组件相同的组件由相同的附图标记指定,并且将省略关于上述元件的任何重复说明。

参考图3、图4和图6,显示驱动电路100可以以预定的帧间隔将时钟信号CLK的频率(时钟频率F_C)改变为接近目标频率F_T。

与图5A中所示的实施例不同,在图6中所示的驱动中,时钟频率F_C可以通过两个频率变化步骤(例如,第一频率变化步骤STEP1和第五频率变化步骤STEP5)逐步向目标频率F_T改变。

如上所述,显示驱动电路100可以根据设计通过各种类型的频率变化步骤通过最佳路径稳定时钟频率F_C。

图7是示出图3中所示的显示驱动电路在空白时段中的操作的实施例的时序图。图8是示出图3中所示的显示驱动电路改变时钟信号的频率的周期的实施例的时序图。

参考图1、图3、图4、图7和图8,时钟信号发生器160可以响应于频率控制信号FCON改变时钟信号CLK的频率。

每个空白时段VBLANK可以是相邻的输出每个帧的数据信号DS的源输出时段之间的垂直空白时段。

空白时段VBLANK可以包括提供垂直同步信号Vsync的时段,并且还包括提供垂直同步信号Vsync之前/之后的预定的时段。在实施例中,例如,空白时段VBLANK可以包括在源输出时段之间连续地设置的前廊时段PFP和后廊时段PBP。在一些实施例中,前廊时段PFP可以紧跟在每个帧的源输出时段之后,并且后廊时段PBP可以紧跟在后续帧的源输出时段之前。垂直同步信号Vsync可以提供在后廊时段PBP中。

在实施例中,数据驱动器30可以在前廊时段PFP期间输出预定的前廊电压VFP,并且在后廊时段PBP期间输出预定的后廊电压VBP。前廊电压VFP和后廊电压VBP可以对应于黑灰度电压,但本发明不限于此。

在实施例中,频率控制信号FCON可以在前廊时段PFP中提供给时钟信号发生器160。因此,时钟信号发生器160可以在前廊时段PFP中改变时钟信号CLK的频率。然而,这仅仅是说明性的,并且提供频率控制信号FCON的时段不限于此。

在实施例中,例如,频率控制信号FCON可以在整个前廊时段PFP和后廊时段PBP被提供。也就是说,时钟信号CLK的频率可以在空白时段VBLANK中被改变。

在实施例中,如图8中所示,可以为每一帧1F提供垂直同步信号Vsync,并且可以以三帧的间隔提供频率控制信号FCON。因此,时钟信号CLK的频率可以以三帧的间隔改变。此外,频率控制信号FCON可以被提供以与垂直同步信号Vsync的至少一部分重叠。

如上所述,可以根据条件不同地设置来改变时钟信号CLK的频率的周期。

图9是示出图2中所示的显示驱动电路的实施例的框图。

在图9中,与参考图3描述的组件相同的组件由相同的附图标记指定,并且将省略它们的重复描述。除了第二计算器1246和乘法器1244的布置之外,图9中所示的显示驱动电路100A可以与图3中所示的显示驱动电路100相同或相似。

参考图9,显示驱动电路100A可以包括频率变化确定器120A、频率控制器140、时钟信号发生器160和频率补偿控制器180。

频率变化确定器120A可以包括第一频率计算器122、第二频率计算器124A和确定器126。

在实施例中,第二频率计算器124A可以包括第二计数器1242、乘法器1244和第二计算器1246。与图3中所示的实施例不同,从第二计数器1242输出的第二计数值CT2可以提供给第二计算器1246。

第二计算器1246可以累积和计算第二计数值CT2,并输出累积的和计算的第二计数值CT2。第二计算器1246的输出CV’可以提供给乘法器1244。

乘法器1244可以通过将第二计算器1246的输出CV’与频率系数N相乘来生成第二结果RV2。第二结果RV2可以基本上等于参考图3描述的第二结果RV2。

基于第一结果RV1和第二结果RV2之间的差,确定器126可以确定频率变化FCA。

图10是示出根据本发明的驱动显示装置的方法的流程图。

参考图10,方法可以包括通过计数在计数启用时段中的时钟信号的脉冲来计算与时钟信号的当前频率相对应的第一时钟数量(S100),并且通过计数在计数启用时段中的参考时钟信号的脉冲来计算与时钟信号的目标频率相对应的第二时钟数量(S200)。

此外,方法可以包括计算与第一时钟数量和第二时钟数量之间的差相对应的频率偏差,并且将频率偏差与对应于预定的参考时钟数量的参考偏差中的至少一个进行比较(S300)。

基于比较结果,可以确定时钟信号的频率变化(S400)。在方法中,基于频率变化,可以在预定的帧的空白时段中更新时钟信号的频率(S500),并且可以以相应的频率输出时钟信号。随着频率偏差变大,更新的频率变化可以变大。

已经参考图1至图9详细描述了包括操作S100至S500的方法,并且因此,将省略关于上述元件的任何重复解释。

在根据本发明的显示驱动电路、显示装置以及驱动显示装置的方法中,可以根据当前时钟频率和目标频率之间的偏差适应性地调整频率变化。因此,在图像显示期间(即,在显示模式下)期望将时钟频率调整到目标频率的电平的时间(例如,跟踪时间)可以显著减少。因此,可以减少和/或最小化在图像显示期间由于时钟频率的改变而引起的屏幕异常(亮度变化、串扰、闪烁等)。

本文已经公开了实施例,并且尽管采用了预定的术语,但是它们仅以一般和描述性意义来使用和解释,并不出于限制的目的。在一些情况下,如本领域普通技术人员在提交本申请时是显而易见的,除非另有明确指示,否则结合特定实施例描述的特性、特征和/或元件可以单独使用或与结合其他实施例描述的特性、特征和/或元件组合使用。因此,本领域技术人员将理解的是,可以在不脱离如以上权利范围所阐述的本发明的精神和范围的情况下对形式和细节进行各种改变。

技术分类

06120114706572