掌桥专利:专业的专利平台
掌桥专利
首页

显示装置及显示驱动方法

文献发布时间:2024-04-18 19:58:30


显示装置及显示驱动方法

技术领域

本公开的实施方式涉及一种显示装置和显示驱动方法,其能够减少在驱动频率变化时出现的图像误差并且提高图像质量。

背景技术

随着信息社会的发展,对显示图像的显示装置的各种需求正在增加,并且正在使用诸如液晶显示器和有机发光二极管显示器等各种类型的显示装置。

在这些显示装置中,OLED显示装置采用自身发光的有机发光二极管,并且因此在其快速响应速度、对比度、发光效率、亮度和视角方面具有优势。

显示装置可以包括设置在显示面板中所设置的多个子像素中的每一个中的发光元件,并且通过控制施加到发光元件的电压来控制发光元件发光,从而控制由每个子像素表示的亮度并显示图像。

在这种情况下,发光元件和用于控制发光元件发光的驱动晶体管设置在显示面板中限定的每个子像素中,并且根据显示面板的驱动环境,在每个子像素中的驱动晶体管的诸如阈值电压或迁移率之类的特性值中可能出现偏差。因此,可能发生子像素之间的亮度偏差(亮度不均匀性),这会降低图像质量。

例如,供应给显示装置的图像数据可以是静态图像或以预定速度变化的移动图像,并且移动图像也可以对应于各种类型的图像,诸如运动图像、电影和游戏图像。

由于图像数据的格式可以根据图像数据的类型而改变,因此可以使用其中驱动频率根据图像数据的类型而改变的可变刷新率(VRR)模式。

然而,当通过应用VRR模式以各种刷新率来驱动子像素时,在驱动频率变化时可能会出现图像误差,从而导致图像质量劣化。

发明内容

因此,本说明书的发明人提出了一种显示装置和显示驱动方法,其能够减少驱动频率变化时出现的图像误差并且提高图像质量。

本公开的一个方面在于提供一种显示装置和显示驱动方法,其能够通过在消隐时段中重复地施加恢复电压来降低驱动频率变化时出现的图像误差并且提高图像质量。

本公开的另一个方面在于提供一种显示装置和显示驱动方法,其能够通过根据驱动晶体管的操作特性来确定重复地施加到消隐时段的恢复电压的参考时段来降低驱动频率变化时出现的图像误差并且提高图像质量。

本公开的另一个方面在于提供一种显示装置和显示驱动方法,其能够通过考虑数据使能信号被发送到显示面板时的延迟时间施加恢复电压来降低驱动频率变化时出现的图像误差并且提高图像质量。

在一个方面,本公开的实施方式可以提供一种显示装置,该显示装置包括:显示面板,其包括多条选通线、多条数据线以及其中设置有驱动晶体管的多个子像素;选通驱动电路,其被配置为向多条选通线施加扫描信号;数据驱动电路,其被配置为将图像数据转换为数据电压并且将数据电压施加到多条数据线;以及定时控制器,其配置为在消隐时段内,通过使用实时感测过程对驱动晶体管的特性值进行补偿并且进行控制以基于参考时段重复地施加恢复电压以用于重置驱动晶体管。

另一方面,本公开的实施方式可以提供一种显示装置的显示驱动方法,该显示装置包括:显示面板,其包括多条选通线、多条数据线以及其中设置有驱动晶体管的多个子像素;选通驱动电路,其被配置为向多条选通线施加扫描信号;以及数据驱动电路,其被配置为将图像数据转换为数据电压,并且将数据电压施加到多条数据线,该显示驱动方法可以包括:确定用于重置驱动晶体管的恢复电压的参考时段的步骤;在显示面板上显示图像的步骤;在消隐时段内对驱动晶体管的特性值进行补偿的步骤;以及在消隐时段内以参考时段的间隔重复地施加恢复电压的步骤。

根据本公开的实施方式,其能够减少驱动频率变化时出现的图像误差并且提高图像质量。

此外,根据本公开的实施方式,其能够通过在消隐时段中重复地施加恢复电压来降低驱动频率变化时出现的图像误差并且提高图像质量。

此外,根据本公开的实施方式,其能够通过根据驱动晶体管的操作特性确定重复地施加到消隐时段的恢复电压的参考时段来降低驱动频率变化时出现的图像误差并且提高图像质量。

此外,根据本公开的实施方式,其能够通过考虑数据使能信号被传输到显示面板时的延迟时间施加恢复电压来降低驱动频率变化时出现的图像误差并且提高图像质量。

附图说明

通过结合附图进行的以下详细描述,本公开的上述和其它方面、特征和优点将更加明显,在附图中:

图1是示出根据本公开的实施方式的显示装置的配置的示意图;

图2是示出根据本公开的实施方式的显示装置的示例性系统图;

图3是示出根据本公开的实施方式的构成显示装置中的子像素的电路的示例性图;

图4是示出根据本公开的实施方式的用于感测显示装置中的驱动晶体管的特性值的示例性电路结构的图;

图5是示出根据本公开的实施方式的用于显示装置中的驱动晶体管的特性值当中的阈值电压感测的驱动定时图的图;

图6是示出根据本公开的实施方式的用于显示装置中的驱动晶体管的特性值当中的迁移率感测的驱动定时图的图;

图7是示出根据本公开的实施方式的在显示装置中的驱动晶体管的迁移率感测时段之后还包括恢复时段的情况下的信号定时图的示例的图;

图8是示出根据本公开的实施方式的在显示装置中根据图像数据的类型来切换默认模式和可变刷新率模式的概念的示例的图;

图9是示出根据本公开的实施方式的显示装置中的垂直消隐时段根据驱动频率而改变的可变刷新率模式中的信号波形的示例的图;

图10是示出根据本公开的实施方式的显示装置中的根据驱动频率变化施加到显示面板的恢复电压的示例的图;

图11是示出根据本公开的实施方式的显示装置中的恢复电压被重复地施加到垂直消隐时段的情况的图;

图12是示出根据本公开的实施方式的显示装置中的重复地施加到垂直消隐时段的恢复电压的参考时段的图;

图13是根据本公开的实施方式的用于在显示装置中生成源极输出使能信号的电路的示例性框图;

图14是示出根据本公开的实施方式的在显示装置中生成源极输出使能信号的信号流的图;

图15是示出根据本公开的实施方式的考虑到显示装置中的数据使能信号和源极输出使能信号的延迟时间而施加恢复电压的信号流的图;

图16是示出根据本公开的实施方式的显示驱动方法的流程图。

具体实施方式

在下文中,将参考示例性附图来详细描述本公开的一些实施方式。在以下对本公开的示例或实施方式的描述中,将参考附图,在附图中通过图示的方式示出了可以实现的特定示例或实施方式,并且在附图中相同的附图标记和符号可以用于指代相同或相似的组件,即使这些组件示出在彼此不同的附图中。此外,在本公开的示例或实施方式的以下描述中,当确定对并入本文中的公知功能和组件的描述可能使本公开的一些实施方式中的主题相当不清楚时,将省略所述详细描述。本文使用的术语诸如“包括”、“具有”、“含有”、“构成”、“由…组成”以及“由…形成”通常旨在允许添加其它组件,除非这些术语与术语“仅”一起使用。如本文所使用的,单数形式旨在包括复数形式,除非上下文另有明确说明。

在本文中可以使用诸如“第一”、“第二”、“A”、“B”、“(A)”或“(B)”之类的术语来描述本公开的元件。这些术语中的每一个都不用于定义元件的本质、顺序、序列或数量等,而仅用于将对应的元件与其它元件区分开来。

当提及第一元件“连接或联接到”第二元件、与第二元件“接触或交叠”等时,应当理解的是,第一元件不仅可以“直接连接或联接到”第二元件或与第二元件“直接接触或交叠”,而且第三元件也可以“插置”在第一元件和第二元件之间,或者第一元件和第二元件可以经由第四元件彼此“连接或联接”、“接触或交叠”等。这里,第二元件可以被包括在彼此“连接或联接”、“接触或交叠”等的两个或更多个元件中的至少一个元件中。

当使用诸如“在…之后”、“随后”、“接下来”、“在…之前”等的时间相对术语来描述元件或配置的过程或操作、或者操作方法、处理方法、制造方法中的流程或步骤时,除非与术语“直接”或“紧接”一起使用,否则这些术语可以用于描述非连续或非顺序过程或操作。

此外,当提及任何尺寸、相对大小等时,即使没有指定相关描述,也应考虑元件或特征的数值或者对应信息(例如,水平、范围等)包括可由各种因素(例如,过程因素、内部或外部影响、噪声等)引起的公差或误差范围。此外,术语“可以”完全涵盖术语“能够”的所有含义。

在下文中,将参考附图详细描述本公开的各种实施方式。

图1是示出根据本公开的实施方式的显示装置的配置的示意图。

参照图1,根据本公开的实施方式的显示装置100可以包括:显示面板110,其连接到多条选通线GL和多条数据线DL,并且多个子像素SP以矩阵形式布置在显示面板中;选通驱动电路120,其向多条选通线GL提供扫描信号;数据驱动电路130,其通过多条数据线DL来供应数据电压;以及定时控制器140,其用于控制选通驱动电路120和数据驱动电路130。

显示面板110基于从选通驱动电路120通过多条选通线GL发送的扫描信号和从数据驱动电路130通过多条数据线DL发送的数据电压来显示图像。

在液晶显示装置的情况下,显示面板110包括形成在两个基板之间的液晶层,并且可以以诸如扭曲向列(TN)模式、垂直对准(VA)模式、面内切换(IPS)模式或边缘场切换(FFS)模式之类的任何已知模式来操作。此外,在有机发光显示装置的情况下,显示面板110可以通过顶部发光方法、底部发光方法或双发光方法来实现。

在显示面板110中,可以以矩阵形式布置多个像素,每个像素可以由具有不同颜色的子像素SP(例如,白色子像素、红色子像素、绿色子像素和蓝色子像素)形成,并且每个子像素SP可以由多条数据线DL和多条选通线GL来限定。

一个子像素SP可以包括薄膜晶体管(TFT)、根据数据电压来发光的发光元件、以及与发光元件电连接以维持电压的存储电容器,薄膜晶体管、发光元件和存储电容器设置在由一条数据线DL和一条选通线GL形成的区域中。

例如,当具有2,160×3,840分辨率的显示装置100由包括白色(W)子像素、红色(R)子像素、绿色(G)子像素和蓝色(B)子像素的四个子像素SP形成时,因为存在连接到四个子像素(WRGB)的2,160条选通线GL和3,840条数据线DL,所以可以提供总共3,840×4=15,360条数据线DL,并且子像素SP可以设置在由选通线GL和数据线DL形成的区域中。

选通驱动电路120由定时控制器140控制,并且将扫描信号依次输出至显示面板110中所设置的多条选通线GL,以控制多个子像素SP的驱动定时。

在具有2,160×3,840分辨率的显示装置100中,扫描信号相对于2,160条选通线GL从第一选通线至第2,160选通线依次输出的情况可以被称为2,160相驱动。另选地,在从第一选通线至第四选通线依次输出扫描信号,然后从第五选通线至第八选通线依次输出扫描信号的情况下,基于四条选通线GL依次输出扫描信号的情况可以被称为四相驱动。也就是说,针对每N条选通线GL依次输出扫描信号的情况可以被称为N相驱动。

在这种情况下,选通驱动电路120可以包括一个或更多个选通驱动集成电路GDIC,并且根据驱动方法,选通驱动电路120可以位于显示面板110的仅一侧或两侧。另选地,选通驱动电路120可以直接形成在显示面板110的边框区域中,以按面板内选通(GIP)形式来实现。

数据驱动电路130接收来自定时控制器140的数字图像数据DATA,并将接收到的数字图像数据DATA转换为模拟数据电压。接下来,根据通过选通线GL施加扫描信号时的定时将数据电压输出至每一条数据线DL,并且因此连接到数据线DL的每个子像素SP以与数据电压相对应的亮度显示发光信号。

类似地,数据驱动电路130可以包括一个或更多个源极驱动集成电路SDIC,并且源极驱动集成电路SDIC可以连接到显示面板110的接合焊盘,或者可以使用带式自动接合(TAB)方法或玻上芯片(COG)方法直接设置在显示面板110上。

在一些情况下,每个源极驱动集成电路SDIC可以集成并设置在显示面板110中。此外,每个源极驱动集成电路SDIC可以以膜上芯片(COF)方法来实现。在这种情况下,每个源极驱动集成电路SDIC可以安装在电路膜上,并且可以通过电路膜电连接到显示面板110的数据线DL。

定时控制器140向选通驱动电路120和数据驱动电路130供应各种控制信号,以控制选通驱动电路120和数据驱动电路130的操作。也就是说,定时控制器140控制选通驱动电路120根据在每一帧中实现的定时来输出扫描信号,另一方面,定时控制器140将从外部组件接收的数字图像数据DATA发送至数据驱动电路130。

在这种情况下,除了数字图像数据DATA之外,定时控制器140从外部组件(例如,主机系统)接收包括垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE和主时钟MCLK的各种定时信号。因此,定时控制器140使用从外部组件接收的各种定时信号来生成控制信号,并将控制信号发送到选通驱动电路120和数据驱动电路130。

例如,为了控制选通驱动电路120,定时控制器140输出包括选通起始脉冲GSP、选通时钟GCLK和选通输出使能信号GOE的各种选通控制信号。这里,选通起始脉冲GSP控制构成选通驱动电路120的一个或更多个GDIC开始操作的定时。此外,选通时钟GCLK是公共地输入到一个或更多个选通驱动集成电路GDIC的时钟信号,并且控制扫描信号的移位定时。此外,选通输出使能信号GOE指定一个或更多个选通驱动集成电路GDIC的定时信息。

此外,为了控制数据驱动电路130,定时控制器140输出包括源极起始脉冲SSP、源极采样时钟SCLK和源极输出使能信号SOE的各种数据控制信号。这里,源极起始脉冲SSP控制构成数据驱动电路130的一个或更多个SDIC开始采样数据的定时。源极采样时钟SCLK是用于控制SDIC采样数据的定时的时钟信号。源极输出使能信号SOE控制数据驱动电路130的输出定时。

显示装置100还可以包括电源管理电路,该电源管理电路用于向显示面板110、选通驱动电路120或数据驱动电路130供应各种电压或电流,或者控制要供应的各种电压或各种电流。

此外,发光元件可以设置在每个子像素SP中。例如,有机发光显示装置可以包括每个子像素SP处的诸如发光二极管之类的发光元件,并且通过根据数据电压来控制在发光元件中流动的电流来显示图像。

图2是示出根据本公开的实施方式的显示装置的示例性系统图。

图2示出了根据本公开的实施方式的显示装置100,其中包括在数据驱动电路130中的SDIC使用各种方法(TAB、COG和COF)中的COF方法来实现,并且选通驱动电路120以各种方法(TAB、COG、COF和GIP)中的GIP形式来实现。

当选通驱动电路120以GIP形式来实现时,包括在选通驱动电路120中的多个选通驱动集成电路GDIC可以直接形成在显示面板110的边框区域中。在这种情况下,选通驱动集成电路GDIC可以通过设置在边框区域中的选通驱动相关信号线来接收用于生成扫描信号所需的各种信号(时钟信号、选通高信号和选通低信号)。

类似地,包括在数据驱动电路130中的一个或更多个源极驱动集成电路SDIC可以各自安装在源极膜SF上,并且源极膜SF的一侧可以电连接到显示面板110。此外,用于将源极驱动集成电路SDIC电连接到显示面板110的线可以设置在源极膜SF上。

显示装置100可以包括用于将多个源极驱动集成电路SDIC电路连接到其它器件的至少一个源极印刷电路板SPCB、以及用于安装控制组件和各种电气器件的控制印刷电路板CPCB。

在这种情况下,源极驱动集成电路SDIC安装在其上的源极膜SF的一侧可以连接到至少一个源极印刷电路板SPCB。也就是说,源极驱动集成电路SDIC安装在其上的源极膜SF的一侧可以电连接到显示面板110,而其另一侧可以电连接到源极印刷电路板SPCB。

定时控制器140和电源管理电路150可以安装在控制印刷电路板CPCB上。定时控制器140可以控制数据驱动电路130和选通驱动电路120的操作。电源管理电路150可以向显示面板110、数据驱动电路130和选通驱动电路120供应驱动电压或电流,并控制要供应的电压或电流。

至少一个源极印刷电路板SPCB和至少一个控制印刷电路板CPCB可以通过至少一个连接构件电连接,并且连接构件可以形成为例如柔性印刷电路FPC、柔性扁平线缆(FFC)等。此外,至少一个源极印刷电路板SPCB和至少一个控制印刷电路板CPCB可以被实现为集成到一个印刷电路板中。

显示装置100还可以包括与控制印刷电路板CPCB电连接的设置板170。在这种情况下,设置板170可以称为电源板。用于管理显示装置100的总电源的主电源管理电路160可以存在于设置板170中。主电源管理电路160可以与电源管理电路150互连。

在具有上述配置的显示装置100的情况下,驱动电压从设置板170生成并被传输到控制印刷电路板CPCB上的电源管理电路150。电源管理电路150通过柔性印刷电路FPC或柔性扁平线缆FFC将驱动显示器或检测特性值所需的驱动电压传输到源极印刷电路板SPCB。传输到源极印刷电路板SPCB的驱动电压通过源极驱动集成电路SDIC来供应以驱动显示面板110中的特定子像素SP发光或感测特定子像素SP。

在这种情况下,设置在显示装置100的显示面板110中的每个子像素SP可以包括发光元件和用于驱动发光元件的诸如驱动晶体管之类的电路元件。

构成每个子像素SP的电路元件的类型和数量可以根据所提供的功能和设计方法而被不同地确定。

图3是示出根据本公开的实施方式的构成显示装置中的子像素的电路的示例性图。

参照图3,在根据本公开的实施方式的显示装置100中,子像素SP可以包括一个或更多个晶体管和电容器,并且有机发光二极管(OLED)可以被设置为发光元件ED。

例如,子像素SP可以包括驱动晶体管DRT、开关晶体管SWT、感测晶体管SENT、存储电容器Cst和发光元件ED。

驱动晶体管DRT具有第一节点N1、第二节点N2和第三节点N3。驱动晶体管DRT的第一节点N1可以是当开关晶体管SWT导通时,从数据驱动电路130通过数据线DL施加数据电压Vdata的栅极节点。驱动晶体管DRT的第二节点N2可以电连接到发光元件ED的阳极电极,并且可以是源极节点或漏极节点。驱动晶体管DRT的第三节点N3电连接到施加驱动电压EVDD的驱动电压线DVL,并且可以是漏极节点或源极节点。

在这种情况下,用于显示图像所需的驱动电压EVDD可以在显示驱动时段期间被供应给驱动电压线DVL。例如,用于显示图像所需的驱动电压EVDD可以为27V。

开关晶体管SWT电连接在驱动晶体管DRT的第一节点N1和数据线DL之间,并且根据通过连接到栅极节点的选通线GL供应的扫描信号SCAN来操作。此外,当开关晶体管SWT导通时,开关晶体管SWT将通过数据线DL供应的数据电压Vdata传输至驱动晶体管DRT的栅极节点,以控制驱动晶体管DRT的操作。

感测晶体管SENT电连接在驱动晶体管DRT的第二节点N2与参考电压线RVL之间,选通线GL连接到栅极节点,并且因此感测晶体管SENT根据通过选通线GL供应的感测信号SENSE来操作。当感测晶体管SENT导通时,感测晶体管SENT将通过参考电压线RVL供应的感测参考电压Vref传输至驱动晶体管DRT的第二节点N2。

也就是说,通过控制开关晶体管SWT和感测晶体管SENT,来控制驱动晶体管DRT的第一节点N1的电压和第二节点N2的电压,使得可以供应用于驱动发光元件ED的电流。

开关晶体管SWT的栅极节点和感测晶体管SENT的栅极节点可以连接到一条选通线GL或连接到不同的选通线GL。这里,示出了开关晶体管SWT和感测晶体管SENT连接到不同的选通线GL的结构的示例。在这种情况下,开关晶体管SWT和感测晶体管SENT可以由通过不同的选通线GL传输的扫描信号SCAN和感测信号SENSE来独立地控制。

另一方面,当开关晶体管SWT和感测晶体管SENT连接到一条选通线GL时,开关晶体管SWT和感测晶体管SENT可以由通过一条选通线GL传输的扫描信号SCAN或感测信号SENSE来同时控制,并且子像素SP的孔径比(aperture ratio)可以增加。

此外,设置在子像素SP中的晶体管可以由p型晶体管以及n型晶体管形成。这里,示出了其中晶体管由n型晶体管形成的示例。

存储电容器Cst电连接在驱动晶体管DRT的第一节点N1与第二节点N2之间,并且维持数据电压Vdata达一帧。

根据驱动晶体管DRT的类型,存储电容器Cst可以连接在驱动晶体管DRT的第一节点N1和第三节点N3之间。发光元件ED的阳极电极可以电连接到驱动晶体管DRT的第二节点N2,并且基电压EVSS可以施加到发光元件ED的阴极电极。

这里,基电压EVSS可以是地电压或高于或低于地电压的电压。此外,基电压EVSS可以根据驱动状态而改变。例如,可以不同地设置在显示驱动时的基电压EVSS和在感测驱动时的基电压EVSS。

子像素SP的结构的上述示例是三个晶体管(3T)-一个电容器(1C)结构,这仅是用于描述的示例,并且该结构可以附加地包括一个或更多个晶体管,或者在一些情况下,包括一个或更多个电容器。另选地,多个子像素SP可以各自具有相同的结构,或者多个子像素SP中的一些可以具有不同的结构。

为了有效地检测驱动晶体管DRT的特性值,例如阈值电压或迁移率,根据本公开的实施方式的显示装置100可以在驱动晶体管DRT的特性值感测时段期间使用测量由于在存储电容器Cst中充入的电压而流动的电流的方法,并且这被称为电流感测。

也就是说,通过在驱动晶体管DRT的特性值感测时段期间测量由于在存储电容器Cst中充入的电压而流动的电流,可以检测子像素SP中的驱动晶体管DRT的特性值或特性值的变化。

在这种情况下,由于参考电压线RVL不仅用于传输参考电压Vref,而且作为用于感测子像素SP中的驱动晶体管DRT的特性值的感测线,因此参考电压线RVL可以称为感测线。

图4是示出根据本公开的实施方式的用于感测显示装置中的驱动晶体管的特性值的示例性电路结构的图。

参照图4,根据本公开的实施方式的显示装置100可以包括用于补偿驱动晶体管DRT的特性值偏差的组件。

例如,驱动晶体管DRT的特性值或特性值的变化可以反映为驱动晶体管DRT的第二节点N2的电压(例如,Vdata-Vth)。在感测晶体管SENT导通的状态下,驱动晶体管DRT的第二节点N2的电压可以对应于参考电压线RVL的电压。此外,参考电压线RVL的线电容Cline可以利用驱动晶体管DRT的第二节点N2的电压来充电,并且参考电压线RVL可以由于在线电容Cline中充入的感测电压Vsen而具有与驱动晶体管DRT的第二节点N2的电压相对应的电压。

显示装置100可以包括:模数转换器ADC,其用于测量与驱动晶体管DRT的第二节点N2的电压相对应的参考电压线RVL的电压,以将所测量的电压转换为数字值;以及开关电路SAM和SPRE,其用于感测特性值。

用于控制特性值感测驱动的开关电路SAM和SPRE可以包括:感测参考开关SPRE,其用于控制参考电压线RVL与感测参考电压供应节点Npres之间的连接,其中感测参考电压供应节点Npres被供应参考电压Vref;以及采样开关SAM,其用于控制参考电压线RVL与模数转换器ADC之间的连接。这里,感测参考开关SPRE是用于控制特性值感测驱动的开关,并且由感测参考开关SPRE供应给参考电压线RVL的参考电压Vref变为感测参考电压VpreS。

此外,用于感测驱动晶体管DRT的特性值的开关电路可以包括用于控制显示驱动的显示参考开关RPRE。显示参考开关RPRE可以控制参考电压线RVL与显示参考电压供应节点Nprer之间的连接,其中显示参考电压供应节点Nprer被供应参考电压Vref。显示参考开关RPRE是用于显示驱动的开关,并且由显示参考开关RPRE供应给参考电压线RVL的参考电压Vref对应于显示参考电压VpreR。

在这种情况下,感测参考开关SPRE和显示参考开关RPRE可以被单独地提供,或者可以实现为集成到一个组件中。感测参考电压VpreS和显示参考电压VpreR可以具有相同的电压值或不同的电压值。

显示装置100的定时控制器140可以包括:存储器MEM,其存储从模数转换器ADC传输的数据或预先存储参考值;以及补偿电路COMP,其用于通过将接收到的数据与存储在存储器MEM中的参考值进行比较来补偿特性值的偏差。在这种情况下,由补偿电路COMP计算的补偿值可以存储在存储器MEM中。

因此,定时控制器140可以使用由补偿电路COMP计算的补偿值来补偿要供应给数据驱动电路130的图像数据DATA,并将补偿后的图像数据DATA_comp输出到数据驱动电路130。因此,数据驱动电路130可以通过数模转换器DAC将补偿后的图像数据DATA_comp转换为模拟形式的补偿后的数据电压Vdata_comp,并通过输出缓冲器BUF将补偿后的数据电压Vdata_comp输出到对应的数据线DL。因此,可以补偿对应子像素SP中的驱动晶体管DRT的特性值偏差(阈值电压偏差或迁移率偏差)。

如上所述,驱动晶体管DRT的特性值(诸如阈值电压和/或迁移率)被感测的时段可以在生成通电信号之后并且在显示驱动开始之前进行。例如,当通电信号被施加到显示装置100时,定时控制器140加载用于驱动显示面板110所需的参数,然后执行显示驱动。在这种情况下,用于驱动显示面板110所需的参数可以包括关于先前在显示面板110中执行的特性值感测和补偿的信息,并且可以在参数加载过程期间感测驱动晶体管DRT的特性值(诸如阈值电压和/或迁移率)。以这种方式,在生成通电信号之后在子像素发光之前感测特性值的过程被称为通电感测过程(on-sensing process)。

另选地,驱动晶体管DRT的特性值被感测的时段可以在生成显示装置100的断电信号之后进行。例如,当在显示装置100中生成断电信号时,定时控制器140可以切断供应给显示面板110的数据电压,并在特定时间段内执行对驱动晶体管DRT的特性值的感测。以这种方式,在断电信号被生成、数据电压被切断、并且因此子像素的发光被终止的状态下执行特性值感测的过程被称为断电感测过程(off-sensing process)。

此外,驱动晶体管DRT的特性值感测时段可以在显示驱动期间实时执行。该感测过程被称为实时(RT)感测过程。在实时感测过程中,针对显示驱动时段的每个消隐时段,可以针对一个或更多个子像素SP线中的一个或更多个子像素SP执行感测过程。

也就是说,在显示面板110上显示图像的显示驱动时段期间,数据电压不供应给子像素SP的消隐时段可以存在于第一帧内或第n帧与第n+1帧之间,并且可以在消隐时段期间执行对一个或更多个子像素SP的迁移率感测。

以这种方式,当在消隐时段期间执行感测过程时,可以随机地选择执行感测过程的子像素SP线。此外,在消隐时段期间执行感测过程之后,补偿后的数据电压Vdata_comp可以在显示驱动时段期间被供应给执行感测过程的子像素SP。因此,在消隐时段期间的感测过程之后,可以减少在显示驱动时段期间完成感测过程的子像素SP线中的异常现象。

此外,数据驱动电路130可以包括数据电压输出电路136,数据电压输出电路136包括锁存电路、数模转换器DAC和输出缓冲器BUF。在一些情况下,数据驱动电路130还可以包括模数转换器(ADC)和各种开关SAM、SPRE和RPRE。另选地,模数转换器(ADC)和各种开关SAM、SPRE和RPRE可以位于数据驱动电路130外部。

另外,补偿电路COMP可以存在于定时控制器140外部或可以被包括在定时控制器140内部,并且存储器MEM可以定位于定时控制器140外部或可以以定时控制器140内部的寄存器的形式来实现。

图5是例示根据本公开的实施方式的用于显示装置中的驱动晶体管的特性值当中的阈值电压感测的驱动定时图的图。

参照图5,在根据本公开的实施方式的显示装置100中,阈值电压感测时段VthSENSING可以包括初始化时段INITIAL、跟踪时段TRACKING和采样时段SAMPLING。

在初始化时段INITIAL期间,开关晶体管SWT通过导通电平的扫描信号SCAN导通。因此,驱动晶体管DRT的第一节点N1被初始化为用于阈值电压感测的感测数据电压Vdata_sen。

另外,在初始化时段INITIAL期间,感测晶体管SENT导通,并且感测参考开关SPRE由具有导通电平电压的感测信号SENSE接通。因此,驱动晶体管DRT的第二节点N2被初始化为感测参考电压VpreS。

跟踪时段TRACKING是执行跟踪驱动晶体管DRT的阈值电压Vth的操作的时段。也就是说,在跟踪时段TRACKING期间,跟踪驱动晶体管DRT的反映驱动晶体管DRT的阈值电压Vth的第二节点N2的电压。

在跟踪时段TRACKING期间,开关晶体管SWT和感测晶体管SENT各自保持导通状态,并且感测参考开关SPRE断开。因此,驱动晶体管DRT的第二节点N2的状态变为浮置状态,并且驱动晶体管DRT的第二节点N2的电压开始从感测参考电压VpreS上升。

在这种情况下,由于感测晶体管SENT处于导通状态,因此驱动晶体管DRT的第二节点N2的电压的上升引起参考电压线RVL的电压的上升。

驱动晶体管DRT的第二节点N2的电压上升并且然后变成饱和。驱动晶体管DRT的第二节点N2处饱和的电压与用于阈值电压的感测数据电压Vdata_sen和驱动晶体管DRT的阈值电压Vth之间的差(Vdata_sen-Vth)相对应。

因此,当驱动晶体管DRT的第二节点N2的电压饱和时,参考电压线RVL的电压与用于阈值电压的感测数据电压Vdata_sen和驱动晶体管DRT的阈值电压Vth之间的差(Vdata_sen-Vth)相对应。

当驱动晶体管DRT的第二节点N2的电压饱和时,采样开关SAM接通,并且进行采样时段SAMPLING。

在采样时段SAMPLING期间,模数转换器ADC可以检测由采样开关SAM连接的参考电压线RVL的感测电压Vsen,并将感测电压Vsen转换成与数字值相对应的感测数据。这里,由模数转换器ADC传送的感测电压Vsen与“Vdata_sen-Vth”相对应。

补偿电路COMP可以基于从模数转换器ADC输出的感测数据来确定位于对应子像素SP中的驱动晶体管DRT的阈值电压,并且可以相应地补偿驱动晶体管DRT的阈值电压。

也就是说,补偿电路COMP可以根据通过阈值电压感测操作测量的感测数据(与Vdata_sen-Vth相对应的数字数据)和用于阈值电压的感测数据(与Vdata_sen相对应的数字数据)来确定驱动晶体管DRT的阈值电压Vth。

补偿电路COMP可以通过将针对对应驱动晶体管DRT确定的阈值电压Vth与参考阈值电压或另一驱动晶体管DRT的阈值电压进行比较来补偿驱动晶体管DRT之间的阈值电压的偏差。这里,阈值电压的偏差补偿可以是将数据电压Vdata变成补偿后的数据电压Vdata_comp的过程,也就是说,将数据电压Vdata乘以补偿增益G(例如,Vdata_comp=G*Vdata)的过程。

因此,当阈值电压的偏差增大时,与数据电压Vdata相乘的补偿增益G可以增大。

图6是例示根据本公开的实施方式的用于显示装置中的驱动晶体管的特性值当中的迁移率感测的驱动定时图的图。

参照图6,在根据本公开的实施方式的显示装置100中,类似于阈值电压感测操作,驱动晶体管DRT的迁移率感测时段u SENSING可以包括初始化时段INITIAL、跟踪时段TRACKING和采样时段SAMPLING。

由于驱动晶体管DRT的迁移率通常是通过将开关晶体管SWT和感测晶体管SENT单独地导通或截止来感测的,因此可以利用扫描信号SCAN和感测信号SENSE通过两条选通线GL单独地施加到开关晶体管SWT和感测晶体管SENT的结构来执行感测操作。

在初始化时段INITIAL期间,开关晶体管SWT由导通电平的扫描信号SCAN来导通,并且驱动晶体管DRT的第一节点N1被初始化为用于迁移率感测的感测数据电压Vdata_sen。

另外,感测晶体管SENT导通,并且感测参考开关SPRE由导通电平的感测信号SENSE来接通。在此状态下,驱动晶体管DRT的第二节点N2被初始化为感测参考电压VpreS。

跟踪时段TRACKING是执行跟踪驱动晶体管DRT的迁移率的操作的时段。驱动晶体管DRT的迁移率可以表示驱动晶体管DRT的电流驱动能力。在跟踪时段TRACKING期间,跟踪驱动晶体管DRT的第二节点N2的电压,可以根据驱动晶体管DRT的第二节点N2的电压来计算驱动晶体管DRT的迁移率。

在跟踪时段TRACKING期间,开关晶体管SWT通过截止电平的扫描信号SCAN截止,并且感测参考开关SPRE转变到截止电平。因此,驱动晶体管DRT的第一节点N1和第二节点N2两者均浮置,并且因此驱动晶体管DRT的第一节点N1和第二节点N2两者的电压均上升。具体地,由于驱动晶体管DRT的第二节点N2的电压被初始化为感测参考电压VpreS,所以第二节点N2的电压开始从感测参考电压VpreS上升。在这种情况下,由于感测晶体管SENT处于导通状态,因此驱动晶体管DRT的第二节点N2的电压的上升引起参考电压线RVL的电压的上升。

在采样时段SAMPLING期间,当从驱动晶体管DRT的第二节点N2的电压开始上升的时间起经过预定时间Δt时,采样开关SAM接通。在这种情况下,模数转换器ADC可以检测由采样开关SAM连接的参考电压线RVL的感测电压Vsen,并且将感测电压Vsen转换成数字信号形式的感测数据。这里,施加到模数转换器ADC的感测电压Vsen可以与从感测参考电压VpreS升高预定电压ΔV的电平VpreS+ΔV的电压相对应。

补偿电路COMP可以基于从模数转换器ADC输出的感测数据来确定对应子像素SP中的驱动晶体管DRT的迁移率,并且使用所确定的迁移率来补偿驱动晶体管DRT的偏差。补偿电路COMP可以根据通过迁移率感测操作测量的感测数据VpreS+ΔV、已知感测参考电压VpreS和经过的时间Δt来确定驱动晶体管DRT的迁移率。

也就是说,驱动晶体管DRT的迁移率与跟踪时段TRACKING期间参考电压线RVL的每单位时间的电压变化ΔV/Δt(也就是说,参考电压线RVL的电压波形的斜率)成比例。在这种情况下,对驱动晶体管DRT的迁移率偏差的补偿可以是改变数据电压Vdata的过程,也就是说,将数据电压Vdata乘以补偿增益G的算术运算。例如,补偿后的数据电压Vdata_comp可以被确定为通过将数据电压Vdata乘以补偿增益G(Vdata_comp=G*Vdata)得到的值。

此外,由于驱动晶体管DRT的阈值电压感测操作可能花费长时间来使驱动晶体管DRT的第二节点N2的电压饱和,因此阈值电压感测操作可以作为可在较长时间内进行的断电感测过程来执行。另一方面,由于与阈值电压感测操作相比,驱动晶体管DRT的迁移率感测操作可能需要相对短的时间,因此迁移率感测操作可以作为在短时间段内进行的通电感测过程或实时感测过程来执行。

此外,为了在执行针对驱动晶体管DRT的特性值感测操作之后重置驱动晶体管DRT,本公开的显示装置100可以在消隐时段内施加恢复电压。

图7是例示根据本公开的实施方式的在显示装置中的驱动晶体管的迁移率感测时段之后还包括恢复时段的情况下的信号定时图的示例的图。

参照图7,根据本公开的实施方式的显示装置100还可以包括在驱动晶体管DRT的特性值感测操作(尤其是迁移率感测时段u SENSING)之后的恢复时段RECOVERY。

由于驱动晶体管DRT的迁移率通常是通过将开关晶体管SWT和感测晶体管SENT单独地导通或截止来感测的,因此可以利用其中扫描信号SCAN和感测信号SENSE通过两条选通线GL施加到开关晶体管SWT和感测晶体管SENT的结构来执行感测操作。

上面已经描述了初始化时段INITIAL、跟踪时段TRACKING和采样时段SAMPLING,并且因此将省略其描述。

当在采样时段SAMPLING期间感测到驱动晶体管DRT的第二节点N2的电压时,可以继续恢复时段RECOVERY。恢复时段RECOVERY可以在针对驱动晶体管DRT的特性值的迁移率感测时段u SENSING完成之后并且在显示驱动开始之前的预定时段期间进行。也就是说,恢复时段RECOVERY可以被认为是在驱动晶体管DRT的特性值感测操作之后施加恢复电压REC以便对施加用于显示驱动的电压进行重置的时段。在显示参考开关RPRE接通的状态下,可以通过参考电压线RVL来施加恢复电压REC。

此外,本公开的显示装置100可以在其中显示装置100以一个固定频率操作的默认模式以及其中显示装置100根据从外部主机系统输入的图像数据DATA的类型而以多个可变频率操作的可变刷新率(VRR)模式下操作。

图8是例示根据本公开的实施方式的在显示装置中根据图像数据的类型来切换默认模式和VRR模式的概念的示例的图。

参照图8,根据本公开的实施方式的显示装置100具有默认模式和VRR模式,在默认模式中,诸如电视(TV)图像之类的一般图像数据以固定频率显示,在VRR模式中,诸如游戏图像或电影之类的特殊图像数据可以根据所选择的功能来以多个可变频率显示。

然而,以默认模式显示的图像数据和以VRR模式显示的图像数据可以以各种方式改变,并且本文描述的图像数据对应于一些示例。另外,根据显示图像数据的频率是否改变而分类的操作模式可以用除了默认模式和VRR模式之外的各种术语来表达。

例如,TV图像可以以通过120Hz的固定驱动频率驱动的默认模式显示,并且诸如游戏图像或电影之类的特殊图像可以用第一频率(例如,A频率)显示,并且根据操纵,可以用诸如第二频率(例如,B频率)或第三频率(例如,C频率)之类的可变频率显示。

综上,根据用于在显示面板110上显示图像数据DATA的驱动频率是固定的还是变化的,默认模式和可变刷新率模式可以分别被视为第一操作模式和第二操作模式。

当外部主机系统将TV图像传送到显示装置100时,显示装置100可以在默认模式下操作,在默认模式中图像数据DATA通过固定默认频率被提供。当在默认模式下以固定默认频率来提供图像数据DATA的状态下提供诸如游戏图像或电影之类的特殊图像时,主机系统可以进入VRR模式并且在根据所选择的功能在第一频率(A频率)、第二频率(B频率)和第三频率(C频率)之间改变驱动频率的同时提供图像数据DATA。

相反,当在以VRR模式操作的同时再次提供TV图像时,显示装置100可以改变为默认模式并且以固定默认频率来提供图像数据DATA。

如上所述,本公开的显示装置100的操作模式可以被划分成默认模式和VRR模式,在默认模式中,显示装置100以固定默认频率操作,在VRR模式中,显示装置100根据从主机系统提供的图像数据DATA的类型以多个可变频率操作。

此外,在将默认模式改变为VRR模式或将VRR模式改变为默认模式的过程中,本公开的显示装置100可以将特定亮度的图像数据提供到显示面板110达一定时间段以将改变之前的模式与改变之后的模式区分开。

例如,当将默认模式改变为VRR模式时,A亮度的图像数据可以被施加到显示面板110达一定时间段。另选地,当将VRR模式改变为默认模式时,B亮度的图像数据可以被施加到显示面板110达一定时间段。

因此,可以通过检测从数据驱动电路130提供给显示面板110的数据电压Vdata的亮度或者通过经由亮度检测摄像头检测亮度,来确定是否在默认模式与VRR模式之间改变。

另外,当驱动频率在VRR模式下从第一频率变成第二频率时,可以通过在一帧时段期间对水平同步信号的数量进行计数来确定所改变的频率的范围。

图9是例示根据本公开的实施方式的显示装置中的垂直消隐时段根据驱动频率而改变的VRR模式中的信号波形的示例的图。

这里,示出了从主机系统提供给显示装置100的垂直同步信号Vsync、水平同步信号Hsync和数据使能信号DE。

这里,一帧可以表示对于显示面板110的整个部分输出一次图像的时间间隔,并且具体地,一帧包括输出图像的显示驱动时段DP和不输出图像的垂直消隐时段Vblank。另外,水平消隐时段可以被包括在显示驱动时段DP中,并且水平消隐时段可以由水平同步信号Hsync来确定。

在垂直消隐时段Vblank期间未输出图像可以意指数据使能信号DE保持在低电平,使得用于在垂直消隐时段Vblank期间实现图像的数据电压Vdata未被发送到数据线DL。也就是说,一帧可以是时间概念。

第一帧1st Frame、第二帧2nd Frame和第三帧3rd Frame指示一帧时段的顺序。也就是说,第二帧2nd Frame在第一帧1st Frame之后开始,并且第三帧3rd Frame在第二帧2nd Frame之后开始。第一帧1st Frame至第三帧3rd Frame中的每个帧持续一帧时段。

这里,第一帧1st Frame至第三帧3rd Frame的一帧时段可以彼此不同。具体地,在第一帧1st Frame至第三帧3rd Frame中,显示驱动时段DP1、DP2和DP3可以相同,而垂直消隐时段Vblank1、Vblank2和Vblank3可以不同地设置。

参照图9,在根据本公开的实施方式的显示装置100中,第一帧1st Frame的第一显示驱动时段DP1、第二帧2nd Frame的第二显示驱动时段DP2和第三帧3rd Frame的第三显示驱动时段DP3相同。

另一方面,第一帧1st Frame的第一垂直消隐时段Vblank1、第二帧2nd Frame的第二垂直消隐时段Vblank2和第三帧3rd Frame的第三垂直消隐时段Vblank3可以不同地设置。

一帧时段可以被确定为垂直同步信号Vsync的下降时间与下一垂直同步信号Vsync的下降时间之间的时段,并且可以针对每个帧不同地设置一帧时段。

显示驱动时段DP可以包括多个水平时段,并且一个水平时段可以包括施加图像数据DATA的数据使能信号DE的高电平部分和不施加图像数据DATA的水平消隐时段(数据使能信号DE的低电平部分)。另外,显示驱动时段DP可以包括与构成显示面板110的选通线GL的数量相对应的多个水平时段,并且包括构成一帧的显示驱动时段DP和垂直消隐时段Vblank。

例如,当默认模式中设置的默认频率为120Hz时,一帧的图像数据DATA可以在一秒内被重复地提供120次,并且一帧可以具有8.3ms的时间间隔。

在这种情况下,当显示面板110具有2,160×3,840分辨率时,可以在垂直方向上设置2,160条选通线GL,使得在显示驱动时段DP期间可以施加包括2,160个脉冲的数据使能信号DE,以与2,160条选通线GL在一帧内被导通的时间相对应。

此外,尽管在显示驱动时段DP期间以脉冲形式施加数据使能信号DE,但是数据使能信号DE在垂直消隐时段Vblank期间保持低电平。

另一方面,水平同步信号Hsync可以不仅在显示驱动时段DP期间而且在垂直消隐时段Vblank期间以脉冲形式施加。当垂直消隐时段Vblank的时间间隔根据VRR模式中的驱动频率而改变时,一帧中包括的水平同步信号Hsync的脉冲数量也改变。因此,可以通过检测一帧中包括的水平同步信号Hsync的脉冲数量来确定驱动频率。例如,可以通过检测在垂直同步信号Vsync的下降时间与下一个下降时间之间包括的水平同步信号Hsync的脉冲数量来确定驱动频率。

以这种方式,由于垂直消隐时段Vblank的长度在操作模式变化或驱动频率改变时发生变化,因此由于在特性值感测时段之后施加的恢复电压REC引起的充电时间对于每个驱动频率是不同的。因此,当操作模式变化或驱动频率改变时,发生由于亮度偏差而引起的图像误差。

图10是例示根据本公开的实施方式的显示装置中的根据驱动频率的变化而施加到显示面板的恢复电压的示例的图。

参照图10,根据本公开的实施方式的显示装置100可以在垂直消隐时段Vblank期间选择子像素SP,对驱动晶体管DRT的特性值当中的迁移率进行感测和补偿,并且施加恢复电压REC。

这里,恢复电压REC被施加的恢复时段RECOVERY可以在完成驱动晶体管DRT的迁移率感测时段u SENSING之后并且在显示驱动开始之前的预定时段中进行。也就是说,在驱动晶体管DRT的迁移率感测和补偿操作之后,可以施加恢复电压REC以在垂直消隐时段Vblank1、Vblank2内重置施加用于显示驱动操作的电压。

此时,由于垂直消隐时段Vblank1、Vblank2的长度在显示装置100的驱动频率发生改变时改变,因此在施加恢复电压REC1、REC2的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf1、Tf2对于每个频率是不同的。

例如,当显示装置100在第N帧中以120Hz的驱动频率操作并且在第(N+1)帧中以40Hz的驱动频率操作时,可以基于120Hz的先前驱动频率来确定在40Hz下驱动的、在第一垂直消隐时段Vblank1中施加的恢复电压REC1的电平。此外,在第N帧和第(N+1)帧之间的第一垂直消隐时段Vblank1中施加第一恢复电压REC1的子像素SP可以在从施加第一恢复电压REC1的时间起经过浮置时间间隔Tf1之后接收数据电压Vdata。

然而,当驱动频率在第(N+2)帧中再次改变为120Hz时,数据电压Vdata在从施加第二恢复电压REC2的时间起经过第二浮置时间间隔Tf2之后施加到对应子像素SP。

此时,由于第一浮置时间间隔Tf1根据驱动频率而不同于第二浮置时间间隔Tf2,因此每当改变驱动频率时,可能会产生因亮度偏差而导致的图像误差。

本公开的显示装置100在垂直消隐时段Vblank内以规则的间隔重复地施加恢复电压REC,使得可以最小化施加恢复电压REC的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf的偏差,并且通过减少图像误差来提高图像质量。

图11是示出根据本公开的实施方式的显示装置中的恢复电压被重复地施加到垂直消隐时段的情况的图。

参照图11,根据本公开的实施方式的显示装置100可以通过选择任意子像素SP来感测和补偿驱动晶体管DRT的特性值中的迁移率,然后可以在垂直消隐间隔Vblank1、Vblank2内重复地施加恢复电压REC1、REC2。

这里,恢复电压REC1和REC2被重复地施加的恢复时段RECOVERY可以对应于完成驱动晶体管DRT的迁移率感测时段u SENSING的时间与数据电压Vdata被施加到对应子像素SP的时间之间的特定时段。也就是说,在驱动晶体管DRT的迁移率感测和补偿操作之后,可以根据参考时段Prec来重复地施加恢复电压REC1、REC2,以便在垂直消隐间隔Vblank1、Vblank2内重置施加到对应子像素SP的电压。

此时,恢复电压REC1、REC2可以被重复地施加到子像素SP,直到垂直消隐间隔Vblank1、Vblank2的端点。因此,即使垂直消隐时段Vblank1、Vblank2的长度由于显示装置100的驱动频率的变化而改变,在垂直消隐时段Vblank1、Vblank2内施加最后一个恢复电压REC1、REC2的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf1、Tf2也可以保持基本上相同。

例如,当显示装置100的操作从第N帧中的120Hz的驱动频率改变为第(N+1)帧中的40Hz的驱动频率时,可以基于参考时段Prec重复地施加在以40Hz操作的第一垂直消隐时段Vblank1期间的恢复电压REC1。因此,在第N帧与第(N+1)帧之间的第一垂直消隐时段Vblank1内被施加第一恢复电压REC1的子像素SP在从最后施加第一恢复电压REC1的时间起的第一浮置时间间隔Tf1之后接收数据电压Vdata。

之后,当驱动频率在第(N+2)帧中再次改变为120Hz时,对应子像素SP可以基于参考时段Prec在第二垂直消隐时段Vblank2期间重复地接收第二恢复电压REC2。因此,在第(N+1)帧与第(N+2)帧之间的第二垂直消隐时段Vblank2内被施加第二恢复电压REC2的子像素SP在从最后施加第二恢复电压REC2的时间起的第二浮置时间间隔Tf2之后接收数据电压Vdata。

此时,在第一垂直消隐时段Vblank1内最后施加第一恢复电压REC1的时间接近第一垂直消隐时段Vblank1结束的时间。此外,在第二垂直消隐时段Vblank2内最后施加第二恢复电压REC2的时间接近第二垂直消隐时段Vblank2结束的时间。

因此,最后施加第一恢复电压REC1的时间与施加数据电压Vdata的时间之间的第一浮置时间间隔Tf1和最后施加第二恢复电压REC2的时间与施加数据电压Vdata的时间之间的第二浮置时间间隔Tf2可以保持在相同的水平。结果,即使显示装置100的驱动频率改变,由于每个子像素SP的浮置时间间隔Tf保持恒定,因此可以最小化由于亮度偏差而引起的图像误差。

图12是示出根据本公开的实施方式的显示装置中的重复地施加到垂直消隐时段的恢复电压的参考时段的图。

参照图12,在根据本公开的实施方式的显示装置100中,可以通过反映驱动晶体管DRT的操作特性来确定在垂直消隐时段Vblank内重复地施加恢复电压REC的参考时段Prec。

例如,在图3的子像素SP的电路中,在开关晶体管SWT通过扫描信号SCAN导通的状态下,可以将恢复电压REC施加到驱动晶体管DRT的栅极节点。

此时,由于驱动晶体管DRT在恢复电压REC被施加到驱动晶体管DRT之前处于截止状态,因此驱动晶体管DRT的源极节点电压Vs(DRT)可以是与截止状态相对应的最小电压Vs(min)的电平。

当施加恢复电压REC时,驱动晶体管DRT的栅极节点电压Vg(DRT)表示恢复电压REC的电平,并且驱动晶体管DRT导通。

当驱动晶体管DRT导通时,驱动晶体管DRT的源极节点电压Vs(DRT)上升并在从驱动晶体管DRT导通开始起经过特定时段之后进入饱和状态。在这种情况下,从驱动晶体管DRT导通时开始至达到饱和状态时的时段可以表示驱动晶体管DRT的特性。

因此,为了均匀地反映驱动晶体管DRT的特性,优选地,将重复地施加恢复电压REC的参考时段Prec确定为驱动晶体管DRT被导通的时间与驱动晶体管DRT进入饱和状态的时间之间的时间间隔。

出于上述目的,恢复电压REC的参考时段Prec可以存储在存储器中以反映在显示面板110上设置的驱动晶体管DRT的特性,并且可以通过参考存储器来在垂直消隐时段Vblank期间重复地施加恢复电压REC。

此时,恢复电压REC的参考时段Prec可以根据在垂直消隐时段Vblank内施加到驱动晶体管DRT的恢复电压REC的电平而变化。在这种情况下,与恢复电压REC的电平相对应的参考时段Prec可以以查找表的形式存储在存储器中,并且可以通过从存储器中提取与在垂直消隐时段Vblank内施加的恢复电压REC的电平相对应的参考时段Prec来控制重复地施加恢复电压REC的时间间隔。

此外,本公开的显示装置100的定时控制器140可以接收从外部主机系统供应的数据使能信号DE,并且使用所接收的数据使能信号DE来生成源极输出使能信号SOE以用于控制数据驱动电路130的定时。

在此过程期间,可以在传输到定时控制器140的数据使能信号DE与由定时控制器140生成的源极输出使能信号SOE之间发生特定延迟时间。由于该延迟时间,在施加恢复电压REC的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf中可能出现偏差。

本公开的显示装置100可以减少施加恢复电压REC的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf的偏差,并且通过考虑数据使能信号DE和源极输出使能信号SOE之间的延迟时间而施加恢复电压REC来提高图像质量。

图13是根据本公开的实施方式的用于在显示装置中生成源极输出使能信号的电路的示例性框图,并且图14是示出根据本公开的实施方式的在显示装置中生成源极输出使能信号的信号流的图。

参照图13和图14,根据本公开的实施方式的显示装置100的定时控制器140可以包括源极采样时钟生成电路142、调制电路144和源极输出使能信号生成电路146。

调制电路144可以从主机系统接收数据使能信号DE,并且通过调制所接收的数据使能信号DE来生成经调制的数据使能信号DEm。在这种情况下,可以通过使用源极采样时钟SCLK来执行对数据使能信号DE的调制过程。

可以从源极采样时钟生成电路142生成源极采样时钟SCLK。例如,源极采样时钟生成电路142可以通过根据扩频方法扩展具有固定频率的时钟的频率来生成源极采样时钟SCLK。

源极采样时钟SCLK可以形成为各种形状,诸如随时间变化的三角波或正弦波。这里,示出了三角波的源极采样时钟SCLK作为示例。

源极采样时钟生成电路142和调制电路144可以位于定时控制器140内部或外部。这里,假设源极采样时钟生成电路142和调制电路144位于定时控制器140内部。

由源极采样时钟生成电路142生成的源极采样时钟SCLK被传送到调制电路144,并且调制电路144通过使用源极采样时钟SCLK来调制数据使能信号DE。

例如,当源极采样时钟SCLK的频率高于参考频率时,增加内部时钟的频率以将数据使能信号DE的下降沿向前引导。此外,当源极采样时钟SCLK的频率低于参考频率时,减小内部时钟的频率以将数据使能信号DE的下降沿滞后。

如上所述,调制电路144可以通过根据源极采样时钟SCLK的频率的变化而控制数据使能信号DE的定时来生成经调制的数据使能信号DEm。

经调制的数据使能信号DEm被传送到源极输出使能信号生成电路146。源极输出使能信号生成电路146可以生成与经调制的数据使能信号DEm的下降沿同步的源极输出使能信号SOE。

在此过程中,在从定时控制器140生成的源极输出使能信号SOE与施加到定时控制器140的数据使能信号DE之间存在特定延迟时间Dde。

由于延迟时间Dde可以根据用于在定时控制器140中生成源极输出使能信号SOE的电路结构和算法而变化,所以延迟时间Dde可以根据显示装置100和定时控制器140的结构而具有不同的值。

然而,一旦定时控制器140被安装在显示装置100上,延迟时间Dde的值就被固定。因此,可以通过将关于数据使能信号DE的延迟时间Dde的信息存储在存储器中并反映该信息来控制要施加的恢复电压REC的时间。

图15是示出根据本公开的实施方式的考虑到显示装置中的数据使能信号和源极输出使能信号的延迟时间而施加恢复电压的信号流的图。

参照图15,根据实施方式的显示装置100可以通过在垂直消隐时段Vblank内选择任意子像素SP来感测和补偿驱动晶体管DRT的特性值中的迁移率,并且可以以参考时段Prec来重复地施加恢复电压REC。

这里,恢复电压REC被重复地施加的恢复时段RECOVERY可以对应于在完成驱动晶体管DRT的迁移率感测时段u SENSING之后、在将数据电压Vdata施加到对应子像素SP之前的特定时段。

此时,恢复电压REC被重复地施加到对应子像素SP,直到其接近垂直消隐时段Vblank的末尾。因此,即使垂直消隐时段Vblank的长度由于显示装置100的驱动频率的变化而改变,在垂直消隐时段Vblank中最终施加恢复电压REC的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf也可以保持恒定。

结果,即使显示装置100的驱动频率改变,由于每个子像素SP的浮置时间间隔Tf保持恒定,因此可以最小化由于亮度偏差而引起的图像误差。

此外,从定时控制器140施加到数据驱动电路130的源极输出使能信号SOE可以根据用于处理数据使能信号DE的定时控制器140的内部电路和算法而具有一定的延迟时间Dde。

因此,由于数据使能信号DE的延迟时间Dde,致使垂直消隐时段Vblank可能增加。因此,施加恢复电压REC的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf可能变化。

然而,当根据参考时段Prec重复地施加恢复电压REC的时间在数据使能信号DE的延迟时间Dde的范围内时,本公开的显示装置100可以附加地在数据使能信号DE的延迟时间Dde内施加恢复电压REC。

因此,即使存在数据使能信号DE的延迟时间Dde,也可以通过均匀地维持在施加恢复电压REC的时间与施加数据电压Vdata的时间之间的浮置时间间隔Tf来减少图像误差并改善图像质量。

图16是示出根据本公开的实施方式的显示驱动方法的流程图。

参照图16,根据本公开的实施方式的显示驱动方法可以包括:确定恢复电压REC的参考时段Prec的步骤S100;在显示面板110上显示图像的步骤S200;确定消隐时段的步骤S300;在消隐时段内补偿驱动晶体管DRT的特性值的步骤S400;以参考时段Prec的间隔来重复地施加恢复电压REC的步骤S500;确定恢复电压REC被施加的时间是否在数据使能信号DE的延迟时间Dde内的步骤S600;在数据使能信号DE的延迟时间Dde内施加恢复电压REC的步骤S700;以及终止消隐时段的步骤S800。

确定恢复电压REC的参考时段Prec的步骤S100是确定在消隐时段中完成对驱动晶体管DRT的特性值的补偿的过程之后,将恢复电压REC重复地施加到驱动晶体管DRT的栅极节点的周期的过程。

恢复电压REC的参考时段Prec可以被确定为驱动晶体管DRT被导通的时间与驱动晶体管DRT进入饱和状态的时间之间的时间间隔。恢复电压REC的参考时段Prec可以在显示装置100的装运时存储在存储器中。

在显示面板110上显示图像的步骤S200是在将电源施加到显示装置100之后通过将从主机系统传输的图像数据DATA施加到显示面板110来显示图像的过程。

确定消隐时段的步骤S300是确定是在显示面板110上不显示图像的是水平消隐时段还是垂直消隐时段的过程。

在消隐时段内补偿驱动晶体管DRT的特性值的步骤S400是在消隐时段内感测和补偿驱动晶体管DRT的阈值电压或迁移率的过程。

以参考时段Prec的间隔来重复地施加恢复电压REC的步骤S500是在消隐时段内完成对驱动晶体管DRT的特性值的补偿的过程之后以参考时段Prec的间隔来重复地施加恢复电压REC的过程。

确定恢复电压REC被施加的时间是否在数据使能信号DE的延迟时间Dde内的步骤S600是确定基于参考时段Prec而重复地施加恢复电压REC的时间是否对应于由于数据使能信号DE与源极输出使能信号SOE之间的延迟时间Dde而引起的延长的消隐时段的过程。

在数据使能信号DE的延迟时间Dde内施加恢复电压REC的步骤S700是当施加恢复电压REC的时间被包括在数据使能信号DE的延迟时间Dde内时,在数据使能信号DE的延迟时间Dde内施加恢复电压REC的过程。

如果施加恢复电压REC的时间未被包括在数据使能信号DE的延迟时间Dde内,则可以通过在数据使能信号DE的延迟时间Dde之前施加恢复电压REC来终止将恢复电压REC施加到对应的消隐时段的过程。

终止消隐时段的步骤S800是在终止施加恢复电压REC的过程之后在显示面板110上显示图像的过程。

下面对本公开的上述实施方式进行简要描述。

本公开的显示装置可以包括:显示面板,其包括多条选通线、多条数据线和多个子像素,在多个子像素中设置有驱动晶体管;选通驱动电路,其被配置为向多条选通线施加扫描信号;数据驱动电路,其被配置为将图像数据转换为数据电压,并且将数据电压施加到多条数据线;以及定时控制器,其被配置为在消隐时段内,通过使用实时感测过程对驱动晶体管的特性值进行补偿并且进行控制以基于参考时段重复地施加恢复电压以用于重置驱动晶体管。

参考时段可以被确定为驱动晶体管被导通的时间与驱动晶体管进入饱和状态的时间之间的时间间隔。

参考时段可以被确定为对应于恢复电压的电平并且以查找表的形式存储在存储器中。

驱动晶体管的特性值可以为迁移率,并且消隐时段可以为垂直消隐时段。

消隐时段可以具有根据驱动频率而变化的时间间隔。

定时控制器可以包括:源极采样时钟生成电路,其被配置为生成用于控制数据采样定时的源极采样时钟;调制电路,其被配置为通过使用源极采样时钟对数据使能信号进行调制;以及源极输出使能信号生成电路,其被配置为生成与经调制的数据使能信号同步的源极输出使能信号,以控制数据驱动电路的输出定时。

当源极输出使能信号在从数据使能信号延迟了预定时间之后被发送时,可以将消隐时段延长延迟时间。

延迟时间的信息可以被预先存储在存储器中。

定时控制器可以被控制为当施加恢复电压的时间在延迟时间的范围内时,在延迟时间内施加恢复电压。

此外,本公开的显示装置的显示驱动方法,该显示装置包括:显示面板,其包括多条选通线、多条数据线以及设置有驱动晶体管的多个子像素;选通驱动电路,其被配置为向多条选通线施加扫描信号;以及数据驱动电路,其被配置为将图像数据转换为数据电压,并且将数据电压施加到多条数据线,显示驱动方法可以包括以下步骤:确定用于重置驱动晶体管的恢复电压的参考时段的步骤;在显示面板上显示图像的步骤;在消隐时段内对驱动晶体管的特性值进行补偿的步骤;以及在消隐时段内以参考时段的间隔重复地施加恢复电压的步骤。

该显示驱动方法还可以包括:生成用于控制数据采样定时的源极采样时钟的步骤;通过使用源极采样时钟对从外部接收的数据使能信号进行调制的步骤;以及生成与经调制的数据使能信号同步的源极输出使能信号以控制数据驱动电路的输出定时的步骤,其中,源极输出使能信号在从施加数据使能信号的时间起的延迟时间之后发送,并且消隐时段被延长延迟时间。

该显示驱动方法还可以包括:当施加恢复电压的时间被包括在延迟时间内时,在延迟时间内施加恢复电压的步骤。

以上描述已经被呈现以使得本领域任何技术人员能够制造和使用本公开的技术构思,并且已经在特定应用及其要求的上下文中提供。对所描述的实施方式的各种修改、添加和替换对于本领域的技术人员而言将是显而易见的,并且在不脱离本公开的精神和范围的情况下,本文限定的一般原理可以应用于其它实施方式和应用。以上描述和附图仅出于例示目的提供本公开的技术构思的示例。也就是说,所公开的实施方式旨在例示本公开的技术构思的范围。

相关申请的交叉引用

本申请要求于2022年6月15日提交的韩国专利申请No.10-2022-0072573的优先权,该韩国专利申请出于所有目的通过引用并入本文,如同在本文中完全阐述一样。

相关技术
  • 一种显示装置的背光驱动电路、驱动方法及显示装置
  • 一种显示装置的驱动方法、驱动模块和显示装置
  • 选通驱动器电路、显示装置和驱动显示装置的方法
  • 一种显示装置的驱动方法、显示装置和显示器
  • 一种显示面板、显示装置和显示装置的驱动方法
  • 显示驱动装置和用于驱动显示驱动装置的方法以及显示装置和用于驱动显示装置的方法
  • 显示驱动装置和用于驱动显示驱动装置的方法以及显示装置和用于驱动显示装置的方法
技术分类

06120116504772