掌桥专利:专业的专利平台
掌桥专利
首页

存储器装置及其假信号预防方法

文献发布时间:2023-06-19 18:32:25


存储器装置及其假信号预防方法

技术领域

本公开涉及一种存储器装置及其假信号预防方法。

背景技术

目前双倍数据速率(double data rate;DDR)同步动态随机存取存储器(synchronous dynamic random access memory;SDRAM)装置使用数据选通信号(datastrobe signal;DQS)进行数据选通。DQS通过特定突发长度(burst length;BL)和特定预/后输入时序锁存到DRAM。通过使用DQS选通数据,可减少由于系统时钟与存储器装置之间的位置差异而在数据与系统时钟之间发生的偏差。然而,随着系统的时钟频率增加,时序预算变得越来越紧张,偶尔会在实际应用中发生写入后同步(postamble)故障的情况。

图1为常规的DDR SDRAM的时序图。参考图1,在常规的DDR SDRAM中,当输入写入命令时,DDR SDRAM接收数据信号DQ连同通常称为DQS的数据选通信号。DQS用作时钟信号以自数据信号DQ捕获对应输入数据。将DQS放大以产生内部DQS,且产生具有与内部DQS上升沿同步的脉冲的数据写入信号EVEN_D,而产生具有与内部DQS下降沿同步的脉冲的数据写入信号ODD_D。数据写入信号EVEN_D和数据写入信号ODD_D分别用于自数据信号DQ捕获输入数据。如图1所示出,当DQS的上一脉冲中出现假信号时,内部DQS的下降沿被错误地识别,且因此根据内部DQS的上一下降沿所产生的数据写入信号ODD_D的宽度变小。因此,根据数据写入信号ODD_D捕获较小有效数据。参考下部部分中示出的数据DHS1到数据DHS8,对准数据DHS1和对准数据DHS2与数据写入信号EVEN_D和数据写入信号ODD_D的上升沿同步。由于假信号,对准数据DHS2的值提早改变,且因此捕获到不正确的数据。

因此,需要提供一种能够防止写入后发生同步故障的装置。

发明内容

鉴于以上内容,本公开提供一种存储器装置及其假信号预防方法,其能够防止后同步时序上出现不需要的假信号。

本公开提供一种存储器装置,其包含数据选通信号输入电路、传输信号产生电路、数据对准电路和阻断电路。数据选通信号输入电路配置成输入数据选通信号。传输信号产生电路配置成回应于传输命令而产生具有与数据选通信号的上升沿或下降沿同步的脉冲的传输信号。数据对准电路配置成回应于所产生的传输信号而对准待传输的数据信号。阻断电路配置成根据在每次数据传输中计数的突发数目在数据选通信号的后同步时序上阻断数据选通信号的输入。

阻断电路包括突发计数器电路,其配置成对数据传输开始时对突发数目进行计数,且回应所计数的突发数目超过存储器装置的突发长度而输出阻断信号用于阻断数据选通信号的输入。

突发计数器电路包括第一反相器、异步计数器、第一逻辑电路和第二逻辑电路。第一反相器配置成使数据选通信号反相且输出反相数据选通信号。异步计数器包含第一触发器和第二触发器。第一触发器具有第一数据端、第一时钟端和第一异步输出端,其中第一数据端配置成接收参考信号,且第一时钟端配置成接收反相数据选通信号。第二触发器具有第二数据端、第二时钟端和第二异步输出端,其中第二数据端连接到第二异步输出端,且第二时钟端配置成接收第一异步输出端的输出信号和参考信号。第一逻辑电路配置成回应参考信号和第二异步输出端被启用的输出信号而输出启用信号。第二逻辑电路配置成回应第一逻辑电路的输出信号和被启用的反相数据选通信号而输出阻断信号。

突发计数器电路进一步包括开关,其配置成回应于重置信号而提供参考信号到第一输入端,其中输入重置信号到第一触发器和第二触发器的重置端以重置锁存在第一触发器和第二触发器中的数据。

第一逻辑电路和第二逻辑电路中的每一个包括串联连接的与非门(NAND gate)和反相器。

突发长度包括四、八和十六中的一个。

传输信号产生电路包括产生具有与数据选通信号的上升沿同步的脉冲的第一传输信号和产生具有与数据选通信号的下降沿同步的脉冲的第二传输信号。

数据对准电路包括回应于第一传输信号和第二传输信号而同步对准待传输的数据信号。

存储器装置进一步包括放大器,其配置成放大数据选通信号。

本公开提供一种存储器装置的假信号预防方法。在假信号预防方法中,数据选通信号为第一输入。回应于传输命令而产生具有与数据选通信号的上升沿或下降沿同步的脉冲的传输信号。回应于所产生的传输信号而对准待传输的数据信号。根据在每次数据传输中计数的突发数目在数据选通信号的后同步时序上阻断数据选通信号的输入。

后同步时序为从对应于数据传输的数据选通信号的上一下降沿到数据选通信号的下一上升沿的时序。

根据在每次数据传输中计数的突发数目在数据选通信号的后同步时序上阻断数据选通信号的输入的步骤包括对从数据传输的开始计数的突发数目进行计数,且回应所计数的突发数目超过存储器装置的突发长度而输出阻断信号以阻断数据选通信号的输入。

回应于传输命令而产生具有与数据选通信号的上升沿或下降沿同步的脉冲的传输信号的步骤包括产生具有与数据选通信号的上升沿同步的脉冲的第一传输信号,且产生具有与数据选通信号的下降沿同步的脉冲的第二传输信号。

回应于所产生的传输信号而对准待传输的数据信号的步骤包括回应于第一传输信号和第二传输信号而同步对准待传输的数据信号。

附图说明

图1为常规的DDR SDRAM的时序图;

图2为根据本公开的实施例的存储器装置的框图;

图3为示出根据本公开的实施例的存储器装置的假信号预防方法的流程图;

图4为根据本公开的实施例的存储器装置的电路图;

图5为根据本公开的实施例的突发计数器电路的电路图;

图6到图7为根据本公开的实施例的存储器装置的时序图。

附图标号说明

20、40:存储器装置;

22:数据选通信号输入电路;

24:传输信号产生电路;

26:数据对准电路;

28:阻断电路;

50:突发计数器电路;

52:异步计数器;

54:逻辑电路;

56:逻辑电路;

A:放大器;

BLK:阻断信号;

D、D':数据端;

DATA_LAT:阻断信号;

DHS3、DHS4、DHS5、DHS6、DHS7、DHS8:数据;

DHS1、DHS2:对准数据;

DQ:数据信号;

DQS:数据选通信号;

DQSb:反数据选通信号;

EVEN_D、ODD_D:数据写入信号;

FF、FF1、FF2:触发器;

INV1、INV2、INV3:反相器;

M1:开关;

ND2、ND3:与非门;

Q、

Q

RESET:重置信号;

S302、S304、S306、S308:步骤;

VDD:参考信号。

具体实施方式

参考图2,本实施例的存储器装置20为例如使用数据选通信号(DQS)进行数据选通的双倍数据速率(DDR)同步动态随机存取存储器(SDRAM)或低功率DDR(low power DDR;LPDDR)SDRAM。存储器装置20包含数据选通信号输入电路22、传输信号产生电路24、数据对准电路26和阻断电路28。

在一些实施例中,存储器装置20可进一步包含用于接收由处理器或控制器提供的各种信号的命令接口,以促进待写入或从存储器装置20读取的数据的传输和接收。所接收到的信号包含来自外部装置的一个或多个时钟信号。在DDR存储器中,使用包含正时钟信号和反时钟信号的时钟信号差分对,且时钟输入电路可以根据所接收到的正时钟信号和反时钟信号产生内部时钟信号,且将内部时钟信号供应到内部时钟产生器(例如,延迟锁定回路(delay locked loop;DLL)电路)以用于产生相控内部时钟信号。将相控内部时钟信号供应到I/O接口且作用于确定数据的输出时序的时序信号。

为促进存储器装置内的数据速率,在例如DDR存储器的存储器装置中使用通常称为DQS的数据选通信号。DQS由发送待写入的数据的外部处理器或控制器,或由读取数据的存储器装置20驱动,且用作时钟信号以捕获对应的输入数据。如同正时钟信号和反时钟信号,可提供DQS作为数据选通信号的差分对,从而在读取操作和写入操作期间提供差分对命令。

参考图3,假信号预防方法适用于存储器装置20,且下文将参考存储器装置20的各种组件描述本实施例的假信号预防方法的详细步骤。

首先,在步骤S302中,数据选通信号输入电路22配置成输入数据选通信号。

参考图4,在存储器装置40中,从外部装置(例如,处理器)接收的数据选通信号DQS可伴有与数据选通信号DQS互补的反数据选通信号DQSb。这些信号可传输到放大器A以产生内部DQS和互补内部DQSF(假数据选通信号)。放大器A将数据选通信号DQS的功率从外部电平改变为适合于在存储器装置40中使用的电平。

内部DQS用于在正确周期上使用触发器FF捕获数据信号DQ以成功地开始写入突发且使用所捕获的在DQS域中的写入数据DHS来捕获传入的写入数据。数据选通信号DQS和产生数据信号DQ的外部时钟信号之间可具有未知的相位关系。数据选通信号DQS的相位关系将相对于外部时钟进行校准以将数据选通信号DQS置于正确地捕获数据信号DQ的位置。在一些实施例中,触发器FF可在内部DQS的下降沿处捕获数据信号DQ。替代地,在一些实施例中,触发器FF可在内部DQS的上升沿处捕获数据信号DQ。

在步骤S304中,传输信号产生电路24配置成回应于传输命令而产生具有与数据选通信号的上升沿或下降沿同步的脉冲的传输信号。传输信号产生电路24可产生具有与数据选通信号的上升沿同步的脉冲的第一传输信号,且产生具有与数据选通信号的下降沿同步的脉冲的第二传输信号。

在步骤S306中,数据对准电路26配置成回应于所产生的传输信号而对准待传输的数据信号。数据对准电路26可回应于第一传输信号和第二传输信号而同步对准待传输的数据信号。

在步骤S308中,阻断电路28配置成根据在每次数据传输中计数的突发数目在数据选通信号的后同步时序上阻断数据选通信号的输入。后同步时序为例如从对应于数据传输的数据选通信号的上一下降沿到数据选通信号的下一上升沿的时序。

在一些实施例中,阻断电路28由突发计数器电路实施,其配置成对从数据传输的开始的突发数目进行计数,且回应于突发数目超过存储器装置的突发长度而输出阻断信号用于阻断数据选通信号的输入。突发长度可为根据存储器装置20的类型确定的四、八或十六。

参考图5,本实施例的突发计数器电路50包含反相器INV1、异步计数器52、逻辑电路54和逻辑电路56。反相器INV1配置成使数据选通信号DQS反相且输出反相数据选通信号

参考图6,本实施例示出图5中的突发计数器电路50的数据选通信号DQS与模式信号Q

参考图7,在本实施例中,当输入写入命令时,存储器装置接收数据信号DQ连同通常称为DQS的数据选通信号。DQS用作时钟信号以自数据信号DQ捕获对应输入数据。将DQS放大以产生内部DQS,且产生具有与内部DQS的上升沿同步的脉冲的数据写入信号EVEN_D,同时产生具有与内部DQS的下降沿同步的脉冲的数据写入信号ODD_D。数据写入信号EVEN_D和数据写入信号ODD_D分别用于自数据信号DQ捕获输入数据。

如图7中所示出,当在数据选通信号DQS的上一脉冲中出现假信号时,数据选通信号DQS的下降沿可能会被错误地识别。然而,根据以上实施例产生的阻断信号DATA_LAT,可阻挡由内部DQS中的假信号引起的脉冲,因此,根据内部DQS的上升沿和下降沿产生的数据写入信号EVEN_D和数据写入信号ODD_D被校正且用于从数据信号DQ捕获输入数据。参考下部中示出的数据DHS1到数据DHS8,对准数据DHS1和对准数据DHS2与数据写入信号EVEN_D和数据写入信号ODD_D的上升沿正确地同步。

总而言之,根据本公开的实施例,提出一种存储器装置及其假信号预防方法,以借助计数器进行编程突发计数。基于突发数目的计数,可防止后同步时序上数据选通信号中扩展假信号的输入,且可实现高频率数据选通信号的快速反应。

尽管已通过以上实施例公开本公开,但是所述实施例并不意图限制本公开。对于本领域的技术人员将显而易见的是,在不脱离本公开的范围或精神的情况下,可以对本公开的结构进行各种修改和变化。因此,本公开的保护范围属于所附权利要求。

相关技术
  • 存储器管理方法、存储器控制电路单元与存储器存储装置
  • 数据存储方法、存储器控制电路单元及存储器存储装置
  • 基于子块位置操作存储器装置的方法和相关存储器系统
  • 数据写入方法、存储器控制电路单元及存储器存储装置
  • 数据存储方法、存储器控制电路单元及存储器存储装置
  • 用于减少在存储器读存取期间的电力假信号的静态随机存取存储器(SRAM)全局位线电路及其相关方法和系统
  • 用于减少在存储器读存取期间的电力假信号的静态随机存取存储器(SRAM)全局位线电路及其相关方法和系统
技术分类

06120115607020