掌桥专利:专业的专利平台
掌桥专利
首页

像素电路及其驱动方法、显示面板

文献发布时间:2024-04-18 19:58:53


像素电路及其驱动方法、显示面板

技术领域

本申请属于显示技术领域,尤其涉及一种像素电路及其驱动方法、显示面板。

背景技术

随着显示技术的不断发展,显示面板的应用越来越广泛,例如手机、电脑、平板电脑、电子书等产品。然而,目前显示面板在显示时存在暗纹、亮度分布不均等影响显示效果的不良现象。

发明内容

本申请实施例提供了一种像素电路及其驱动方法、显示面板,能够解决显示面板存在的暗纹、亮度分布不均等问题。

第一方面,本申请实施例提供了一种像素电路,像素电路包括:

第一初始化模块,第一初始化模块包括串联的N个初始化单元,N≥2,N个初始化单元的控制端与第二扫描信号线电连接,第1个初始化单元的第一端与第二参考电压信号线电连接,第i个初始化单元的第二端与第i+1个初始化单元的第一端电连接,第N个初始化单元的第二端与发光元件的第一极电连接,或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,初始化晶体管的栅极与第二扫描信号线电连接,初始化晶体管连接于第二参考电压信号线与发光元件的第一极之间,第一初始化模块用于将第二参考电压信号线的第二参考电压信号向发光元件的第一极传输,以对发光元件的第一极进行初始化,1≤i≤N-1,i和N均为整数。

根据本申请第一方面的实施方式,在一画面刷新周期内,第二扫描信号线传输的第二扫描信号包括多个间隔的使能电平。

根据本申请第一方面的实施方式,像素电路还包括:

驱动模块,驱动模块包括控制端、第一端和第二端;

偏置补偿模块,偏置补偿模块的控制端与第一扫描信号线电连接,偏置补偿模块的第一端与第一参考电压信号线电连接,偏置补偿模块的第二端与驱动模块的第一端或者驱动模块的第二端电连接,偏置补偿模块用于将第一参考电压信号线的第一参考电压信号传输至驱动模块的第一端或者驱动模块的第二端。

根据本申请第一方面前述任一实施方式,第二扫描信号线复用第一扫描信号线;在一画面刷新周期内,第一扫描信号线传输的第一扫描信号包括多个间隔的使能电平,偏置补偿模块响应于第一扫描信号的使能电平导通,第一初始化模块响应于第一扫描信号的使能电平导通。

根据本申请第一方面前述任一实施方式,第一扫描信号线传输的第一扫描信号与第二扫描信号线传输的第二扫描信号不同;在一画面刷新周期内,第一扫描信号线传输的第一扫描信号包括M1个使能电平,第二扫描信号线传输的第二扫描信号包括M2个使能电平,M1>M2,M1和M2均为正整数。

根据本申请第一方面前述任一实施方式,初始化单元包括第一晶体管,N个第一晶体管的栅极与第二扫描信号线电连接,第1个第一晶体管的第一极与第二参考电压信号线电连接,第i个第一晶体管的第二极与第i+1个第一晶体管的第一极电连接,第N个第一晶体管的第二极与发光元件的第一极电连接。

根据本申请第一方面前述任一实施方式,N=2。

根据本申请第一方面前述任一实施方式,像素电路还包括:阈值补偿模块,阈值补偿模块的控制端与第三扫描信号线电连接,阈值补偿模块的第一端与驱动模块的控制端电连接,阈值补偿模块的第二端与驱动模块的第二端电连接;第二初始化模块,第二初始化模块的控制端与第四扫描信号线电连接,第二初始化模块的第一端与第三参考电压信号线电连接,第二初始化模块的第二端与阈值补偿模块的第二端电连接;数据写入模块,数据写入模块的控制端与第五扫描信号线电连接,数据写入模块的第一端与数据信号线电连接,数据写入模块的第二端与驱动模块的第一端电连接;第一发光控制模块,第一发光控制模块的控制端与发光控制信号线电连接,第一发光控制模块的第一端与第一电源电压信号线电连接,第一发光控制模块的第二端与驱动模块的第一端电连接;第二发光控制模块,第二发光控制模块的控制端与发光控制信号线电连接,第二发光控制模块的第一端与驱动模块的第二端电连接,第二发光控制模块的第二端与发光元件的第一极电连接;存储模块,存储模块的第一端与第一电源电压信号线电连接,存储模块的第二端与驱动模块的控制端电连接。

根据本申请第一方面前述任一实施方式,初始化单元包括第一晶体管,偏置补偿模块包括第二晶体管,第一晶体管和第二晶体管为同一导电类型的晶体管。

根据本申请第一方面前述任一实施方式,第一晶体管和第二晶体管均为P型晶体管。

根据本申请第一方面前述任一实施方式,第一晶体管和第二晶体管均为N型晶体管。

根据本申请第一方面前述任一实施方式,阈值补偿模块包括第三晶体管,第二初始化模块包括第四晶体管,第三晶体管和第四晶体管为N型晶体管。

根据本申请第一方面前述任一实施方式,一画面刷新周期包括写入帧或者保持帧;在写入帧,第二扫描信号线传输的第二扫描信号包括X1个间隔的使能电平;在保持帧,第二扫描信号线传输的第二扫描信号包括X2个间隔的使能电平;其中,X2≤X1,且X1和X2均为正整数。

根据本申请第一方面前述任一实施方式,第二参考电压信号的电压值小于第一参考电压信号的电压值。

根据本申请第一方面前述任一实施方式,第二参考电压信号的电压值小于0V,第一参考电压信号的电压值大于0V。

第二方面,本申请实施例提供了一种像素电路的驱动方法,像素电路包括如第一方面提供的像素电路,像素电路的驱动方法包括:

在目标初始化阶段,向第二扫描信号线提供使能电平,以使第一初始化模块导通,将第二参考电压信号线的第二参考电压信号向发光元件的第一极传输,以对发光元件的第一极进行初始化。

第三方面,本申请实施例提供了一种显示面板,显示面板包括如第一方面提供的像素电路。

根据本申请第二方面前述任一实施方式,显示面板包括沿第一方向排布的多个像素电路行,一个像素电路行包括沿第二方向排布的至少两个像素电路,第一方向与第二方向交叉;一个像素电路行中的像素电路与同一条第二扫描信号线电连接,在一画面刷新周期内,一个像素电路行中的像素电路连接的第二扫描信号线传输的第二扫描信号包括多个间隔的使能电平;多个像素电路行包括第一目标像素行和第二目标像素行,在一画面刷新周期内,在第二时段第一目标像素行接收到第二扫描信号的使能电平,在与第二时段不同的第一时段第二目标像素行接收到第二扫描信号的使能电平;在第二时段输入第二参考电压信号线的第二参考电压信号的电压的绝对值小于在第一时段输入第二参考电压信号线的第二参考电压信号的电压的绝对值;一画面刷新周期包括有效阶段和消隐阶段;第一时段位于有效阶段,第二时段位于消隐阶段。

根据本申请第二方面前述任一实施方式,在第二时段第一目标像素行接收到的第二扫描信号的使能电平的脉宽小于或等于在第一时段第二目标像素行接收到的第二扫描信号的使能电平的脉宽。

根据本申请第二方面前述任一实施方式,第二扫描信号线复用第一扫描信号线。

根据本申请第二方面前述任一实施方式,显示面板的显示区包括沿第一方向交替排列的n个第一区和m个第二区,n大于m,n和m为正整数,第一方向与第一扫描信号线的延伸方向相交,在一画面刷新周期内,在第一时段,各第一区的至少部分像素电路中,第一初始化模块导通;在与第一时段不同的第二时段,各第二区的至少部分像素电路中,第一初始化模块导通。

根据本申请第二方面前述任一实施方式,一画面刷新周期包括有效阶段和消隐阶段;第一时段位于有效阶段,第二时段位于消隐阶段。

根据本申请第二方面前述任一实施方式,一画面刷新周期包括写入帧,有效阶段位于写入帧,至少部分消隐阶段位于写入帧。

根据本申请第二方面前述任一实施方式,一画面刷新周期还包括保持帧,部分消隐阶段位于写入帧,部分消隐阶段位于保持帧。

根据本申请第二方面前述任一实施方式,在一画面刷新周期的写入帧内,在数据写入阶段之后,同一第二扫描信号线传输的第二扫描信号包括n个间隔的使能电平,n≥2且n为整数。

根据本申请第二方面前述任一实施方式,n-m=1。

根据本申请第二方面前述任一实施方式,在一画面刷新周期内,在第一时段,各第二区中的像素电路中的第一初始化模块关断;在第二时段,各第一区中的像素电路中的第一初始化模块关断。

本申请实施例的像素电路及其驱动方法、显示面板,像素电路包括第一初始化模块,其中,第一初始化模块包括串联的N个初始化单元,N≥2,N个初始化单元的控制端与第二扫描信号线电连接,第1个初始化单元的第一端与第二参考电压信号线电连接,第i个初始化单元的第二端与第i+1个初始化单元的第一端电连接,第N个初始化单元的第二端与发光元件的第一极电连接,第一初始化模块用于将第二参考电压信号线的第二参考电压信号向发光元件的第一极传输,以对发光元件的第一极进行初始化,1≤i≤N-1,i和N均为整数。或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,初始化晶体管的控制端与第二扫描信号线电连接,初始化晶体管连接于第二参考电压信号线与发光元件的第一极之间,由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构),或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,故初始化晶体管的沟道宽长比减小,从而可以降低第一初始化模块导通时传输的电量,即降低第二参考电压信号线向发光元件的第一极传输的电量。这样,即便第二参考电压信号线在对不同区域的发光元件的第一极初始化时对应的负载不同,但是由于各行像素电路中的第一初始化模块导通时传输的电量均整体降低,所以可以减小不同区域的像素电路中的第一初始化模块导通时传输的电量之间的差异,使得不同区域的发光元件的第一极初始化后的电位相同或相近,使得不同区域的发光元件的第一极初始化程度相同或相近,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

附图说明

为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单的介绍,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为像素电路的一种电路示意图;

图2为显示面板在第一时段的发光元件初始化情况的示意图;

图3为显示面板在第二时段的发光元件初始化情况的示意图;

图4为本申请实施例提供的像素电路的一种电路示意图;

图5为本申请实施例提供的像素电路的另一种电路示意图;

图6为本申请实施例提供的像素电路的又一种电路示意图;

图7为本申请实施例提供的像素电路的一种驱动时序示意图;

图8为本申请实施例提供的像素电路的另一种驱动时序示意图;

图9为本申请实施例提供的像素电路的又一种电路示意图;

图10为图9所示的像素电路对应的一种驱动时序示意图;

图11为图9所示的像素电路对应的另一种驱动时序示意图;

图12为本申请实施例提供的像素电路的驱动方法的一种流程示意图;

图13为本申请实施例提供的显示面板的一种结构示意图;

图14为本申请实施例提供的显示面板在第一刷新率时的一种时序示意图;

图15为本申请实施例提供的显示面板在第二刷新率时的一种时序示意图;

图16为显示面板在第一时段的发光元件初始化情况的另一种示意图;

图17为显示面板在第二时段的发光元件初始化情况的另一种示意图;

图18为本申请实施例提供的显示装置的一种结构示意图。

具体实施方式

下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅意在解释本申请,而不是限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。

需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。

需要说明的是,本申请实施例中的晶体管可以为N型晶体管,也可以为P型晶体管。对于N型晶体管来说,导通电平为高电平,截止电平为低电平。即,N型晶体管的栅极为高电平时,其第一极和第二极之间导通,N型晶体管的栅极为低电平时,其第一极和第二极之间关断。对于P型晶体管来说,导通电平为低电平,截止电平为高电平。即,P型晶体管的控制极为低电平时,其第一极和第二极之间导通,P型晶体管的控制端为高电平时,其第一极和第二极之间关断。在具体实施时,上述各晶体管的栅极作为其控制极,并且,根据各晶体管的栅极的信号以及其类型,可以将其第一极作为源极,第二极作为漏极,或者将其第一极作为漏极,第二极作为源极,在此不做区分,另外本发明实施例中的导通电平和截止电平均为泛指,导通电平是指任何能够使晶体管导通的电平,截止电平是指任何能够使晶体管截止/关断的电平。

在本申请实施例中,术语“电连接”可以是指两个组件直接电连接,也可以是指两个组件之间经由一个或多个其它组件电连接。

在本申请实施例中,第一节点、第二节点和第三节点只是为了便于描述电路结构而定义的,第一节点、第二节点和第三节点并不是一个实际的电路单元。

在不脱离本申请的精神或范围的情况下,在本申请中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本申请意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本申请的修改和变化。需要说明的是,本申请实施例所提供的实施方式,在不矛盾的情况下可以相互组合。

在阐述本申请实施例所提供的技术方案之前,为了便于对本申请实施例理解,本申请首先对相关技术中存在的问题进行具体说明:

在各种显示技术中,自发光显示装置因具有自发光、轻薄、功耗低、高对比度、高色域、可实现柔性显示等优点,已被广泛地应用于包括电脑、手机等电子产品在内的各种电子设备中。

其中,自发光显示装置中的自发光元件例如可以包括有机发光二极管(OrganicLight Emitting Diode,OLED)、量子点发光二极管(Quantum Dot Light EmittingDiodes,QLED)、微发光二极管(Micro Light Emitting Diodes,Micro LED)等。在实际的显示中,一般通过像素电路输出驱动电流来驱动发光元件发光,使得显示装置达到画面显示的目的。

像素电路在驱动发光元件发光时,像素电路中的驱动模块的控制端的电位可能会大于驱动模块的第二端的电位,长期这样设置会导致驱动模块内部的离子极性化,进而驱动模块内部形成内建电场,导致驱动模块的阈值电压Vth发生偏移,从而影响流入发光元件的驱动电流,出现闪烁等问题。

图1为像素电路的一种电路示意图。如图1所示,为了改善驱动模块01’的阈值电压Vth的偏移问题,像素电路中可以增加偏置补偿模块02’。偏置补偿模块02’的控制端与扫描信号线S’电连接,偏置补偿模块02’的第一端与参考电压信号线(或称偏置补偿信号线)vref1’电连接,偏置补偿模块02’的第二端与驱动模块01’的第一端电连接。在扫描信号线S’的控制下,偏置补偿模块02’导通,将参考电压信号线vref1’的参考电压信号传输至驱动模块01’的第一端。由于驱动模块01’导通,所以参考电压信号线vref1’的参考电压信号会通过驱动模块01’传输至驱动模块01’的第二端,使得驱动模块01’的第二端的电位高于或者等于驱动模块01’的控制端的电位,进而调节驱动模块01’的阈值电压Vth的偏移状态。

如图1所示,像素电路还可以包括初始化模块03’,初始化模块03’和偏置补偿模块02’可以共同受扫描信号线S’的控制。初始化模块03’的控制端可以与扫描信号线S’电连接,初始化模块03’的第一端可以与参考电压信号线vref2’电连接,初始化模块03’的第二端可以与发光元件D’的第一极电连接,初始化模块03’用于对发光元件D’的第一极进行初始化。

为了较好的调节驱动模块01’的阈值电压Vth的偏移状态,通常在一画面刷新周期内,同一扫描信号线S’提供的扫描信号可以包括多个使能电平。即,一画面刷新周期内,偏置补偿模块02’可以多次导通,调节驱动模块01’的阈值电压Vth的偏移状态。由于初始化模块03’和偏置补偿模块02’共同受扫描信号线S’的控制,所以一画面刷新周期内,初始化模块03’也多次导通,多次对发光元件D’的第一极进行初始化。

扫描信号线S’可以为多行像素电路提供扫描信号。例如,当第i行像素电路响应于扫描信号线S’的使能电平对发光元件的第一极进行初始化时,与第i行像素电路连接同一条扫描信号线S’的其他行像素电路也可以响应于扫描信号线S’的使能电平对发光元件的第一极进行初始化,i为正整数。

图2为显示面板在第一时段的发光元件初始化情况的示意图,图3为显示面板在第二时段的发光元件初始化情况的示意图。结合图1至图3所示,显示面板的显示区内设置有多行像素电路,一画面刷新周期内扫描信号线S’提供的扫描信号包括多个脉冲。在扫描信号的使能电平内,偏置补偿模块02’和初始化模块03’分别响应扫描信号的脉冲信号导通,调节驱动模块01’的阈值电压Vth的偏移状态和对发光元件D’的第一极进行初始化。

例如以在一画面刷新周期内同一扫描信号线S’提供的扫描信号包括3个脉冲,即以3pulse为例,脉冲宽度与像素行的扫描时间相关联,这里,扫描信号线S’提供的扫描信号的脉冲宽度可对应多行(如,脉冲宽度可对应20行像素电路的扫描时间)。一画面刷新周期包括有效阶段和消隐阶段。如图2所示,在像素电路工作稳定后,在一画面刷新周期的第一时段,位于有效阶段,扫描信号中的脉冲a、脉冲b和脉冲c(对应使能电平的位置)均处于Vactive区(对应显示面板的实际显示区),相当于Vactive区(即显示面板的实际显示区)内有三个第一区01的像素电路进行发光元件D’的第一极的初始化,例如此时显示区内的负载为60行像素电路对应的负载。

如图3所示,随着时间的推移,继续扫描,扫描信号的脉冲a、脉冲b和脉冲c向下移动,扫描信号的一个脉冲(如脉冲a)会进入Vblank区,Vblank区对应的区域在显示面板上并不是真实存在的,为方便理解而引出的概念。也就是说,在第二时段,位于消隐阶段,当扫描信号的一个脉冲进入Vblank区时,显示区(即图3中Vactive区)内仅有两个第二区02的像素电路进行发光元件D’的第一极的初始化,例如此时显示区内的负载为40行像素电路对应的负载。这样,出现了在一画面刷新周期内的某一时段,显示面板中有两个区域的像素电路在进行初始化,而另一时段则有三个区域的像素电路在进行初始化的现象,这就导致了在不同时段内,对应像素行的扫描电路和提供参考电压信号的参考电压信号线vref1’驱动的像素电路的行数不同,显示区内负载存在差异。当扫描信号的脉冲处于Vblank区时,参考电压信号线vref2’驱动的负载较低,所以参考电压信号线vref2’会向发光元件D’的第一极传输较多的电量(负电),使得发光元件D’的第一极的电位被拉至较低电位,导致第二区02的发光元件的亮度相比于第一区01的发光元件的亮度偏暗,从而出现暗纹、亮度分布不均的现象。例如,在一画面刷新周期内同一扫描信号线S’提供的扫描信号包括3个使能电平时,可能会出现图3所示的亮暗不均的三分屏。

鉴于发明人的上述研究发现,本申请实施例提供了一种像素电路及其驱动方法、显示面板,能够解决显示面板存在的暗纹、亮度分布不均等问题。

本申请实施例的技术构思在于:对于像素电路中用于对发光元件的第一极进行初始化的第一初始化模块,第一初始化模块包括串联的N个初始化单元,N≥2。由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构)。或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,故初始化晶体管的沟道宽长比减小,从而可以降低第一初始化模块的电量,即降低第二参考电压信号线向发光元件的第一极传输的电量。这样,即便第二参考电压信号线在对不同区域的发光元件的第一极初始化时对应的负载不同,但是由于各行像素电路中的第一初始化模块的电量均整体降低,所以可以减小不同区域的像素电路中的第一初始化模块的电量之间的差异,使得不同区域的发光元件的第一极初始化后的电位相同或相近,使得不同区域的发光元件的第一极初始化程度相同或相近,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

下面首先对本申请实施例所提供的像素电路进行介绍。

图4为本申请实施例提供的像素电路的一种电路示意图。如图4所示,该像素电路30可以包括第一初始化模块303。

第一初始化模块303可以包括串联的N个初始化单元303a,N≥2。N个初始化单元303a的控制端可以与第二扫描信号线S2电连接,在N个初始化单元303a中,第1个初始化单元303a的第一端与第二参考电压信号线vref2电连接,第i个初始化单元303a的第二端与第i+1个初始化单元303a的第一端电连接,1≤i≤N-1,i和N均为整数,第N个初始化单元303a的第二端与发光元件D的第一极电连接。示例性地,发光元件D的第一极可以为发光元件D的阳极,发光元件D的第二极可以为发光元件D的阴极。第一初始化模块303可以用于将第二参考电压信号线vref2的第二参考电压信号向发光元件D的第一极传输,以对发光元件D的第一极进行初始化。

图5为本申请实施例提供的像素电路的另一种电路示意图。如图5所示,根据本申请的另一些实施例,可选地,第一初始化模块303包括一个初始化晶体管T8,初始化晶体管T8的沟道宽长比小于2/3,初始化晶体管T8的栅极与第二扫描信号线S2电连接,初始化晶体管T8连接于第二参考电压信号线vref2与发光元件D的第一极之间。

可选的,初始化晶体管T8的沟道宽长比可为1.9/3、1.8/3、1.7/3、1.6/3、1.5/3、1.4/3、1.3/3、1.2/3、1.1/3、1/3等。可选的,初始化晶体管T8的沟道宽长比小于1.5/3。可选的,初始化晶体管T8的沟道宽长比小于1/3。可选的,初始化晶体管T8的沟道宽度可小于2um。可选的,初始化晶体管T8的沟道宽长度可大于或等于3um。初始化晶体管T8的沟道宽长比越小,第一初始化模块导通时传输的电量可越少。

本申请实施例的像素电路,像素电路包括第一初始化模块,其中,第一初始化模块包括串联的N个初始化单元,N≥2。由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构),或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,故初始化晶体管的沟道宽长比减小,从而可以降低第一初始化模块导通时传输的电量,即降低第二参考电压信号线向发光元件的第一极传输的电量。这样,即便第二参考电压信号线在对不同区域的发光元件的第一极初始化时对应的负载不同,但是由于各行像素电路中的第一初始化模块导通时传输的电量均整体降低,所以可以减小不同区域的像素电路中的第一初始化模块导通时传输的电量之间的差异,使得不同区域的发光元件的第一极初始化后的电位相同或相近,使得不同区域的发光元件的第一极初始化程度相同或相近,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

可选地,在一画面刷新周期T内,同一第二扫描信号线S2的第二扫描信号可以包括多个间隔的使能电平。第一初始化模块303可以响应于第二扫描信号的使能电平导通,对发光元件D的第一极进行初始化。可选地,在一画面刷新周期T的写入帧内,在数据写入阶段之后,同一第二扫描信号线S2的第二扫描信号可以包括多个间隔的使能电平。

可选的,像素电路30还可以包括驱动模块301。驱动模块301可以包括控制端、第一端和第二端。驱动模块301的控制端可以与第一节点N1电连接,驱动模块301的第一端可以与第二节点N2电连接,驱动模块301的第二端可以与第三节点N3电连接。

图6为本申请实施例提供的像素电路的又一种电路示意图。如图6所示,根据本申请的一些实施例,可选地,像素电路30还可以包括偏置补偿模块302。

偏置补偿模块302的控制端可以与第一扫描信号线S1电连接,偏置补偿模块302的第一端可以与第一参考电压信号线vref1电连接,偏置补偿模块302的第二端与驱动模块301的第一端或者驱动模块301的第二端电连接。图6以偏置补偿模块302的第二端与驱动模块301的第一端电连接为例进行示出,但是在其他实施例中,偏置补偿模块302的第二端也可以与驱动模块301的第二端电连接,本申请实施例对此不作限定。偏置补偿模块302可以用于将第一参考电压信号线vref1的第一参考电压信号传输至驱动模块301的第一端或者驱动模块301的第二端,使得驱动模块301的第二端的电位高于或者等于驱动模块301的控制端的电位,进而调节驱动模块301的阈值电压Vth的偏移状态,改善闪烁问题。

继续参见图6,根据本申请的一些实施例,可选地,第二扫描信号线S2可以复用第一扫描信号线S1。即,在一些实施例中,偏置补偿模块302和第一初始化模块303可以共同受第一扫描信号线S1的控制。

图7为本申请实施例提供的像素电路的一种驱动时序示意图。结合图6和图7所示,在一画面刷新周期T内,同一第一扫描信号线S1传输的第一扫描信号可以包括多个间隔的使能电平d1。其中,偏置补偿模块302可以响应于第一扫描信号的使能电平d1导通,调节驱动模块301的阈值电压Vth的偏移状态。第一初始化模块303可以响应于第一扫描信号的使能电平d1导通,对发光元件D的第一极进行初始化。也就是说,在一画面刷新周期T内,偏置补偿模块302可以多次导通,多次调节驱动模块301的阈值电压Vth的偏移状态。在一画面刷新周期T内,第一初始化模块303也多次导通,多次对发光元件D的第一极进行初始化。

如此,一方面,由于第二扫描信号线S2复用第一扫描信号线S1,所以可以减少显示面板中的走线数量,有利于节省布线空间,降低生产成本;另一方面,由于在一画面刷新周期T内偏置补偿模块302多次调节驱动模块301的阈值电压Vth的偏移状态,所以可以较好的实现对于驱动模块301的阈值电压Vth的偏移状态的调节,改善闪烁问题;又一方面,虽然在一画面刷新周期T内同一第二扫描信号线S2的第二扫描信号包括多个使能电平,但是由于第一初始化模块包括串联的N个初始化单元,N≥2,所以即便第二扫描信号的一个脉冲进入Vblank区时(相当于图3的第二时段),第二参考电压信号线驱动的负载减小,但是第二参考电压信号线通过第一初始化模块向发光元件的第一极传输的电量仍然较少,从而可以保证发光元件的第一极的电位不会被过度拉低,使得发光元件仍具有较高亮度,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

图8为本申请实施例提供的像素电路的另一种驱动时序示意图。结合图6和图8所示,根据本申请的另一些实施例,可选地,第一扫描信号线S1传输的第一扫描信号与第二扫描信号线S2传输的第二扫描信号可以不同。

例如,在一画面刷新周期T内,第一扫描信号线S1传输的第一扫描信号可以包括M1个使能电平d1,第二扫描信号线S2传输的第二扫描信号可以包括M2个使能电平d2,M1>M2,M1和M2均为正整数。M1和M2的具体大小可以根据实际情况灵活调整,本申请实施例对此不作限定。

如此,一方面,第一扫描信号线S1传输的第一扫描信号可以包括数量较多的使能电平d1,使得在一画面刷新周期T内,偏置补偿模块302多次调节驱动模块301的阈值电压Vth的偏移状态,较好的实现对于驱动模块301的阈值电压Vth的偏移状态的调节,改善闪烁问题;另一方面,第二扫描信号线S2传输的第二扫描信号可以包括数量较少的使能电平d2,从而减少第一初始化模块303的导通次数和导通时间,进一步降低第二参考电压信号线向发光元件的第一极传输的电量,保证发光元件的第一极的电位不会被过度拉低,使得发光元件仍具有较高亮度,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性;另一方面,偏置补偿模块302和第一初始化模块303独立控制,第二扫描信号线S2例如仅连接第一初始化模块303,而不连接偏置补偿模块302,因此不同第二扫描信号线S2的负载差异只受第一初始化模块303的影响,而不再受偏置补偿模块302的影响,进而可以减小不同第二扫描信号线S2的负载差异,进一步改善暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

在一些具体的实施例中,M2=1。即,在一画面刷新周期T内,第二扫描信号线S2传输的第二扫描信号可以包括1个使能电平d2。

这样,由于在一画面刷新周期T内,第二扫描信号线S2传输的第二扫描信号只有1个使能电平d2,所以第二参考电压信号线可以依次为各行像素电路提供第二参考电压信号。即,在不同的时刻或时间段,第二参考电压信号线例如均只为一个区域的像素电路提供第二参考电压信号。因此,在不同的时刻或时间段,第二参考电压信号线对应的负载相同或相近,有利于保证不同区域的发光元件的第一极的电位相同或相近,进一步减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

图9为本申请实施例提供的像素电路的又一种电路示意图。如图9所示,在一些具体的实施例中,可选地,初始化单元303a可以包括第一晶体管T1,N个第一晶体管T1的栅极与第二扫描信号线S2电连接,第1个第一晶体管T1的第一极与第二参考电压信号线vref2电连接,第i个第一晶体管T1的第二极与第i+1个第一晶体管T1的第一极电连接,第N个第一晶体管T1的第二极与发光元件D的第一极电连接。第一初始化模块303可以用于将第二参考电压信号线vref2的第二参考电压信号传输至发光元件D的第一极,以对发光元件D的第一极进行初始化。

如此,由于第一初始化模块包括串联的N个第一晶体管T1,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构),从而可以降低第二参考电压信号线向发光元件的第一极传输的电量,保证发光元件的第一极的电位不会被过度拉低,使得发光元件仍具有较高亮度,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

在一些具体的实施例中,N=2。即,第一初始化模块303可以包括串联的两个第一晶体管T1,第1个第一晶体管T1的第一极可以与第二参考电压信号线vref2电连接,第1个第一晶体管T1的第二极可以与第2个第一晶体管T1的第一极电连接,第2个第一晶体管T1的第二极可以与发光元件D的第一极电连接。

如此,第一初始化模块可以形成双栅极结构,从而可以降低第二参考电压信号线向发光元件的第一极传输的电量,保证发光元件的第一极的电位不会被过度拉低,使得发光元件仍具有较高亮度,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

继续参见图9,根据本申请的一些实施例,可选地,像素电路30还可以包括阈值补偿模块304、第二初始化模块305、数据写入模块306、第一发光控制模块307、第二发光控制模块308和存储模块309中的部分或全部。

可选地,像素电路30还可以包括阈值补偿模块304。阈值补偿模块304的控制端与第三扫描信号线S3电连接,阈值补偿模块304的第一端与驱动模块301的控制端电连接,阈值补偿模块304的第二端与驱动模块301的第二端电连接。

可选地,像素电路30还可以包括第二初始化模块305。第二初始化模块305的控制端与第四扫描信号线S4电连接,第二初始化模块305的第一端与第三参考电压信号线vref3电连接,第二初始化模块305的第二端与阈值补偿模块304的第二端电连接。

可选地,像素电路30还可以包括数据写入模块306。数据写入模块306的控制端与第五扫描信号线S5电连接,数据写入模块306的第一端与数据信号线data电连接,数据写入模块306的第二端与驱动模块301的第一端电连接。

可选地,像素电路30还可以包括第一发光控制模块307。第一发光控制模块307的控制端与发光控制信号线EM电连接,第一发光控制模块307的第一端与第一电源电压信号线ELVDD电连接,第一发光控制模块307的第二端与驱动模块301的第一端电连接。

可选地,像素电路30还可以包括第二发光控制模块308。第二发光控制模块308的控制端与发光控制信号线EM电连接,第二发光控制模块308的第一端与驱动模块301的第二端电连接,第二发光控制模块308的第二端与发光元件D的第一极电连接。发光元件D的第二极与第二电源电压信号线ELVSS电连接。

可选地,像素电路30还可以包括存储模块309。存储模块309的第一端与第一电源电压信号线ELVDD电连接,存储模块309的第二端与驱动模块301的控制端电连接。

图9中的第一初始化模块也可替换为包括一个初始化晶体管的第一初始化模块,初始化晶体管的沟道宽长比小于2/3。图9中的第一初始化模块为多个串联的晶体管或沟道宽长比小于2/3的一个初始化晶体管时,工作过程和对应的时序波形相同或类似。

图9以第二扫描信号线S2复用第一扫描信号线S1为例进行示出。图10为图9所示的像素电路对应的一种驱动时序示意图。结合图9和图10所示,在一些实施例中,一画面刷新周期T可以包括偏置补偿阶段p、第一初始化阶段t1、数据写入阶段t2和发光阶段t3。偏置补偿阶段p可以包括第一偏置补偿阶段p1和至少一个第二偏置补偿阶段p2,例如偏置补偿阶段p可以包括第一偏置补偿阶段p1和多个第二偏置补偿阶段p2。一画面刷新周期T内,偏置补偿阶段p的个数对应第二扫描信号的使能电平的个数。一画面刷新周期T内,第二偏置补偿阶段p2的个数对应在数据写入阶段之后,第二扫描信号的使能电平的个数。图10以偏置补偿阶段p包括1个第一偏置补偿阶段p1、3个第二偏置补偿阶段p2为例进行示出。相应地,发光阶段t3可以包括第一发光阶段t31、第二发光阶段t32和第三发光阶段t33。

在第一偏置补偿阶段p1,偏置补偿模块302可以在第一扫描信号线S1的控制下导通,阈值补偿模块304可以在第三扫描信号线S3的控制下导通,存储模块309维持驱动模块301的控制端(相当于第一节点N1)处于较低电位,驱动模块301在驱动模块301的控制端(相当于第一节点N1)的控制下导通,第一参考电压信号线vref1的第一参考电压信号依次通过偏置补偿模块302和驱动模块301传输至驱动模块301的第二端,再通过阈值补偿模块304传输至驱动模块301的控制端,从而使得驱动模块301的第二端的电位等于驱动模块301的控制端的电位,进而调节驱动模块301的阈值电压Vth的偏移状态,改善闪烁问题。

在第一偏置补偿阶段p1,第一初始化模块303可以在第二扫描信号线S2的控制下导通,将第二参考电压信号线vref2的第二参考电压信号传输至发光元件D的第一极,以对发光元件D的第一极进行初始化。

接下来,在第一初始化阶段t1,第二初始化模块305在第四扫描信号线S4的控制下导通,阈值补偿模块304在第三扫描信号线S3的控制下导通,第三参考电压信号线vref3的第三参考电压信号依次通过第二初始化模块305和阈值补偿模块304传输至驱动模块301的控制端(相当于第一节点N1),以对驱动模块301的控制端(相当于第一节点N1)进行初始化。

再接下来,在数据写入阶段t2,数据写入模块306在第五扫描信号线S5的控制下导通,阈值补偿模块304在第三扫描信号线S3的控制下导通,驱动模块301在驱动模块301的控制端(相当于第一节点N1)的控制下导通,数据信号线data的数据信号通过数据写入模块306、驱动模块301和阈值补偿模块304传输至驱动模块301的控制端(相当于第一节点N1),实现数据信号的写入和驱动模块301的阈值电压Vth的补偿。

再接下来,在第一个第二偏置补偿阶段p2,偏置补偿模块302可以在第一扫描信号线S1的控制下导通,驱动模块301在驱动模块301的控制端(相当于第一节点N1)的控制下导通,第一参考电压信号线vref1的第一参考电压信号通过偏置补偿模块302传输至驱动模块301的第一端,第一参考电压信号线vref1的第一参考电压信号依次通过偏置补偿模块302和驱动模块301传输至驱动模块301的第二端,从而使得驱动模块301的第二端的电位高于驱动模块301的控制端的电位,进而调节驱动模块301的阈值电压Vth的偏移状态,改善闪烁问题。

在第一个第二偏置补偿阶段p2,第一初始化模块303可以在第一扫描信号线S1的控制下导通,将第二参考电压信号线vref2的第二参考电压信号传输至发光元件D的第一极,以对发光元件D的第一极进行初始化。

再接下来,在第一发光阶段t31,第一发光控制模块307和第二发光控制模块308在发光控制信号线EM的控制下导通,驱动模块301在驱动模块301的控制端(相当于第一节点N1)的控制下导通,像素电路30的驱动电流传输至发光元件D的第一极,发光元件D发光。

再接下来,在第二个第二偏置补偿阶段p2,偏置补偿模块302可以在第一扫描信号线S1的控制下导通,驱动模块301在驱动模块301的控制端(相当于第一节点N1)的控制下导通,第一参考电压信号线vref1的第一参考电压信号依次通过偏置补偿模块302和驱动模块301传输至驱动模块301的第二端,从而使得驱动模块301的第二端的电位高于驱动模块301的控制端的电位,进而调节驱动模块301的阈值电压Vth的偏移状态,改善闪烁问题。

在第二个第二偏置补偿阶段p2,第一初始化模块303可以在第二扫描信号线S2的控制下导通,将第二参考电压信号线vref2的第二参考电压信号传输至发光元件D的第一极,以对发光元件D的第一极进行初始化。

再接下来,进入第二发光阶段t32。第二发光阶段t32的工作过程与第一发光阶段t31的工作过程相同,在此不再赘述。

再接下来,进入第三个第二偏置补偿阶段p2。第三个第二偏置补偿阶段p2的工作过程与第一个第二偏置补偿阶段p2和第二个第二偏置补偿阶段p2的工作过程相同,在此不再赘述。

再接下来,进入第三发光阶段t33。第三发光阶段t33的工作过程与第一发光阶段t31的工作过程相同,在此不再赘述。

图10所示的驱动时序图例如可以为较高刷新频率时任意一帧的驱动时序图,或者可以为较低刷新频率时写入帧的驱动时序图,本申请实施例对此不作限定。

继续参见图9,在一些具体的实施例中,初始化单元303a可以包括第一晶体管T1,偏置补偿模块302可以包括第二晶体管T2,第一晶体管T1和第二晶体管T2可以为同一导电类型的晶体管。

这样,可以便于第一晶体管T1和第二晶体管T2共同受同一扫描信号线(如第一扫描信号线S1)的控制。

例如,如图9所示,在一些示例中,第一晶体管T1和第二晶体管T2均可以为P型晶体管。再例如,在另一些示例中,第一晶体管T1和第二晶体管T2均可以为N型晶体管,本申请实施例对此不作限定。

在一些示例中,第一晶体管T1和第二晶体管T2均可以为金属氧化物晶体管,例如金属氧化物晶体管包括铟镓锌氧化物晶体管。

由于金属氧化物晶体管的漏电流较小,所以当第二晶体管T2为金属氧化物晶体管时,可以进一步降低第二参考电压信号线向发光元件的第一极传输的电量,保证发光元件的第一极的电位不会被过度拉低,使得发光元件仍具有较高亮度,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

当然,在另一些示例中,第一晶体管T1和/或第二晶体管T2也可以为低温多晶硅(Low Temperature Poly-Silicon,LTPS)晶体管,本申请实施例对此不作限定。

继续参见图9,根据本申请的一些实施例,驱动模块301可以包括驱动晶体管T0,阈值补偿模块304可以包括第三晶体管T3,第二初始化模块包括第四晶体管T4,数据写入模块306可以包括第五晶体管T5,第一发光控制模块307可以包括第六晶体管T6,第二发光控制模块308可以包括第七晶体管T7,存储模块309可以包括存储电容Cst。各个晶体管和存储电容Cst的连接方式请参见上文中各个模块的连接方式的描述,在此不再赘述。在一些示例中,第三晶体管T3和第四晶体管T4可以为N型晶体管。驱动晶体管T0、第五晶体管T5、第六晶体管T6和第七晶体管T7可以为P型晶体管,本申请实施例对此不作限定。例如,第三晶体管T3和第四晶体管T4可以为金属氧化物晶体管,驱动晶体管T0、第五晶体管T5、第六晶体管T6和第七晶体管T7可以为LTPS晶体管。

可选的,偏置补偿模块302可以包括多个晶体管,多个晶体管串联连接于第一参考电压信号线和驱动模块的预设端之间。多个串联的晶体管的栅极与第一扫描信号线电连接。驱动模块的预设端可为驱动模块的第一端或者驱动模块的第二端。

图11为图9所示的像素电路对应的另一种驱动时序示意图。结合图9和图11所示,根据本申请的一些实施例,可选地,一画面刷新周期可以包括写入帧T1或者保持帧T2。例如,在写入帧T1,对驱动模块301的控制端(相当于第一节点N1)进行初始化和写入数据信号,对驱动模块301的控制端(相当于第一节点N1)的电位刷新。例如,在保持帧T2,对驱动模块301的控制端(相当于第一节点N1)不进行初始化和不写入数据信号,对驱动模块301的控制端(相当于第一节点N1)的电位不刷新。

在写入帧T1,第一扫描信号线S1传输的第一扫描信号可以包括X1个间隔的使能电平d1。

在保持帧T2,第一扫描信号线S1传输的第一扫描信号可以包括X2个间隔的使能电平d1。

在写入帧T1,第二扫描信号线S2传输的第二扫描信号可以包括X1个间隔的使能电平d1。

在保持帧T2,第二扫描信号线S2传输的第二扫描信号可以包括X2个间隔的使能电平d1。

其中,X2≤X1,且X1和X2均为正整数。图11例如以X2=X1为例进行示出。X1和X2的具体大小可以根据实际情况灵活调整,本申请实施例对此不作限定。

无论是在写入帧T1,还是在保持帧T2,由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构),从而可以降低第二参考电压信号线向发光元件的第一极传输的电量,保证发光元件的第一极的电位不会被过度拉低,使得发光元件仍具有较高亮度,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

此外,当X2<X1时,由于保持帧中第二扫描信号的数量相对较少,所以例如可以降低保持帧中第二扫描信号在使能电平与非使能电平之间的切换次数,进而降低功耗。

根据本申请的一种实施例,可选地,第二参考电压信号的电压值可以小于第一参考电压信号的电压值。例如,第二参考电压信号的电压值可以小于0V,即为负向电压值,从而较好的实现对于发光元件的第一极的初始化。第一参考电压信号的电压值可以大于0V,即为正向电压值,从而使得驱动模块的第二端的电位高于或者等于驱动模块的控制端的电位。

第二参考电压信号的电压值和第一参考电压信号的电压值的大小可以根据实际情况灵活调整,本申请实施例对此不作限定。例如,在一些示例中,第二参考电压信号的电压值可以处于-3V~-2V,第一参考电压信号的电压值的电压值可以处于3V~5V。

基于上述实施例提供的像素电路30,相应地,本申请还提供了一种像素电路的驱动方法。其中,像素电路可以包括如上述实施例提供的像素电路30。请参见以下实施例。

图12为本申请实施例提供的像素电路的驱动方法的一种流程示意图。如图12所示,像素电路的驱动方法可以包括以下步骤:

S101、在目标初始化阶段,向第二扫描信号线提供使能电平,以使第一初始化模块导通,将第二参考电压信号线的第二参考电压信号向发光元件的第一极传输,以对发光元件的第一极进行初始化。

S101的具体过程已在上文中详细描述,在此不再赘述。其中,目标初始化阶段例如可以包括上述的第一偏置补偿阶段和第二偏置补偿阶段。

本申请实施例的像素电路的驱动方法,像素电路包括第一初始化模块,其中,第一初始化模块包括串联的N个初始化单元,N≥2。由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构)。或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,故初始化晶体管的沟道宽长比减小,从而可以降低第一初始化模块的电量,即降低第二参考电压信号线向发光元件的第一极传输的电量。这样,即便第二参考电压信号线在对不同区域的发光元件的第一极初始化时对应的负载不同,但是由于各行像素电路中的第一初始化模块导通时传输的电量均整体降低,所以可以减小不同区域的像素电路中的第一初始化模块导通时传输的电量之间的差异,使得不同区域的发光元件的第一极初始化后的电位相同或相近,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

基于上述实施例提供的像素电路30,相应地,本申请还提供了一种显示面板。图13为本申请实施例提供的显示面板的一种结构示意图。如图13所示,本申请实施例提供的显示面板100可以包括如上述实施例提供的像素电路30。

本申请实施例的显示面板,像素电路包括和第一初始化模块,其中,第一初始化模块包括串联的N个初始化单元,N≥2。由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构)。或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,故初始化晶体管的沟道宽长比减小,从而可以降低第一初始化模块的电量,即降低第二参考电压信号线向发光元件的第一极传输的电量。这样,即便第二参考电压信号线在对不同区域的发光元件的第一极初始化时对应的负载不同,但是由于各行像素电路中的第一初始化模块导通时传输的电量均整体降低,所以可以减小不同区域的像素电路中的第一初始化模块导通时传输的电量之间的差异,使得不同区域的发光元件的第一极初始化后的电位相同或相近,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

继续参见图13,根据本申请的一些实施例,可选地,显示面板100可以包括沿第一方向Y排布的多个像素电路行30A。一个像素电路行30A可以包括沿第二方向X排布的至少两个像素电路30,第一方向Y与第二方向X交叉。示例性地,第一方向Y可以为显示面板的列方向,第二方向X可以为显示面板的行方向。

一个像素电路行30A中的像素电路30可以与同一条第二扫描信号线S2电连接。在一画面刷新周期内,一个像素电路行30A中的像素电路30连接的第二扫描信号线S2传输的第二扫描信号可以包括多个间隔的使能电平d。

继续参见图13,多个像素电路行30A包括第一目标像素行PM1和第二目标像素行PM2。第一目标像素行PM1可以位于第二区02,第二目标像素行PM2可以位于第一区01。第一区01和第二区02已在上文图2和图3中详细说明,在此不再赘述。在一画面刷新周期内,在第二时段第一目标像素行PM1接收到第二扫描信号的使能电平,在与第二时段不同的第一时段第二目标像素行PM2接收到第二扫描信号的使能电平。即,在一画面刷新周期内,在第一时段,第一目标像素行PM1的像素电路30的第一初始化模块303导通。在与第一时段不同的第二时段,第二目标像素行PM2的像素电路30的第一初始化模块303导通。

由于第二参考电压信号线Vref2为第一目标像素行PM1提供第二参考电压信号时的负载小于第二参考电压信号线Vref2为第二目标像素行PM2提供第二参考电压信号时的负载,若不将第一初始化模块设置为包括多个串联的初始化单元,若第一初始化模块30中仅包括一个晶体管,且沟道宽长比大于或等于2/3,会致使第一目标像素行PM1连接的发光元件的第一极的电位可能小于第二目标像素行PM2连接的发光元件的第一极的电位。

有鉴于此,在一些实施例中,在第二时段输入第二参考电压信号线Vref2的第二参考电压信号的电压的绝对值可以小于在第一时段输入第二参考电压信号线Vref2的第二参考电压信号的电压的绝对值。举例而言,例如在第二时段输入第二参考电压信号线Vref2的第二参考电压信号的电压为-2V,在第一时段述输入第二参考电压信号线Vref2的第二参考电压信号的电压为-3V。需要说明的是,-2V和-3V仅为举例,并不构成对本申请实施例的限定。

这样,由于在第二时段驱动芯片或电源模块输入第二参考电压信号线Vref2上传输的第二参考电压信号的电压的绝对值小于在第一时段驱动芯片或电源模块输入第二参考电压信号线Vref2的第二参考电压信号的电压的绝对值,所以可以进一步降低第二参考电压信号线Vref2向第一目标像素行PM1连接的发光元件的第一极传输的电量,保证第一目标像素行PM1连接的发光元件的第一极的电位不会被过度拉低,使得第一目标像素行PM1连接的发光元件仍具有较高亮度,进而有利于减小第一目标像素行PM1连接的发光元件与第二目标像素行PM2连接的发光元件之间的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

图14为本申请实施例提供的显示面板在第一刷新率时的一种时序示意图。图15为本申请实施例提供的显示面板在第二刷新率时的一种时序示意图。其中,第一刷新率可以大于第二刷新率。即,第一刷新率可以为较高刷新率,第二刷新率可以为较低刷新率。第一刷新率和第二刷新率的大小可以根据实际情况灵活调整,本申请实施例对此不作限定。例如,在一些示例中,第一刷新率可以包括120Hz等,第二刷新率可以包括60Hz等。

如图14和图15所示,一画面刷新周期T可以包括有效阶段active和消隐阶段blank。可选地,第一时段ST1可以位于有效阶段active,第二时段ST2可以位于消隐阶段blank。

根据本申请的一些实施例,可选地,在第二时段第一目标像素行PM1接收到的第二扫描信号的使能电平的脉宽可以小于或等于在第一时段第二目标像素行PM2接收到的第二扫描信号的使能电平的脉宽。

图16为显示面板在第一时段的发光元件初始化情况的另一种示意图。图17为显示面板在第二时段的发光元件初始化情况的另一种示意图。结合图4、图16和图17所示,当第一目标像素行PM1接收到的第二扫描信号线S2的第二扫描信号的使能电平的脉宽W1小于第二目标像素行PM2接收到的第二扫描信号线S2的第二扫描信号的使能电平的脉宽W2时,第一目标像素行PM1中的第一初始化模块303的导通时长小于第二目标像素行PM2中的第一初始化模块303的导通时长。因此,可以进一步降低第二参考电压信号线Vref2向第一目标像素行PM1连接的发光元件的第一极传输的电量,保证第一目标像素行PM1连接的发光元件的第一极的电位不会被过度拉低,使得第一目标像素行PM1连接的发光元件仍具有较高亮度,进而有利于减小第一目标像素行PM1连接的发光元件与第二目标像素行PM2连接的发光元件之间的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

结合图6、图16和图17所示,第二扫描信号线S2可以复用第一扫描信号线S1。即,第一目标像素行PM1接收到的第一扫描信号的使能电平的脉宽W1可以小于或等于第二目标像素行PM2接收到的第一扫描信号的使能电平的脉宽W2。

如图16和图17所示,显示面板100的显示区可以包括沿第一方向Y交替排列的n个第一区01和m个第二区02,n大于m,n和m为正整数,第一方向Y与第二方向X(即第一扫描信号线的延伸方向)相交。示例性地,第一方向Y可以为显示面板100的列方向,第二方向X可以为显示面板100的行方向。

第一目标像素电路PM1可为位于第二区02的像素电路。第二目标像素行PM2可为位于第一区01的像素电路。

结合图4、图16和图17所示,在一画面刷新周期内,在第一时段,各第一区01的至少部分像素电路30中,第一初始化模块303导通。在与第一时段不同的第二时段,各第二区02的至少部分像素电路30中,第一初始化模块303导通。相当于第一时段第二参考电压信号线对应的负载大于第二时段第二参考电压信号线对应的负载。

第一时段和第二时段为一画面刷新周期内的两个不同时间段。在第一时段的至少部分时刻,存在向K1条第二扫描信号线S2输出的脉冲信号彼此交叠。在第二时段的至少部分时刻,存在向K2条第二扫描信号线S2输出的脉冲信号彼此交叠。K1与K2为不相等的正整数。K1可大于K2。因此,在第一时段和第二时段内,显示装置显示区内的负载不同。相当于第一时段第二参考电压信号线对应的负载大于第二时段第二参考电压信号线对应的负载。

在本申请实施例中,由于第一初始化模块包括串联的N个初始化单元,N≥2,所以第一初始化模块可以形成双栅极结构(或称双开关结构)或者多栅极结构(或称多开关结构),或者,第一初始化模块包括一个初始化晶体管,初始化晶体管的沟道宽长比小于2/3,故初始化晶体管的沟道宽长比减小,从而可以降低第一初始化模块的电量,即降低第二参考电压信号线向发光元件的第一极传输的电量。这样,即便第二参考电压信号线在不同时段对不同区域的发光元件的第一极初始化时对应的负载不同,但是由于各行像素电路中的第一初始化模块的电量均整体降低,所以可以减小不同区域的像素电路中的第一初始化模块的电量之间的差异,使得不同区域的发光元件的第一极初始化后的电位相同或相近,进而有利于减小不同区域的发光元件的亮度差异,改善显示面板的暗纹、亮度分布不均的现象,提高显示面板的显示均一性。

结合图4、图16和图17所示,在一画面刷新周期内,在第一时段,各第二区02的像素电路30中,第一初始化模块303可以关断。即,在第一时段,可以仅对各第一区01的至少部分发光元件D的第一极进行初始化。在与第一时段不同的第二时段,各第一区01的像素电路30中,第一初始化模块303可以关断。即,在第二时段,可以仅对各第二区02的至少部分发光元件D的第一极进行初始化。

如图14和图15所示,一画面刷新周期T可以包括有效阶段active和消隐阶段blank。可选地,第一时段ST1可以位于有效阶段active,第二时段ST2可以位于消隐阶段blank。可选地,第一时段ST1可以为有效阶段active,第二时段ST2可以为消隐阶段blank。

即,结合图4所示,在一画面刷新周期内,在有效阶段active的至少部分时刻,各第一区01的至少部分像素电路30中,第一初始化模块303同时导通。在消隐阶段blank的至少部分时刻,各第二区02的至少部分像素电路30中,第一初始化模块303同时导通。

如图14和图15所示,根据本申请的一些实施例,可选地,一画面刷新周期T可以包括写入帧T1,有效阶段active可以位于写入帧T1,至少部分消隐阶段blank可以位于写入帧T1。即,写入帧T1可以包括有效阶段active和至少部分消隐阶段blank。在一些示例中,第一时段ST1可以位于写入帧T1的有效阶段active,第二时段ST2可以位于写入帧T1的至少部分消隐阶段blank。

根据本申请的另一些实施例,可选地,一画面刷新周期T还可以包括保持帧T2,部分消隐阶段active可以位于写入帧T1,部分消隐阶段Vactive可以位于保持帧T2。在一些示例中,第一时段ST1可以位于写入帧T1的有效阶段active,第二时段ST2可以位于保持帧T2的至少部分消隐阶段blank。

如图10或者图11所示,根据本申请的一些实施例,可选地,在一画面刷新周期的写入帧T1内,在数据写入阶段t2之后,同一第二扫描信号线S2传输的第二扫描信号可以包括n个间隔的使能电平d1,n≥2且n为整数。若第一初始化模块30中仅包括一个晶体管,可能会出现的n分屏问题,相当于于m个第二区的亮度相比于n个第一区的亮度偏暗。

根据本申请的一些实施例,可选地,n-m=1。例如,在一些示例中,当m=2时,n可以等于3。当n=3,m=2时,若第一初始化模块30中仅包括一个晶体管,且沟道宽长比大于或等于2/3,可能会出现图3所示的三分屏问题。而采用本申请实施例提供的技术方案,可以改善显示面板的三分屏问题。

在第一时段,向间隔的n个第一区01输出第二扫描信号的使能电平交叠。在第一时段,向m个第二区02输出第二扫描信号的非使能电平。在第一时段的同一时刻,向同一第一区01的一行或多行像素电路输出第二扫描信号的使能电平。

在第二时段,向间隔的m个第二区02输出第二扫描信号的使能电平交叠。在第二时段,向n个第一区01输出第二扫描信号的非使能电平。在第二时段的同一时刻,向同一第二区02的一行或多行像素电路输出第二扫描信号的使能电平。

第二扫描信号的使能电平的脉宽越大,同一时刻,同一使能电平位置(例如脉冲a、脉冲b或脉冲c)写入第二参考电压信号线的电压的像素电路行数越多,对发光元件的第一极初始化的像素电路行数越多。

可选地,消隐阶段可为当前画面刷新周期中显示面板最后一行像素电路对应的第五扫描信号线S5上的扫描信号的脉冲的输出时刻,到下一画面刷新周期中显示面板第一行像素电路对应的第五扫描信号线S5上的扫描信号的脉冲的输出时刻之间的阶段。

结合图10和图16,在第一时段,图16中的上面的第一区01可相当于是在数据写入阶段之后第三次对发光元件进行初始化,中间的第一区01可相当于是在数据写入阶段之后第二次对发光元件进行初始化,下面的第一区01可相当于是在数据写入阶段之后第一次对发光元件进行初始化。结合图10和图17,在第二时段,图17中的上面的第二区02可相当于是在在数据写入阶段之后第三次对发光元件进行初始化,下面的第二区02可相当于是在数据写入阶段之后第二次对发光元件进行初始化。

基于上述实施例提供的显示面板,相应地,本申请还提供了一种显示装置,包括本申请提供的显示面板。请参考图18,图18为本申请实施例提供的显示装置的一种结构示意图。图18提供的显示装置1000包括本申请上述任一实施例提供的显示面板100。图18实施例例如以手机为例,对显示装置1000进行说明,可以理解的是,本申请实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的显示面板100的有益效果,具体可以参考上述各实施例对于显示面板100的具体说明,本实施例在此不再赘述。

应当理解的是,本申请实施例附图提供的电路的具体结构以及显示面板的时序仅仅是一些示例,并不用于限定本申请。另外,在不矛盾的情况下,本申请提供的上述各实施例可以相互结合。

需要明确的是,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同或相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

本领域技术人员应能理解,上述实施例均是示例性而非限制性的。在不同实施例中出现的不同技术特征可以进行组合,以取得有益效果。本领域技术人员在研究附图、说明书及权利要求书的基础上,应能理解并实现所揭示的实施例的其他变化的实施例。在权利要求书中,术语“包括”并不排除其他结构;数量涉及“一个”但不排除多个;术语“第一”、“第二”用于标示名称而非用于表示任何特定的顺序。权利要求中的任何附图标记均不应被理解为对保护范围的限制。某些技术特征出现在不同的从属权利要求中并不意味着不能将这些技术特征进行组合以取得有益效果。

相关技术
  • 像素电路、显示面板、显示装置和像素驱动方法
  • 像素驱动电路、显示面板及其驱动方法和显示装置
  • 显示面板、像素电路的驱动方法及显示装置
  • 像素电路及其驱动方法、显示面板、显示装置
  • 一种像素电路、其驱动方法、显示面板及显示装置
  • 半导体晶体管的制造方法、使用了由该方法制造的半导体晶体管的驱动电路、包括该驱动电路和显示元件的像素电路、该像素电路配置成行列状的显示面板、以及具有该显示面板的显示装置
  • 半导体晶体管的制造方法、使用了由该方法制造的半导体晶体管的驱动电路、包括该驱动电路和显示元件的像素电路、该像素电路配置成行列状的显示面板、以及具有该显示面板的显示装置
技术分类

06120116512191