掌桥专利:专业的专利平台
掌桥专利
首页

显示基板及显示装置

文献发布时间:2024-04-18 20:01:30


显示基板及显示装置

本文涉及但不限于显示技术领域,尤指一种显示基板及显示装置。

随着显示技术的不断发展,显示产品的种类越来越多,例如,液晶显示器(LCD,Liquid Crystal Display)、有机发光二极管(OLED,Organic Light-Emitting Diode)显示器、等离子体显示面板(PDP,Plasma Display Panel)、场发射显示器(FED,Field Emission Display)等。

发明内容

以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。

本公开实施例提供一种显示基板及显示装置。

一方面,本公开实施例提供一种显示基板,包括:衬底、多个第一像素电路、多个第一发光元件以及多条连接线。衬底包括第一区域和位于第一区域至少一侧的第二区域。多个第一像素电路位于第二区域,多个第一发光元件位于第一区域。多个第一像素电路中的至少一个第一像素电路通过多条连接线中的至少一条连接线与多个第一发光元件中的至少一个第一发光元件电连接。多条连接线至少包括:位于第一连接层的多条第一连接线,多条第一连接线包括:至少一条第一类型第一连接线。至少一条第一类型第一连接线包括:依次连接的第一连接段、第二连接段和第三连接段。第一连接段与第一发光元件电连接,第三连接段从第一区域延伸至第二区域并与第一像素电路电连接。第一连接段、第二连接段和第三连接段的延伸方向互不相同。

在一些示例性实施方式中,所述至少一条第一类型第一连接线的第一连接段和第二连接段连接并沿顺时针方向形成第一拐角,所述第二连接段和所述第三连接段连接并沿逆时针方向形成第二拐角,所述第一拐角小于所述第 二拐角。

在一些示例性实施方式中,所述至少一条第一类型第一连接线的第一连接段和第二连接段的延伸方向大致垂直;所述多个第一像素电路阵列排布,所述第三连接段的至少部分的延伸方向与所述多个第一像素电路的行方向大致平行。

在一些示例性实施方式中,所述多条第一连接线还包括:至少一条第二类型第一连接线。所述至少一条第一类型第一连接线的第一连接段和第二连接段位于所述至少一条第二类型第一连接线靠近所述第一区域的中心的一侧。

在一些示例性实施方式中,所述至少一条第二类型第一连接线包括:依次连接的第四连接段和第五连接段,所述第四连接段与至少一个第一发光元件电连接并从所述第一区域延伸至所述第二区域,所述第五连接段与所述第二区域的第一像素电路电连接;所述第四连接段的延伸方向与所述第五连接段的延伸方向不同,所述第五连接段的延伸方向与所述第一类型第一连接线的第三连接段的延伸方向大致相同。

在一些示例性实施方式中,所述多条连接线还包括:位于第二连接层的多条第二连接线,所述第二连接层位于所述第一连接层远离所述衬底的一侧。所述多条第二连接线中的至少一条第二连接线电连接的第一发光元件位于所述至少一条第一类型第一连接线电连接的第一发光元件和所述至少一条第二类型第一连接线电连接的第一发光元件之间。

在一些示例性实施方式中,所述多条第二连接线包括:至少一条第一类型第二连接线和至少一条第二类型第二连接线。所述至少一条第一类型第二连接线包括:依次连接的第六连接段、第七连接段和第八连接段,所述第六连接段与所述至少一个第一发光元件电连接,所述第八连接段从所述第一区域延伸至所述第二区域,并与所述第二区域的第一像素电路电连接;所述第六连接段、所述第七连接段和所述第八连接段的延伸方向互不相同。所述至少一条第一类型第二连接线的第六连接段和第七连接段位于所述至少一条第二类型第二连接线靠近所述第一区域的中心的一侧。

在一些示例性实施方式中,所述至少一条第一类型第二连接线的第六连接段的延伸方向与所述至少一条第一类型第一连接线的第一连接段的延伸方 向大致相同,所述至少一条第一类型第二连接线的第七连接段的延伸方向与所述至少一条第一类型第一连接线的第二连接段的延伸方向大致相同,所述至少一条第一类型第二连接线的第八连接段的延伸方向与所述至少一条第一类型第一连接线的第三连接段的延伸方向大致相同。

在一些示例性实施方式中,所述多条连接线还包括:位于第三连接层的多条第三连接线,所述第三连接层位于所述第二连接层远离所述衬底的一侧。所述多条第三连接线中的至少一条第三连接线电连接的第一发光元件位于所述至少一条第一类型第二连接线电连接的第一发光元件和所述至少一条第二类型第二连接线电连接的第一发光元件之间。

在一些示例性实施方式中,在所述第一区域的中心到边缘的方向上,沿所述第一连接段的延伸方向排布的多个第一发光元件依次与至少一条第一类型第一连接线、至少一条第一类型第二连接线、至少一条第三连接线、至少一条第二类型第二连接线以及至少一条第二类型第一连接线电连接。

在一些示例性实施方式中,所述第一区域具有阵列排布的多个子像素区域,每个子像素区域设置一个转接孔,所述第一发光元件的阳极通过所述转接孔与对应的连接线电连接。

在一些示例性实施方式中,在一行子像素区域中,相邻子像素区域内的转接孔在行方向上存在错位。

在一些示例性实施方式中,一列子像素区域可以包括:依次排布的多个第一子像素区域单元,每个第一子像素区域单元包括相邻的两个子像素区域,每个第一子像素区域单元内的两个转接孔靠近所述两个子像素区域的交界位置。

在一些示例性实施方式中,将按照2×2阵列排布的四个子像素区域作为一个第二子像素区域单元,每个第二子像素区域单元内的四个转接孔以所述第二子像素区域单元的中心为中心集中排布。

在一些示例性实施方式中,将沿所述第一连接段的延伸方向上排布的多个转接孔作为一组转接孔,通过所述一组转接孔与所述第一发光元件电连接的多条第一类型第一连接线位于该组转接孔的一侧。

在一些示例性实施方式中,将沿所述第一连接段的延伸方向上排布的多个转接孔作为一组转接孔,通过所述一组转接孔与所述第一发光元件电连接的多条第一类型第一连接线位于该组转接孔的相对两侧。

在一些示例性实施方式中,所述多条连接线的材料包括透明导电材料。

在一些示例性实施方式中,显示基板还包括:位于所述第二区域的多个第二像素电路和多个第二发光元件;所述多个第二像素电路中的至少一个第二像素电路与所述多个第二发光元件中的至少一个第二发光元件电连接。

另一方面,本公开实施例提供一种显示装置,包括如上所述的显示基板。

在阅读并理解了附图和详细描述后,可以明白其他方面。

附图用来提供对本公开技术方案的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开的技术方案的限制。附图中一个或多个部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。

图1为本公开至少一实施例的显示基板的示意图;

图2为本公开至少一实施例的第一显示区的连接线的示意图;

图3A至图3C为本公开至少一实施例的第一显示区的第一连接层的局部走线示意图;

图3D为本公开至少一实施例的第一连接线和转接孔的局部示意图;

图4A和图4B为本公开至少一实施例的第一显示区的第二连接层的局部走线示意图;

图5A和图5B为本公开至少一实施例的第一显示区的第三连接层的局部走线示意图;

图6为一种显示基板内第一显示区的一行第一发光元件电连接的连接线的电阻变化示意图;

图7A至图7D为本公开至少一实施例的第一连接线和转接孔的另一局部 示意图;

图8为本公开至少一实施例的显示基板的连接线的另一示意图;

图9为本公开至少一实施例的第一显示区的连接线的另一示意图;

图10A为本公开至少一实施例的第一显示区的第一连接线和转接孔的局部示意图;

图10B为本公开至少一实施例的第一显示区的第一连接线的局部示意图;

图10C为本公开至少一实施例的第一连接线和转接孔的局部示意图;

图10D为本公开至少一实施例的第一显示区的第二连接线的局部示意图;

图11为本公开至少一实施例的显示装置的示意图。

下面将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为其他形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。

在附图中,有时为了明确起见,夸大表示了一个或多个构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中一个或多个部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。

本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。本公开中的“多个”表示两个及以上的数量。

在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构 造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述的构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。

在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以根据情况理解上述术语在本公开中的含义。

在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的传输,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有多种功能的元件等。

在本说明书中,晶体管是指至少包括栅极、漏极以及源极这三个端子的元件。晶体管在漏极(漏电极端子、漏区域或漏电极)与源极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏极、沟道区域以及源极。在本说明书中,沟道区域是指电流主要流过的区域。

在本说明书中,为区分晶体管除栅极之外的两极,将其中一个电极称为第一极,另一电极称为第二极,第一极可以为源极或者漏极,第二极可以为漏极或源极,另外,将晶体管的栅极称为控制极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源极”及“漏极”的功能有时互相调换。因此,在本说明书中,“源极”和“漏极”可以互相调换。

在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,例如,包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为70°以上且120°以下的状态,例如,包括80°以上且110°以下的角度的状态。

在本说明书中,三角形、矩形、梯形、五边形或六边形等并非严格意义上的,可以是近似三角形、矩形、梯形、五边形或六边形等,可以存在公差导致的一些小变形,可以存在导角、弧边以及变形等。

本公开中的“光透过率”指的是光线透过介质的能力,是透过透明或半透明体的光通量与其入射光通量的百分率。

本公开中的“约”、“大致”,是指不严格限定界限,允许工艺和测量误差范围内的情况。在本公开中,“大致相同”是指数值相差10%以内的情况。

在本公开中,A沿着B方向延伸是指,A可以包括主体部分和与主体部分连接的次要部分,主体部分是线、线段或条形状体,主体部分沿着B方向伸展,且主体部分沿着B方向伸展的长度大于次要部分沿着其它方向伸展的长度。以下描述中所说的“A沿着B方向延伸”均是指“A的主体部分沿着B方向延伸”。

本公开实施例提供一种显示基板,包括:衬底、多个第一像素电路、多个第一发光元件以及多条连接线。衬底包括第一区域和位于第一区域至少一侧的第二区域。多个第一像素电路位于第二区域,多个第一发光元件位于第一区域。多个第一像素电路中的至少一个第一像素电路通过多条连接线中的至少一条连接线与多个第一发光元件中的至少一个第一发光元件电连接。多条连接线至少包括:位于第一连接层的多条第一连接线,多条第一连接线包括:至少一条第一类型第一连接线。至少一条第一类型第一连接线包括:依次连接的第一连接段、第二连接段和第三连接段。第一连接段与第一发光元件电连接,第三连接段从第一区域延伸至第二区域并与第一像素电路电连接。第一连接段、第二连接段和第三连接段的延伸方向互不相同。

在一些示例中,第一区域和第二区域可以均位于显示区域,通过对第二区域内的像素电路进行压缩来排布第一像素电路。或者,第一区域位于显示区域,第二区域可以位于显示区域外围的周边区域。然而,本实施例对此并不限定。

本实施例提供的显示基板,通过排布第一类型第一连接线,且第一类型第一连接线存在延伸方向不同的多个连接段,可以极大程度利用第一区域的走线空间,在有限的空间内排布较多连接线,并有利于增加第一区域的大小。而且,本实施例的走线排布方式有助于改善具有不同延伸方向的连接线在交界处的电阻突变,有利于改善显示面板的条纹显示不良(Mura)情况。

在一些示例性实施方式中,多条第一连接线还可以包括:至少一条第二 类型第一连接线。至少一条第一类型第一连接线的第一连接段和第二连接段位于至少一条第二类型第一连接线靠近第一区域的中心的一侧。本示例通过在第一类型第一连接线的第一连接段和第二连接段远离第一区域的中心的一侧设置第二类型第一连接线,有利于增加第一区域的大小。

在一些示例性实施方式中,至少一条第一类型第一连接线的第一连接段和第二连接段可以连接并沿顺时针方向形成第一拐角,第二连接段和第三连接段可以连接并沿逆时针方向形成第二拐角。其中,第一拐角可以小于第二拐角。本示例通过设置第一类型第一连接线在第一区域形成两个拐角后延伸至第二区域,可以形成拐弯走线和横向走线的组合方式,从而极大程度利用第一区域的走线空间,能够增加第一区域的大小。

在一些示例性实施方式中,至少一条第二类型第一连接线可以包括:依次连接的第四连接段和第五连接段;第四连接段与至少一个第一发光元件电连接并从第一区域延伸至第二区域;第五连接段与第二区域的第一像素电路电连接。第四连接段的延伸方向与第五连接段的延伸方向不同,第五连接段的延伸方向与第一类型第一连接线的第三连接段的延伸方向大致相同。在本示例中,第二类型第一连接线可以采用斜向和横向的组合走线方式,有助于增加第一区域的大小。

在一些示例性实施方式中,多条连接线还可以包括:位于第二连接层的多条第二连接线,第二连接层可以位于第一连接层远离衬底的一侧。多条第二连接线中的至少一条第二连接线电连接的第一发光元件可以位于至少一条第一类型第一连接线电连接的第一发光元件和至少一条第二类型第一连接线电连接的第一发光元件之间。在一些示例中,显示基板可以包括两个连接层,以实现第一像素电路和第一发光元件之间的电连接,并且可以在有限的空间内排布较多连接线,并有利于增加第一区域的大小。

在一些示例性实施方式中,多条第二连接线可以包括:至少一条第一类型第二连接线和至少一条第二类型第二连接线。至少一条第一类型第二连接线可以包括:依次连接的第六连接段、第七连接段和第八连接段,第六连接段与至少一个第一发光元件电连接,第八连接段从第一区域延伸至第二区域并与第二区域的第一像素电路电连接。第六连接段、第七连接段和第八连接 段的延伸方向互不相同。至少一条第一类型第二连接线的第六连接段和第七连接段可以位于至少一条第二类型第二连接线靠近第一区域的中心的一侧。在本示例中,第二连接层的第一类型第二连接线的走线排布方式同样可以采用拐弯走线和横向走线的组合方式,从而提高第一区域的走线空间利用率,以增加第一区域的大小。

在一些示例性实施方式中,多条连接线还可以包括:位于第三连接层的多条第三连接线,第三连接层可以位于第二连接层远离衬底的一侧。多条第三连接线中的至少一条第三连接线电连接的第一发光元件可以位于至少一条第一类型第二连接线电连接的第一发光元件和至少一条第二类型第二连接线电连接的第一发光元件之间。在一些示例中,显示基板可以包括三个连接层,以实现第一像素电路和第一发光元件之间的电连接,并且可以在有限的空间内排布较多连接线,并有利于增加第一区域的大小。

在一些示例性实施方式中,第一区域具有阵列排布的多个子像素区域,每个子像素区域设置一个转接孔。第一发光元件的阳极通过转接孔与对应的连接线电连接。在一些示例中,在一行子像素区域中,相邻子像素区域内的转接孔在行方向上可以存在错位。在另一些示例中,在一行子像素区域中,相邻子像素区域内的转接孔在行方向上可以存在错位;一列子像素区域可以包括:依次排布的多个第一子像素区域单元,每个第一子像素区域单元包括相邻的两个子像素区域,每个第一子像素区域单元内的两个转接孔可以靠近所述两个子像素区域的交界位置。在另一些示例中,可以将按照2×2阵列排布的四个子像素区域作为一个第二子像素区域单元,每个第二子像素区域单元内的四个转接孔以第二子像素区域单元的中心为中心集中排布。本示例通过调整转接孔的排布,可以给向不同方向延伸的连接线提供走线空间,有助于提高第一区域的走线空间利用率,以增加第一区域的大小。

在一些示例性实施方式中,将沿第一连接段的延伸方向上排布的多个转接孔作为一组转接孔,通过该组转接孔与第一发光元件电连接的多条第一类型第一连接线可以位于该组转接孔的一侧;或者可以位于该组转接孔的相对两侧。本示例通过在一组转接孔的一侧或相对两侧排布第一类型第一连接线,可以有利于充分利用走线空间,减少连接层的数目,而且有利于改善连接线 的长度不均导致的条纹显示不良的情况。

下面通过一些示例对本实施例的方案进行举例说明。

图1为本公开至少一实施例的显示基板的示意图。在一些示例中,如图1所示,显示基板可以包括:显示区域AA和围绕在显示区域AA外围的周边区域BB。显示基板的显示区域AA可以包括:第一显示区A1和第二显示区A2。第二显示区A2可以至少部分围绕第一显示区A1。在本示例中,第二显示区A2可以围绕在第一显示区A1的四周。在本示例中,第一区域可以为第一显示区A1,第二区域可以为第二显示区A2。在另一些示例中,第二区域可以为周边区域BB。

在一些示例中,如图1所示,第一显示区A1可以为透光显示区,还可以称为屏下摄像头(FDC,Full Display With Camera)区域;第二显示区A2可以为正常显示区。例如,感光传感器(如,摄像头等硬件)在显示基板上的正投影可以位于显示基板的第一显示区A1内。在一些示例中,如图1所示,第一显示区A1可以为圆形,感光传感器在显示基板上的正投影的尺寸可以小于或等于第一显示区A1的尺寸。然而,本实施例对此并不限定。在另一些示例中,第一显示区A1可以为矩形,感光传感器在显示基板上的正投影的尺寸可以小于或等于第一显示区A1的内切圆的尺寸。

在一些示例中,如图1所示,第一显示区A1可以位于显示区域AA的顶部正中间位置。第二显示区A2可以围绕在第一显示区A1的四周。然而,本实施例对此并不限定。例如,第一显示区A1可以位于显示区域AA的左上角或者右上角等其他位置。例如,第二显示区A2可以围绕在第一显示区A1的至少一侧。

在一些示例中,如图1所示,显示区域AA可以为矩形,例如圆角矩形。第一显示区A1可以为圆形或椭圆形。然而,本实施例对此并不限定。例如,第一显示区A1可以为矩形、半圆形、五边形等其他形状。

在一些示例中,显示区域AA可以设置有多个子像素。至少一个子像素可以包括像素电路和发光元件。像素电路可以配置为驱动所连接的发光元件。例如,像素电路配置为提供驱动电流以驱动发光元件发光。像素电路可以包括多个晶体管和至少一个电容,例如,像素电路可以是3T1C、4T1C、5T1C、 5T2C、6T1C、7T1C或8T1C结构。其中,上述电路结构中的T指的是薄膜晶体管,C指的是电容,T前面的数字代表电路中薄膜晶体管的数量,C前面的数字代表电路中电容的数量。

在一些示例中,像素电路中的多个晶体管可以是P型晶体管,或者可以是N型晶体管。像素电路中采用相同类型的晶体管可以简化工艺流程,减少显示基板的工艺难度,提高产品的良率。在另一些示例中,像素电路中的多个晶体管可以包括P型晶体管和N型晶体管。

在一些示例中,像素电路中的多个晶体管可以采用低温多晶硅薄膜晶体管,或者可以采用氧化物薄膜晶体管,或者可以采用低温多晶硅薄膜晶体管和氧化物薄膜晶体管。低温多晶硅薄膜晶体管的有源层采用低温多晶硅(LTPS,Low Temperature Poly-Silicon),氧化物薄膜晶体管的有源层采用氧化物半导体(Oxide)。低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点,将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示基板上,即LTPS+Oxide(简称LTPO)显示基板,可以利用两者的优势,可以实现低频驱动,可以降低功耗,可以提高显示品质。

在一些示例中,发光元件可以是发光二极管(LED,Light Emitting Diode)、有机发光二极管(OLED,Organic Light Emitting Diode)、量子点发光二极管(QLED,Quantum Dot Light Emitting Diodes)、微LED(包括:mini-LED或micro-LED)等中的任一者。例如,发光元件可以为OLED,发光元件在其对应的像素电路的驱动下可以发出红光、绿光、蓝光、或者白光等。发光元件发光的颜色可根据需要而定。在一些示例中,发光元件可以包括:阳极、阴极以及位于阳极和阴极之间的有机发光层。发光元件的阳极可以与对应的像素电路电连接。然而,本实施例对此并不限定。

在一些示例中,显示区域AA的一个像素单元可以包括三个子像素,三个子像素可以分别为红色子像素、绿色子像素和蓝色子像素。然而,本实施例对此并不限定。在一些示例中,一个像素单元可以包括四个子像素,四个子像素可以分别为红色子像素、绿色子像素、蓝色子像素和白色子像素。

在一些示例中,发光元件的形状可以是矩形、菱形、五边形或六边形。 一个像素单元包括三个子像素时,三个子像素的发光元件可以采用水平并列、竖直并列或品字方式排列。一个像素单元包括四个子像素时,四个子像素的发光元件可以采用水平并列、竖直并列或正方形方式排列。然而,本实施例对此并不限定。

在一些示例中,如图1所示,第一显示区A1可以包括阵列排布的多个第一发光元件11。第二显示区A2可以包括:阵列排布的多个第一像素电路21和多个第二像素电路22,还可以包括多个第二发光元件12。在一些示例中,第一方向D1可以平行于多个第一发光元件11和多个第二发光元件12的行方向,还可以平行于多个第一像素电路21和多个第二像素电路22的行方向;第二方向D2可以平行于多个第一发光元件11和多个第二发光元件12的列方向,还可以平行于多个第一像素电路21和多个第二像素电路22的列方向。

在一些示例中,如图1所示,第二显示区A2内的至少一个第一像素电路21可以通过连接线L与第一显示区A1内的至少一个第一发光元件11电连接,被配置为驱动所述至少一个第一发光元件11发光。例如,一个第一像素电路21可以配置为驱动一个第一发光元件11发光,或者可以配置为驱动至少两个第一发光元件11(比如至少两个出射相同颜色光的第一发光元件11)发光。第一发光元件11在衬底的正投影与所电连接的第一像素电路21在衬底的正投影可以没有交叠。第二显示区A2内的至少一个第二像素电路22可以与至少一个第二发光元件12电连接,被配置为驱动所述至少一个第二发光元件12发光。例如,一个第二像素电路22可以配置为驱动一个第二发光元件12发光,或者可以配置为驱动至少两个第二发光元件12(比如至少两个出射相同颜色光的第二发光元件12)发光。第二像素电路22在衬底的正投影与所电连接的第二发光元件12在衬底的正投影可以至少部分交叠。本示例中,通过将驱动第一发光元件的第一像素电路21设置在第二显示区A2,可以减小像素电路对光线的遮挡,从而增加第一显示区A1的光透过率。

在一些示例中,第二显示区A2还可以设置有多个无效像素电路。通过设置无效像素电路可以利于提高多个膜层的部件在刻蚀工艺中的均一性。例如,无效像素电路与其所在行或所在列的第一像素电路21和第二像素电路 22的结构可以大致相同,只是其不与任何发光元件电连接。

在一些示例中,由于第二显示区A2不仅设置有与第二发光元件12电连接的第二像素电路22,还设置有与第一发光元件11电连接的第一像素电路21,因此,第二显示区A2的像素电路的数目可以大于第二发光元件的数目。在一些示例中,可以通过减小第二像素电路在第一方向D1上的尺寸来获得设置新增像素电路(包括第一像素电路和无效像素电路)的区域。例如,像素电路在第一方向D1上的尺寸可以小于第二发光元件在第一方向D1上的尺寸。例如,可以将原来的每a列像素电路通过沿第一方向D1压缩,从而新增一列像素电路的排布空间,且压缩前的a列像素电路和压缩后的a+1列像素电路所占用的空间可以是相同。其中,a可以为大于1的整数。在一些示例中,a可以等于4。然而,本实施例对此并不限定。例如,a可以等于2或3。

在另一些示例中,可以将原来的b行像素电路通过沿第二方向D2压缩,从而新增一行像素电路的排布空间,且压缩前的b行像素电路和压缩后的b+1行像素电路所占用的空间是相同。其中,b可以为大于1的整数。或者,可以通过减小第二像素电路在第一方向D1和第二方向D2上的尺寸来获得设置新增像素电路的区域。

图2为本公开至少一实施例的第一显示区的连接线的示意图。在一些示例中,如图2所示,第一显示区A1可以大致为圆形或椭圆形。第一显示区A1可以具有在第一方向D1的第一中线O1(例如,第一中线O1可以平行于第二方向D2)、在第二方向D2的第二中线O2(例如,第二中线O2可以平行于第一方向D1)、在第三方向D3的第三中线O3(例如,第三中线O3可以平行于第四方向D4)和在第四方向D4上的第四中线O4(例如,第四中线O4可以平行于第三方向D3)。其中,第一中线O1、第二中线O2、第三中线O3和第四中线O4均经过第一显示区A1的中心点。

在一些示例中,如图2所示,第一方向D1和第二方向D2可以相互垂直,第三方向D3和第四方向D3可以相互垂直。第一中线O1和第二中线O2可以相互垂直,第三中心O3和第四中线O4可以相互垂直。第三方向D3与第一方向D1和第二方向D2可以交叉,第四方向D4与第一方向D1和第二方 向D2可以交叉。例如,第一方向D1和第三方向D3之间的逆时针夹角与第一方向D1和第四方向D4之间的顺时针夹角之和可以为90度。例如,第一方向D1和第三方向D3之间的逆时针夹角可以约为30度至60度,比如可以约为45度,第一方向D1与第四方向D4之间的顺时针夹角可以约为30度至60度,比如可以约为45度。例如,第一中线O1和第三中线O3之间的夹角可以约为45度,第一中线O1与第四中线O4之间的夹角可以约为45度;第二中线O2与第三中线O3之间的夹角可以约为45度,第二中线O2和第四中线O4之间的夹角可以约为45度。然而,本实施例对此并不限定。

在一些示例中,如图2所示,第一中线O1、第二中线O2、第三中线O3和第四中线O3可以将第一显示区A1划分为八个子区域,例如第一子区域A11、第二子区域A12、第三子区域A13、第四子区域A14、第五子区域A15、第六子区域A16、第七子区域A17和第八子区域A18。在一些示例中,第一子区域A11至第八子区域A18的大小和形状可以大致相同。然而,本实施例对此并不限定。

在一些示例中,如图2所示,第一子区域A11内的连接线和第二子区域A12内的连接线可以关于第二中线O2大致对称,第三子区域A13内的连接线和第四子区域A14内的连接线可以关于第一中线O1大致对称,第五子区域A15和第六子区域A16内的连接线可以关于第二中线O2大致对称,第七子区域A17和第八子区域A18内的连接线可以关于第一中线O1大致对称。第一子区域A11内的连接线和第八子区域A18内的连接线可以关于第三中线O3大致对称,第二子区域A12和第三子区域A13内的连接线可以关于第四中线O4大致对称,第四子区域A14和第五子区域A15内的连接线可以关于第三中线O3大致对称,第六子区域A16和第七子区域A17内的连接线可以关于第四中线O4大致对称。

下面以第一子区域A11内的连接线为例进行说明。第二子区域A12至第八子区域A18内的连接线可以参照第一子区域A11内的连接线得到,故于此不再赘述。在一些示例中,靠近第一显示区中心的第一发光元件可以与第二显示区内远离第一显示区的第一像素电路电连接,靠近第一显示区边缘的第一发光元件可以与第二显示区内靠近第一显示区的第一像素电路电连接。然 而,本实施例对此并不限定。

在一些示例中,在垂直于显示基板的方向上,显示基板可以包括:衬底、依次设置在衬底上的电路结构层、第一连接层、第二连接层、第三连接层、以及发光结构层。第二显示区的电路结构层可以包括多个第一像素电路、多个第二像素电路和多个无效像素电路。

例如,第二显示区的电路结构层可以包括:依次设置在衬底的半导体层、第一绝缘层、第一栅金属层、第二绝缘层、第二栅金属层、第三绝缘层、第一源漏金属层、第四绝缘层、第二源漏金属层和第五绝缘层。第一显示区的电路结构层可以包括叠设的多个绝缘层(例如,第一绝缘层至第五绝缘层)。在一些示例中,第一栅金属层、第二栅金属层、第一源漏金属层和第二源漏金属层可以采用金属材料,如银(Ag)、铜(Cu)、铝(Al)和钼(Mo)中的任意一种或更多种,或上述金属的合金材料,如铝钕合金(AlNd)或钼铌合金(MoNb),可以是单层结构,或者多层复合结构,如Mo/Cu/Mo等。第一绝缘层、第二绝缘层、第三绝缘层和第四绝缘层可以采用硅氧化物(SiOx)、硅氮化物(SiNx)和氮氧化硅(SiON)中的任意一种或更多种,可以是单层、多层或复合层。第五绝缘层可以采用聚酰亚胺、亚克力或聚对苯二甲酸乙二醇酯等有机材料。然而,本实施例对此并不限定。

在一些示例中,第一连接层和第二连接层之间可以设置第一平坦层,第二连接层和第三连接层之间可以设置第二平坦层,第三连接层和发光结构层之间可以设置第三平坦层。第一连接层至第三连接层可以采用透明导电材料,例如氧化铟锡(ITO)。第一连接层可以至少包括多条第一连接线,第二连接层可以至少包括多条第二连接线,第三连接层可以至少包括多条第三连接线。例如,第一平坦层至第三平坦层可以采用聚酰亚胺、亚克力或聚对苯二甲酸乙二醇酯等有机材料。

在一些示例中,发光结构层可以包括:阳极层(例如包括位于第一显示区的第一发光元件的阳极、以及位于第二显示区的第二发光元件的阳极)、像素定义层、有机发光层和阴极层。像素定义层可以采用聚酰亚胺、亚克力或聚对苯二甲酸乙二醇酯等有机材料。例如,阳极层可以采用金属等反射材料,阴极层可以采用透明导电材料。然而,本实施例对此并不限定。

在一些示例中,第一发光元件的阳极可以通过平坦层开设的转接孔与对应的连接线电连接。例如,第一发光元件的阳极对应的转接孔可以包括第三平坦层开设的一个第三转接孔。其中,第一发光元件的阳极可以通过第三平坦层开设的第三转接孔与位于第三连接层的一条第三连接线电连接,并通过第三连接线与第二显示区的第一像素电路电连接。又如,第一发光元件的阳极对应的转接孔可以包括:第三平坦层开设的第三转接孔、以及第二平坦层开设的第二转接孔。其中,第一发光元件的阳极可以通过第三平坦层开设的第三转接孔与位于第三连接层的第三连接电极电连接,第三连接电极可以通过第二平坦层开设的第二转接孔与位于第二连接层的第二连接线电连接,通过第二连接线可以与第二显示区的第一像素电路电连接。又如,第一发光元件的阳极对应的转接孔可以包括:第三平坦层开设的第三转接孔、第二平坦层开设的第二转接孔和第一平坦层开设的第一转接孔。其中,第一发光元件的阳极可以通过第三平坦层开设的第三转接孔与位于第三连接层的第三连接电极电连接,第三连接电极可以通过第二平坦层开设的第二转接孔与位于第二连接层的第二连接电极电连接,第二连接电极可以通过第一平坦层开设的第一转接孔与位于第一连接层的第一连接电极电连接,第一连接电极与第一连接线可以为一体结构,通过第一连接线与第二显示区的第一像素电路电连接。然而,本实施例对此并不限定。例如,第一发光元件的阳极对应的转接孔内的第三平坦层可以被去掉,暴露出对应的第三连接线;或者,第一发光元件的阳极对应的转接孔内的第三平坦层和第二平坦层可以被去掉,暴露出对应的第二连接线;或者,第一发光元件的阳极对应的转接孔内的第三平坦层、第二平坦层和第一平坦层可以被去掉,暴露出对应的第一连接线。

在本示例中,不管第一发光元件的阳极对应的转接孔是一个或多个,同一个第一发光元件的阳极对应的转接孔的位置是大致相同的。在下述附图中以黑色方块表示第一发光元件的阳极对应的转接孔的位置。

图3A至图3C为本公开至少一实施例的第一显示区的第一连接层的局部走线示意图。图3A所示为第一子区域和第二子区域内的第一连接线的示意图,图3B所示为第一子区域内的第一连接线的示意图。第一子区域为第一显示区内第二中线O2和第三中线O3之间的区域。图3C所示为第一子区域 内的部分第一连接线的示意图。

在一些示例中,如图3A和图3B所示,第一连接层的多个第一连接线31可以包括多条第一类型第一连接线31a和多条第二类型第一连接线31b。多条第一类型第一连接线31a电连接的第一发光元件可以位于多条第二类型第一连接线31b电连接的第一发光元件靠近第一显示区的中心的一侧。

在一些示例中,如图3A至图3C所示,第一子区域的第一类型第一连接线31a可以包括:依次连接的第一连接段311、第二连接段312和第三连接段313。第一连接段311可以至少沿第四方向D4延伸,例如,第一连接段311可以包括沿第四方向D4延伸的第一主体3111和沿第一方向D1延伸的第一延伸部3112,第一连接段311的第一延伸部3112可以与第一发光元件的阳极电连接。第二连接段312可以沿第三方向D3延伸。第三连接段313可以沿第一方向D1从第一显示区向第二显示区延伸。第一连接段311和第二连接段312可以位于第一显示区。第一类型第一连接线31a的第一连接段311和第二连接段312可以位于第二类型第一连接线31b靠近第一显示区的中心的一侧。多条第一类型第一连接线31a的第一连接段311可以沿第三方向D3依次排布,且沿第三方向D3从第二中线O2向第三中线O3的方向上多条第一连接段311可以被划分为多个组,多组第一连接段311的长度可以逐渐增加。多条第一类型第一连接线31a的第二连接段312可以沿第四方向D4依次排布,且沿第四方向D4从第一子区域的中心向边缘的方向上多条第二连接段312可以被划分为多个组,多组第二连接段312的长度可以逐渐增加。例如,第一子区域内最靠近第三中线O3的一组第一类型第一连接线31a的第一连接段311和第二连接段312的长度,可以大于远离第三中线O3的一组第一类型第一连接线31a的第一连接段311和第二连接段312的长度。在一些示例中,一条第一类型第一连接线31a的第一连接段311的长度可以大于第二连接段312的长度。

在一些示例中,如图3A至图3C所示,第一类型第一连接线31a的第一连接段311和第二连接段312可以连接并沿顺时针方向形成第一拐角a1,第二连接段312和第三连接段313可以连接并沿逆时针方向形成第二拐角a2。第一拐角a1可以为第一连接段311和第二连接段312之间的顺时针夹角,第 二拐角a2可以为第二连接段312和第三连接段313之间的逆时针夹角。其中,第一拐角a1和第二拐角a2可以均小于180度。第一拐角a1可以小于第二拐角a2。例如,第一拐角a1可以约为90度,第二拐角a2可以约为135度。然而,本实施例对此并不限定。

在一些示例中,如图3A至图3C所示,第一子区域的第二类型第一连接线31b可以包括:依次连接的第四连接段314和第五连接段315。第四连接段314可以在第一显示区与第一发光元件电连接,并沿第四方向D4延伸至第二显示区。例如,第四连接段314可以包括沿第四方向D4延伸的第二主体3141和沿第一方向D1延伸的第二延伸部3142,第四连接段314的第二延伸部3142可以与第一发光元件的阳极电连接。第五连接段315可以至少沿第一方向D1延伸,并与第二显示区的第一像素电路电连接。第五连接段315可以位于第二显示区。例如,第五连接段315和第四连接段314可以连接并沿顺时针方向形成第三拐角a3。第三拐角a3可以为第四连接段314和第五连接段315之间的顺时针夹角。第三拐角a3的角度例如可以与第二拐角a2的角度大致相同。例如,第三拐角a3可以约为135度。然而,本实施例对此并不限定。

图3D为本公开至少一实施例的第一连接线和转接孔的局部示意图。图3D中以多条第一类型第一连接线31a的第一连接段311为例进行示意。在一些示例中,如图3D所示,第一显示区可以具有阵列排布的多个子像素区域40,每个子像素区域40可以设置一个转接孔41。例如,子像素区域40可以为矩形区域。多个子像素区域40可以沿第一方向D1排布为多列,沿第二方向D2排布为多行。同一行子像素区域中,相邻子像素区域40内的转接孔41在行方向(即第一方向D1)上可以存在错位。例如,第i列子像素区域可以包括沿第二方向D2排布的多个转接孔41b,第i+1列子像素区域可以包括沿第二方向D2排布的多个转接孔41a,在同一行子像素区域中,相邻子像素区域40内的转接孔41b和转接孔41a在第一方向D1上没有对齐,而是存在错位。例如,一个子像素区域40可以沿第二方向D2均分为三个大小和尺寸相同的三个设置区(比如,第一设置区401、第二设置区402和第三设置区403),转接孔41b可以位于所在子像素区域40内的第三设置区403的中间位置,转 接孔41a可以位于所在子像素区域40内的第一设置区401的中间位置。

在本示例中,如图3B至图3D所示,不同列子像素区域的转接孔41a和41b可以大致沿第三方向D3间隔排布,不同列子像素区域的转接孔41a和41b还可以大致沿第四方向D4间隔排布。换言之,第一显示区内的多个转接孔41在第三方向D3和第四方向D4上规则排布。例如,沿第四方向D4排布的多个转接孔41可以称为一个第一组转接孔51,相邻第一组转接孔51之间存在布线空间,一组第一类型第一连接线31a的第一连接段311(例如包括八条第一连接段311)可以排布在相邻第一组转接孔51之间,从而实现第一连接段311沿第四方向D4延伸。例如,与一个第一组转接孔51连接的一组第一类型第一连接线31a的第一连接段311可以全部位于该第一组转接孔51的同一侧。沿第三方向D3排布的多个转接孔41可以称为一个第二组转接孔52(如图3C所示),相邻第二组转接孔52之间存在布线空间,一组第一类型第一连接线31a的第二连接段312(例如包括八条第二连接段312)可以排布在相邻第二组转接孔52之间,从而实现第二连接段312可以沿第三方向D3延伸。沿第一方向D1排布的多个转接孔41a可以称为一个第一行转接孔,沿第一方向D1排布的多个转接孔41b可以称为一个第二行转接孔,第一行转接孔和第二行转接孔可以沿第二方向D2间隔排布。多条第一类型第一连接线31a的第三连接段313可以排布在第一行转接孔和相邻第二行转接孔之间的布线空间内,从而实现第三连接段313可以沿第一方向D1延伸至第二显示区。

在一些示例中,如图3A至图3D所示,在第一子区域内,沿第一方向D1排布有多个第一组转接孔51。每个第一组转接孔51中,靠近第一显示区的中心的多个转接孔(例如八个转接孔)与第一类型第一连接线31a的第一连接段311电连接,靠近第一显示区的边缘的多个转接孔(例如八个转接孔)与第二类型第一连接线31b的第四连接段314电连接。在从第一显示区的中心到边缘的第一方向D1上,每个第一组转接孔51连接的第一类型第一连接线31a的数目可以具有减小趋势,例如逐渐减小。每个第一组转接孔51连接的第二类型第一连接线31b的数目可以具有减小趋势,例如逐渐减小。如图3B和图3C所示,第二类型第一连接线31b电连接的最靠近第一显示区中心 的第二组转接孔52可以与第一类型第一连接线31a在第四方向D4上相邻。

图4A和图4B为本公开至少一实施例的第一显示区的第二连接层的局部走线示意图。图4A所示为第一子区域和第二子区域内的第二连接线的示意图。图4B所示为第一子区域内的第二连接线的示意图。

在一些示例中,如图4A和图4B所示,第一子区域的第二连接层的多个第二连接线32可以包括:多条第一类型第二连接线32a和多条第二类型第二连接线32b。多条第一类型第二连接线32a电连接的第一发光元件可以位于多条第二类型第二连接线32b电连接的第一发光元件靠近第一显示区的中心的一侧。

在一些示例中,如图4A和图4B所示,第一子区域的第一类型第二连接线32a可以包括:依次连接的第六连接段321、第七连接段322和第八连接段323。第六连接段321至少沿第四方向D4延伸。例如,第六连接段321可以包括沿第四方向D4延伸的第三主体3211和沿第一方向D1延伸的第三延伸部3212,第六连接段321的第三延伸部3212可以与第一发光元件的阳极电连接。第七连接段322可以沿第三方向D3延伸。第八连接段323可以沿第一方向D1从第一显示区向第二显示区延伸。第六连接段321和第七连接段322可以位于第一显示区。第一类型第二连接线32a的第六连接段321和第七连接段322可以位于第二类型第二连接线32b靠近第一显示区的中心的一侧。第一类型第二连接线32a的走线形态与第一类型第一连接线31a的走线形态类似,故于此不再赘述。

在一些示例中,如图4A和图4B所示,第一子区域的第二类型第二连接线32b可以包括依次连接的第九连接段324和第十连接段(图未示)。第九连接段324可以在第一显示区与第一发光元件电连接,并沿第四方向延伸至第二显示区。例如,第九连接段324可以包括沿第四方向D4延伸的第四主体3241和沿第一方向D1延伸的第四延伸部3242,第九连接段324的第四延伸部3242可以与第一发光元件的阳极电连接。第十连接段可以至少沿第一方向D1延伸。第二类型第二连接线32b的走线形态与第二类型第一连接线31b的走线形态类似,故于此不再赘述。

图5A和图5B为本公开至少一实施例的第一显示区的第三连接层的局部 走线示意图。图5A所示为第一子区域和第二子区域内的第三连接线的示意图。图5B所示为第一子区域内的第三连接线的示意图。

在一些示例中,如图5A和图5B所示,第三连接层可以包括多条第三连接线33。第三连接线33可以包括依次连接的第十一连接段331和第十二连接段(图未示)。第十一连接段331可以在第一显示区与第一发光元件电连接,并沿第四方向D4延伸至第二显示区。例如,第十一连接段331可以包括沿第四方向D4延伸的第五主体3311和沿第一方向D1延伸的第五延伸部3312,第十一连接段331的第五延伸部3312可以与第一发光元件的阳极电连接。第十二连接段可以至少沿第一方向D1延伸,并与第二显示区的第一像素电路电连接。第三连接线33的走线形态与第二类型第一连接线31b的走线形态类似,故于此不再赘述。

在一些示例中,如图3A至图5B所示,从第一显示区的中心往边缘的方向上,一个第一组转接孔51内的多个转接孔41可以依次与多条第一类型第一连接线31a的第一连接段311、多条第一类型第二连接线32a的第六连接段321、多条第三连接线33、多条第二类型第二连接线32b、以及多条第二类型第一连接线31b的第四连接段314电连接。例如,第一子区域内最靠近第三中线O3的一个第一组转接孔51中沿着从第一显示区中心到边缘的方向上的多个转接孔41,可以依次与八条第一类型第一连接线31a的第一连接段311、八条第一类型第二连接线32a的第六连接段321、八条第三连接线33、八条第二类型第二连接线32b、以及八条第二类型第一连接线31b电连接。其中,第一类型第一连接线31a的第一连接段311在到达第二类型第一连接线31b之前,转至连接第二连接段312,即第一拐角a1位于第二类型第一连接线31b靠近第一显示区的中心的一侧。第一类型第二连接线32a的第六连接段321在到达第二类型第二连接线32b之前,转至连接第七连接段322,即第三拐角a3位于第二类型第二连接线32b靠近第一显示区的中心的一侧。如此一来,第一类型第一连接线31a和第二类型第一连接线31b不会相互干扰,第一类型第二连接线32a和第二类型第二连接线32b不会相互干扰。

在本示例中,第一类型第一连接线31a和第一类型第二连接线32a在第一显示区内均采用拐弯走线的方式,并采用横向走线方式从第一显示区延伸 至第二显示区,可以充分利用第一显示区内的走线空间,有助于增加第一显示区的大小。第二类型第一连接线31b、第二类型第二连接线32b和第三连接线33均采用斜向和横向走线的组合方式实现第一发光元件和第一像素电路的电连接,有利于走线合理排布。在一些示例中,连接层的数目与第一显示区的大小相关。连接层的数目越多,有利于增加第一显示区的大小。本示例采用三个连接层,不仅有利于增加第一显示区的大小,而且避免制备工艺复杂度增加,兼顾生产效率。

本实施例提供的显示基板,通过将第一方向相邻子像素区域内的转接孔在第一方向上错位排布,可以给连接线的斜向走线(例如沿第三方向D3和第四方向D4的走线)提供排布空间,从而可以增加走线设置空间,而且可以使得下层连接层不必受到上层连接线的约束,可以增加连接线的数目。本示例的显示基板的连接线采用拐弯走线和横向走线的组合方式、斜向走线和横向走线的组合方式,可以增加第一显示区的大小。例如,以分辨率为429PPI的显示基板(比如,子像素区域的尺寸可以约为29.6微米(um)×59.2um)为例,采用本示例的连接线方式,最多可以实现48列第一发光元件的电连接,对应的第一显示区的最大直径可以约为4.0186毫米(mm);而连接线采用沿第一方向的横向走线方式,只能最多实现42列第一发光元件的电连接,对应的第一显示区的最大直径仅约为2.4864mm。相较于连接线仅采用横向走线的方式,本示例的第一显示区的最大直径可以增加约61.6%。本示例的第一显示区的大小增加,可以有利于满足更佳的拍照体验,实现更佳的红外识别效果等。

图6为一种显示基板内第一显示区的一行第一发光元件电连接的连接线的电阻变化示意图。在图6中,纵坐标表示电阻,横坐标表示沿第一方向从第一显示区的边缘到中心的第一发光元件的编号。如图6所示,针对一行第一发光元件,靠近第一显示区的边缘的第一发光元件电连接的连接线的电阻与靠近第一显示区的中心的第一发光元件电连接的连接线的电阻的差异较大,如此一来,由于连接线的长度不均容易导致条纹显示不良的情况。而且,在斜向走线和横向走线的交界处容易存在长度突变,导致存在电阻突变。本示例的显示基板在靠近第一显示区中心采用拐弯走线和横向走线结合的连接线 拉线方式,靠近第一显示区边缘采用斜向走线和横向走线结合的连接线拉线方式,可以在一定程度上有效改善由于连接线长度不均导致的条纹显示不良情况。

图7A为本公开至少一实施例的第一连接线和转接孔的另一局部示意图。图7A中以多条第一连接线31为例进行示意。在一些示例中,如图7A所示,第一显示区可以具有阵列排布的多个子像素区域40,每个子像素区域40可以设置一个转接孔41。例如,子像素区域40可以为矩形区域。多个子像素区域40可以沿第一方向D1排布为多列,沿第二方向D2排布为多行。同一行子像素区域中,相邻子像素区域40内的转接孔41在行方向(即第一方向D1)上存在错位。例如,在同一行子像素区域中,相邻子像素区域40内的转接孔41e和41c在第一方向D1上没有对齐,转接孔41e可以位于所在子像素区域40的左上角,转接孔41c可以位于所在子像素区域40的左下角。一列子像素区域可以包括沿第二方向D2依次排布的多个第一子像素区域单元,每个第一子像素区域单元可以包括沿第二方向D2相邻的两个子像素区域,第一子像素区域单元内的两个转接孔41紧邻。例如,一个第一子像素区域单元内的两个转接孔41d和41e在第二方向D2上紧邻。转接孔41d可以位于所在子像素区域的左下角,转接孔41e可以位于所在子像素区域的左上角。

在一些示例中,如图7A所示,每个第一子像素区域单元内的两个转接孔(例如,转接孔41d和41e)可以作为一个第一转接孔单元530,多个第一转接孔单元530可以沿第一方向D1间隔排布,并沿第二方向D2间隔排布。多个第一转接孔单元530可以沿第三方向D3依次排布,还可以沿第四方向D4依次排布。沿第四方向D4排布的多个第一转接孔单元530可以作为一组第一转接孔单元53,相邻组第一转接孔单元53之间存在布线空间。例如,与一组第一转接孔单元53连接的一组第一连接线31(例如包括八条第一连接线31)的第一连接段可以排布在该组第一转接孔单元和相邻组第一转接孔单元之间。关于其他连接线的排布方式可以参照前述实施例的说明,故于此不再赘述。

图7B为本公开至少一实施例的第一连接线和转接孔的另一局部示意图。 图7B中以多条第一连接线31为例进行示意。在一些示例中,如图7B所示,第一显示区可以具有阵列排布的多个子像素区域40,每个子像素区域40可以设置一个转接孔41。例如,子像素区域40可以为矩形区域。多个子像素区域40可以沿第一方向D1排布为多列,沿第二方向D2排布为多行。在本示例中,将按照2×2阵列排布的四个子像素区域40作为一个第二子像素区域单元,每个第二子像素区域单元可以包括四个转接孔41,比如转接孔41f、41g、41i和41h。第二子像素区域单元内的四个转接孔41可以作为一个第二转接孔单元540,第二转接孔单元540内的四个转接孔41可以以第二子像素区域单元的中心集中排布。例如,转接孔41f可以位于所在子像素区域的右下角,转接孔41g可以位于所在子像素区域的左下角,转接孔41h可以位于所在子像素区域的右上角,转接孔41i可以位于所在子像素区域的左上角。

在一些示例中,如图7B所示,多个第二转接孔单元540可以沿第一方向D1依次排布,并沿第二方向D2依次排布。多个第二转接孔单元540可以沿第三方向D3依次排布,还可以沿第四方向D4依次排布。沿第四方向D3排布的多个第二转接孔单元540可以作为一组第二转接孔单元54,相邻组第二转接孔单元54之间存在布线空间。例如,与一组第二转接孔单元54连接的一组第一连接线31(例如包括八条第一连接线31)的第一连接段可以排布在该组第二转接孔单元和相邻组第二转接孔单元之间。关于其他连接线的排布方式可以参照前述实施例的说明,故于此不再赘述。

图7C为本公开至少一实施例的第一连接线和转接孔的另一局部示意图。图7C中以多条第一连接线31为例进行示意。在一些示例中,如图7C所示,第一显示区可以具有阵列排布的多个子像素区域40,每个子像素区域40可以设置一个转接孔41。例如,子像素区域40可以为矩形区域。多个子像素区域40可以沿第一方向D1排布为多列,沿第二方向D2排布为多行。同一行子像素区域中,相邻子像素区域40内的转接孔41在行方向(即第一方向D1)上存在错位。例如,在同一行子像素区域中,第i列子像素区域40内的转接孔41j可以位于所在子像素区域40的右上角,第i+1列子像素区域40内的转接孔41k可以位于所在子像素区域40的左上角,第i+2列子像素区域40内的转接孔41l可以位于所在子像素区域40的右下角,第i+3列子像素区 域40内的转接孔41m可以位于所在子像素区域40的左下角。

在一些示例中,如图7C所示,沿第一方向D1依次排布的四个子像素区域可以作为一个第三子像素区域单元,每个第三子像素区域单元内的四个转接孔(例如,转接孔41j、41k、41l和41m)可以作为一个第三转接孔单元550,多个第三转接孔单元550可以沿第一方向D1间隔排布,并沿第二方向D2间隔排布。多个第三转接孔单元550可以沿第三方向D3依次排布,还可以沿第四方向D4依次排布。沿第四方向D4排布的多个第三转接孔单元550可以作为一组第三转接孔单元55,相邻组第三转接孔单元55之间存在布线空间。例如,与一组第三转接孔单元55连接的一组第一连接线31(例如包括六条第一连接线31)的第一连接段可以排布在该组第三转接孔单元和相邻组第三转接孔单元之间。关于其他连接线的排布方式可以参照前述实施例的说明,故于此不再赘述。

图7D为本公开至少一实施例的第一连接线和转接孔的另一局部示意图。图7D中以多条第一连接线31为例进行示意。在一些示例中,如图7D所示,第一显示区可以具有阵列排布的多个子像素区域40,每个子像素区域40可以设置一个转接孔41。例如,子像素区域40可以为矩形区域。多个子像素区域40可以沿第一方向D1排布为多列,沿第二方向D2排布为多行。同一行子像素区域中,相邻子像素区域40内的转接孔41在行方向(即第一方向D1)上存在错位。例如,在同一行子像素区域中,第i列子像素区域40内的转接孔41n可以位于所在子像素区域40的左上角,第i+1列子像素区域40内的转接孔41o可以位于所在子像素区域40的左半部分的中间区域。

在一些示例中,如图7D所示,沿第一方向D1依次排布的两个子像素区域可以作为一个第四子像素区域单元,每个第四子像素区域单元内的两个转接孔(例如,转接孔41n和41o)可以作为一个第四转接孔单元560,多个第四转接孔单元560可以沿第一方向D1间隔排布,并沿第二方向D2间隔排布。多个第四转接孔单元560可以沿第三方向D3依次排布,还可以沿第四方向D4依次排布。沿第四方向D4排布的多个第四转接孔单元560可以作为一组第四转接孔单元56,相邻组第四转接孔单元56之间存在布线空间。例如,与一组第四转接孔单元56连接的一组第一连接线31(例如包括六条第一连 接线31)的第一连接段可以排布在该组第四转接孔单元和相邻组第四转接孔单元之间。关于其他连接线的排布方式可以参照前述实施例的说明,故于此不再赘述。

在另一些示例中,相邻子像素区域内的转接孔的设置位置可以进行适应性调整,只要能实现沿第四方向延伸的走线的排布即可。

图8为本公开至少一实施例的显示基板的连接线的另一示意图。图9为本公开至少一实施例的第一显示区的连接线的另一示意图。图10A为本公开至少一实施例的第一显示区的第一连接线和转接孔的局部示意图。图10B为本公开至少一实施例的第一显示区的第一连接线的局部示意图。图10C为本公开至少一实施例的第一连接线和转接孔的局部示意图。图10D为本公开至少一实施例的第一显示区的第二连接线的局部示意图。图10A、图10B、图10C和图10D所示为第一显示区的第一子区域和第八子区域的局部走线示意图。

在一些示例中,如图8和图9所示,本示例的第一显示区A1可以为圆形,例如可以被第一中线O1、第二中线O2、第三中线O3和第四中线O4划分为第一子区域A11至第八子区域A18。

在一些示例中,显示基板在电路结构层和发光结构层之间可以设置有第一连接层和第二连接层。第一连接层和第二连接层之间设置第一平坦层,第二连接层和发光结构层之间设置第二平坦层。相较于上一实施例,本实施例省略了第三连接层和第三平坦层。

在一些示例中,第一发光元件的阳极对应的转接孔可以包括:第二平坦层开设的一个第二转接孔;其中,第二发光元件的阳极可以通过第二平坦层开设的第二转接孔与位于第二连接层的第二连接线电连接。又如,第一发光元件的阳极对应的转接孔可以包括:第二平坦层开设的第二转接孔、以及第一平坦层开设的第一转接孔;其中,第二发光元件的阳极可以通过第二转接孔与位于第二连接层的第二连接电极电连接,第二连接电极通过第一转接孔与位于第一连接层的第一连接电极电连接,第一连接电极与第一连接线可以为一体结构,通过第一连接线与第二显示区的第一像素电路电连接。

下面以第一子区域的连接线为例进行说明。

在一些示例中,如图10A和图10B所示,第一子区域的第一连接层可以包括多条第一连接线31,多条第一连接线31包括多条第一类型第一连接线31a和多条第二类型第一连接线31b。如图10C所示,在第一子区域内靠近第三中线O3的第一组转接孔51(包括沿第四方向D4排布的多个转接孔41)连接的多条第一类型第一连接线31a可以分布在该第一组转接孔51沿第三方向D3的相对两侧。例如,靠近第一显示区中心的八条第一类型第一连接线31a可以排布在该第一组转接孔51远离第三中线O3的一侧,四条第一类型第一连接线31a可以排布在该第一组转接孔51靠近第三中线O3的一侧。同理,第八子区域内具有类似的排布。在本示例中,第一组转接孔51连接的多条第一类型第一连接线可以位于该第一组转接孔51的相对两侧,有利于增加走线排布空间,而且通过增加单个连接层的连接线的数目,可以减少连接层的层数;而且可以改善连接线的电阻均一性问题,例如可以减小图6所示的电阻跳变点之间的跳变电阻。

在一些示例中,可以仅针对靠近第三中线O3的第一组转接孔51连接的多条第一类型第一连接线31a的第一连接段311采用排布在该第一组转接孔51两侧的方式,其余第一组转接孔连接的多条第一类型第一连接线31a的第一连接段311可以排布在对应的第一组转接孔的一侧。在另一些示例中,针对每个第一组转接孔连接的多条第一连接段,均可以采用排布在该第一组转接孔两侧的方式,只要保证相邻第一组转接孔之间的走线数目大致相同即可。本实施例对此并不限定,可以根据第一显示区内的第一发光元件的数目来合理安排第一连接线的走线位置。

在一些示例中,如图10D所示,第一子区域的第二连接层可以包括多条第二连接线32。例如,至少一条第二连接线32可以沿第四方向D4延伸。关于第二连接线32的走线形态可以参照前一实施例的第三连接线的走线形态,故于此不再赘述。

关于本实施例的显示基板的其余结构可以参照前一实施例的说明,故于此不再赘述。

本公开实施例还提供一种显示装置,包括如上所述的显示基板。

图11为本公开至少一实施例的显示装置的示意图。如图11所示,本实 施例提供一种显示装置,包括:显示基板91以及位于远离显示基板91的显示结构层的出光侧的感光传感器92。感光传感器92在显示基板91上的正投影与第一显示区A1存在交叠。

在一些示例中,显示基板91可以为柔性OLED显示基板、QLED显示基板、Micro-LED显示基板、或者Mini-LED显示基板。显示装置可以为:OLED显示器、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件,本公开实施例并不以此为限。

本公开中的附图只涉及本公开涉及到的结构,其他结构可参考通常设计。在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。本领域的普通技术人员应当理解,可以对本公开的技术方案进行修改或者等同替换,而不脱离本公开技术方案的精神和范围,均应涵盖在本公开的权利要求的范围当中。

相关技术
  • 基于高光谱的室外绝缘子污秽程度检测方法及其系统
  • 基于高光谱的绝缘子污秽成分和含量的检测方法及系统
技术分类

06120116560840