掌桥专利:专业的专利平台
掌桥专利
首页

电源开关电路及其操作方法

文献发布时间:2023-06-19 18:35:48


电源开关电路及其操作方法

技术领域

以下描述涉及一种电源开关电路及其操作方法。

背景技术

随着各种无线通信标准的发展,诸如2G、Wi-Fi、蓝牙、3G、4G和5G的多个通信标准在单个装置(例如,智能电话)中实现。由于在装置中实现了多个通信标准,因此也会针对每个通信标准实现输出发送信号的功率放大器。也就是说,为了输出符合多个通信标准的信号,可能必须实现与多个通信标准相对应的多个功率放大器。

功率放大器通过从外部电源接收电力来操作,并且通常可实现向单个功率放大器供电的单独的电源集成电路(IC)。在示例中,可实现四个电源IC以操作四个功率放大器。当实现多个通信标准中的一个通信标准时,不可同时使用其他通信标准。在示例中,当实现4G通信标准时,不可实现3G通信标准。因此,如果对应于未使用的通信标准的电源IC被实现为用于另一通信标准,则将是有益的。

本背景技术部分中公开的上述信息,仅用于增强对本发明的背景的理解,因此其可包含不构成本领域普通技术人员已知的现有技术的信息。

发明内容

提供本发明内容以简化的形式介绍所选择的构思,并在以下具体实施方式中进一步描述这些构思。本发明内容既不意在明确所要求保护的主题的关键特征或必要特征,也不意在用作帮助确定所要求保护的主题的范围。

在一个总体方面,一种电源开关电路包括:开关电路,包括第一开关和第二开关,所述第一开关被配置为对来自第一电源电路的电压到功率放大器的电源端子的供应进行切换,所述第二开关被配置为对来自第二电源电路的电压到所述功率放大器的所述电源端子的供应进行切换;以及开关控制器,被配置为控制所述开关电路,以在使所述第一开关切换为断开并且使所述第二开关切换为接通的第一时段期间将所述第一开关和所述第二开关设置为接通状态。

所述开关控制器可被配置为在所述第一时段期间延迟所述第一开关的断开,以保持所述第一开关的接通状态。

在所述第一时段期间,来自所述第一电源电路的电压和来自所述第二电源电路的电压可被同时供应到所述功率放大器的所述电源端子。

在所述第一时段之后,所述第一开关可被设置为断开状态并且所述第二开关可被设置为接通状态,并且来自所述第二电源电路的电压被供应到所述功率放大器的所述电源端子。

所述开关控制器可包括延迟电路,所述延迟电路被配置为使控制所述第一开关的第一逻辑信号和控制所述第二开关的第二逻辑信号延迟。

所述延迟电路可包括:第一延迟电路,包括第一延迟元件和第一与非门,所述第一延迟元件被配置为使所述第一逻辑信号延迟,所述第一与非门被配置为接收所述第一逻辑信号和被所述第一延迟元件延迟的信号;以及第二延迟电路,包括第二延迟元件和第二与非门,所述第二延迟元件被配置为使所述第二逻辑信号延迟,所述第二与非门被配置为接收所述第二逻辑信号和被所述第二延迟元件延迟的信号。

所述第一延迟元件和所述第二延迟元件可分别包括电阻器和电容器,并且所述第一逻辑信号和所述第二逻辑信号根据通过所述电阻器和所述电容器确定的时间常数值而被延迟。

所述开关控制器还可包括:逻辑电路,被配置为生成所述第一逻辑信号和所述第二逻辑信号;以及缓冲电路,被配置为基于所述延迟电路的输出信号来对用于驱动所述第一开关和所述第二开关的驱动控制信号进行转换。

所述逻辑电路可包括:第一与非门,被配置为接收用于控制所述第一开关的第一位信号和用于控制所述第二开关的第二位信号;第二与非门,被配置为接收所述第一位信号和所述第一与非门的输出,并输出所述第一逻辑信号;以及第三与非门,被配置为接收所述第二位信号和所述第一与非门的输出,并输出所述第二逻辑信号。

所述第一开关和所述第二开关中的每个可包括彼此并联连接的P型晶体管和N型晶体管。

所述P型晶体管和所述N型晶体管可被配置为同时导通或同时截止。

在一个总体方面,一种电源开关电路的操作方法包括:在第一时段内,通过接通第一开关并且断开第二开关,将来自第一电源电路的电压供应到功率放大器的电源端子,所述第一开关对来自所述第一电源电路的电压进行切换,所述第二开关对来自第二电源电路的电压进行切换;在第二时段内,通过保持所述第一开关的接通状态并接通所述第二开关,同时供应来自所述第一电源电路的电压和来自所述第二电源电路的电压;以及在所述第二时段之后,通过断开所述第一开关并保持所述第二开关的接通状态,将来自所述第二电源电路的电压供应到所述功率放大器的所述电源端子。

控制所述第一开关的断开的逻辑信号可被延迟所述第二时段。

可通过电容器和电阻器将所述逻辑信号延迟所述第二时段,所述第二时段通过时间常数值确定,所述时间常数值通过所述电容器和所述电阻器确定。

在所述第二时段中,介于来自所述第一电源电路的电压和来自所述第二电源电路的电压之间的电压可被供应到所述功率放大器的所述电源端子。

所述第一开关和所述第二开关中的每个可包括彼此并联连接的P型晶体管和N型晶体管。

在一个总体方面,一种电源开关电路包括:第一开关,被配置为从第一电源电路接收第一电压并且对所述第一电压到功率放大器的供应进行切换;第二开关,被配置为从第二电源电路接收第二电压,并且对所述第二电压到所述功率放大器的供应进行切换;以及开关控制器,被配置为生成开关控制信号,以在将电压供应从所述第一电压切换为所述第二电压以及将电压供应从所述第二电压切换为所述第一电压期间,使所述第一电压到所述功率放大器的供应和所述第二电压到所述功率放大器的供应重叠。

所述使所述第一电压到所述功率放大器的供应和所述第二电压到所述功率放大器的供应重叠可包括:在第一时段期间使所述第一开关和所述第二开关中的一个开关的断开延迟,以使所述第一开关和所述第二开关中的所述一个开关保持接通状态。

在所述第一时段期间,来自所述第一电源电路的所述第一电压和来自所述第二电源电路的所述第二电压可被同时供应到所述功率放大器。

通过以下具体实施方式和附图,其他特征和方面将是易于理解的。

附图说明

图1示出根据一个或更多个实施例的示例传输系统的框图。

图2示出根据一个或更多个实施例的示例电源开关电路和示例功率放大器之间的连接关系。

图3示出图2的示例电源开关电路的内部配置。

图4示出根据一个或更多个实施例的示例逻辑表。

图5示出根据一个或更多个实施例的示例开关控制器的内部配置。

图6示出根据一个或更多个实施例的示例逻辑电路。

图7示出图6的示例逻辑电路的输入-输出逻辑表。

图8A示出根据一个或更多个实施例的示例延迟电路。

图8B示出根据一个或更多个实施例的示例延迟电路的输入-输出信号时序的曲线图。

图9示出根据一个或更多个实施例的示例电源开关电路的操作时序图。

图10示出根据一个或更多个实施例的示例电源开关电路。

图11示出根据一个或更多个实施例的根据电源电压VCC的示例晶体管的导通电阻R

在整个附图和具体实施方式中,相同的附图标记表示相同的要素。附图可不按比例绘制,并且为了清楚、说明和方便,可夸大附图中的要素的相对尺寸、比例和描绘。

具体实施方式

提供以下具体实施方式以帮助读者获得对在此描述的方法、设备和/或系统的全面理解。然而,在理解本申请的公开内容之后,在此描述的方法、设备和/或系统的各种改变、修改及等同方案将是易于理解的。例如,在此描述的操作的顺序仅仅是示例,并且不限于在此阐述的顺序,而是除了必须按照特定顺序发生的操作之外,可做出在理解本申请的公开内容之后将易于理解的改变。此外,为了提高清楚性和简洁性,可省略在理解本申请的公开内容之后已知的特征的描述,注意的是,省略特征及其描述也不旨在承认其是公知常识。

在此描述的特征可以以不同的形式实施,并且将不被解释为局限于在此描述的示例。更确切地说,已经提供在此描述的示例,仅仅为了示出在理解本申请的公开内容之后将易于理解的实现在此描述的方法、设备和/或系统的许多可行方式中的一些可行方式。

尽管在此可使用诸如“第一”、“第二”和“第三”的术语来描述各种构件、组件、区域、层或部分,但是这些构件、组件、区域、层或部分将不受这些术语限制。更确切地说,这些术语仅用来将一个构件、组件、区域、层或部分与另一构件、组件、区域、层或部分区分开。因此,在不脱离示例的教导的情况下,在此描述的示例中所称的第一构件、第一组件、第一区域、第一层或第一部分也可被称为第二构件、第二组件、第二区域、第二层或第二部分。

在整个说明书中,当诸如层、区域或基板的要素被描述为“在”另一要素“上”、“连接到”另一要素或“结合到”另一要素时,该要素可直接“在”另一要素“上”、直接“连接到”另一要素或直接“结合到”另一要素,或者可存在介于它们之间的一个或更多个其他要素。相比之下,当要素被描述为“直接在”另一要素“上”、“直接连接到”另一要素或“直接结合到”另一要素时,不存在介于它们之间的其他要素。

在此使用的术语仅用于描述特定示例,并且将不用于限制本公开。如在此使用的,除非上下文另外清楚指出,否则单数形式也意图包括复数形式。如在此使用的,术语“和/或”包括相关所列项中的任何一个或者任何两个或更多个的任何组合。如在此使用的,术语“包含”、“包括”和“具有”列举存在所陈述的特征、数量、操作、元件、组件和/或它们的组合,但不排除存在或添加一个或更多个其他特征、数量、操作、元件、组件和/或它们的组合。

除非另外定义,否则在此使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员在理解本申请的公开内容之后通常理解的含义相同的含义。术语(诸如在通用词典中定义的术语)将被解释为具有与它们在相关领域和本申请的公开内容的上下文中的含义一致的含义,并且不被解释为理想化的或过度正式的意义(除非在此明确地如此定义)。

在整个说明书中,射频(RF)信号可具有根据以下各项的格式:无线保真(Wi-Fi)(电气与电子工程师协会(IEEE)802.11族等)、全球微波接入互操作性(WiMAX)(IEEE802.16族等)、IEEE 802.20、LTE(长期演进)、EV-DO(Evolution-Data only,CDMA2000 1x的一种演进技术)、高速分组接入(HSPA)、高速下行链路分组接入(HSDPA)、高速上行链路分组接入(HSUPA)、增强型数据速率全球演进(EDGE)、全球移动通信系统(GSM)、全球定位系统(GPS)、通用分组无线业务(GPRS)、码分多址(CDMA)、时分多址(TDMA)、数字增强型无绳电信(DECT)、蓝牙、3G协议、4G协议和5G协议以及在上述协议之后指定的任何其他无线和有线协议,但不限于此。

图1示出根据一个或更多个实施例的示例传输系统1000的框图。

如图1所示,根据一个或更多个实施例的示例传输系统1000可包括:第一电源电路100a和第二电源电路100b;第一电源开关电路200a和第二电源开关电路200b;以及第一功率放大器300a、第二功率放大器300b、第三功率放大器300c和第四功率放大器300d。

在示例中,图1示出传输系统1000可包括四个功率放大器300a至300d,并且两个电源电路100a和100b可连接到四个功率放大器300a至300d。然而,这仅是示例,并且可改变功率放大器的数量以及电源电路的数量。

第一电源电路100a可生成并输出第一电源电压VCC1。在示例中,第一电源电压VCC1可施加到第一功率放大器300a的电源端子、第二功率放大器300b的电源端子或第三功率放大器300c的电源端子。为了支持平均功率跟踪模式(APT模式),可基于输入到第一功率放大器300a、第二功率放大器300b或第三功率放大器300c的信号的包络来改变第一电源电压VCC1的值。

第二电源电路100b可生成并输出第二电源电压VCC2。在示例中,第二电源电压VCC2可施加到第二功率放大器300b的电源端子、第三功率放大器300c的电源端子或第四功率放大器300d的电源端子。为了支持APT模式,可基于输入到第二功率放大器300b、第三功率放大器300c或第四功率放大器300d的信号的包络来改变第二电源电压VCC2的值。

第一电源电路100a和第二电源电路100b中的每个可被实现为电源管理集成电路(PMIC)。

第一电源开关电路200a可从第一电源电路100a接收第一电源电压VCC1,并且可从第二电源电路100b接收第二电源电压VCC2。第一电源开关电路200a可从第一电源电压VCC1和第二电源电压VCC2中选择一个作为输入电压,并且将所选择的电压输出到第二功率放大器300b的电源端子。在示例中,当第一功率放大器300a不操作时,第一电源开关电路200a可选择第一电源电压VCC1,并将所选择的第一电源电压VCC1输出到第二功率放大器300b的电源端子。类似地,当第四功率放大器300d不操作时,第一电源开关电路200a可选择第二电源电压VCC2,并将所选择的第二电源电压VCC2输出到第二功率放大器300b的电源端子。

第二电源开关电路200b可从第一电源电路100a接收第一电源电压VCC1,并且可从第二电源电路100b接收第二电源电压VCC2。第二电源开关电路200b可从第一电源电压VCC1和第二电源电压VCC2中选择一个作为输入电压,并且将所选择的电压输出到第三功率放大器300c的电源端子。在示例中,当第一功率放大器300a不操作时,第二电源开关电路200b可选择第一电源电压VCC1并将第一电源电压VCC1输出到第三功率放大器300c的电源端子。类似地,当第四功率放大器300d不操作时,第二电源开关电路200b可选择第二电源电压VCC2,并将所选择的第二电源电压VCC2输出到第三功率放大器300c的电源端子。

第一功率放大器300a可通过从第一电源电路100a接收第一电源电压VCC1来操作,并且可对输入的射频(RF)信号进行放大并输出放大后的信号。第一功率放大器300a的输入的RF信号可以是用于第一通信标准的RF信号。

第二功率放大器300b可通过接收通过第一电源开关电路200a选择的电源电压(即,第一电源电压VCC1或第二电源电压VCC2)来操作,并且可对输入的RF信号进行放大并输出放大后的信号。第二功率放大器300b的输入的RF信号可以是用于第二通信标准的RF信号。

第三功率放大器300c通过接收通过第二电源开关电路200b选择的电源电压(即,第一电源电压VCC1或第二电源电压VCC2)来操作,并且可对输入的RF信号进行放大并输出放大后的信号。第三功率放大器300c的输入的RF信号可以是用于第三通信标准的RF信号。

第四功率放大器300d可通过接收由第二电源电路100b供应的第二电源电压VCC2来操作,并且可对输入的RF信号进行放大并输出放大后的信号。第四功率放大器300d的输入的RF信号可以是用于第四通信标准的RF信号。

在示例中,第一通信标准至第四通信标准可彼此不同,并且可以是2G通信标准、WiFi通信标准、蓝牙通信标准、3G通信标准、4G通信标准和5G通信标准中的任何一个,但不限于此。第一通信标准至第四通信标准可以是5G通信标准中的定义不同频带的通信标准。

在示例中,可通过经由电源开关电路共用电源电压来减少电源电路的数量。通常,当存在四个功率放大器时,使用四个电源电路。然而,在图1中,通过实现电源开关电路,可将电源电路的数量减少到两个,但是本公开不限于此。在下文中,将描述诸如第一电源开关电路200a和第二电源开关电路200b的电源开关电路的详细配置和操作方法。

图2示出根据一个或更多个实施例的示例电源开关电路200和示例功率放大器300之间的连接关系。

电源开关电路200可接收第一电源电压VCC1和第二电源电压VCC2,并且可选择第一电源电压VCC1和第二电源电压VCC2中的一个并将其输出到功率放大器(PA)300的电源端子T_VCC。电源开关电路200可等同于如图1所示的第一电源开关电路200a或第二电源开关电路200b,并且功率放大器300可等同于第一功率放大器300a、第二功率放大器300b或第三功率放大器300c。

在图1和图2中,电源开关电路200可接收两个电源电压。然而,这仅是示例,并且电源开关电路200可接收超过两个的电源电压。电源开关电路200可在至少两个电源电压中选择一个电源电压。

功率放大器300可包括输入端子RF

在示例中,图2的电源开关电路200和功率放大器300可被组合以实现单个功率放大器模块。

图3示出图2的示例电源开关电路200的示例内部配置。

如图3所示,根据一个或更多个实施例的电源开关电路200可包括开关电路210和开关控制器220。开关电路210可包括第一开关SW1和第二开关SW2。第一开关SW1可对第一电源电压VCC1到功率放大器300的电源端子T_VCC的供应进行切换,并且第二开关SW2可对第二电源电压VCC2到功率放大器300的电源端子T_VCC的供应进行切换。第一开关SW1可连接在第一电源电路100a和功率放大器300的电源端子T_VCC之间,并且第二开关SW2可连接在第二电源电路100b和功率放大器300的电源端子T_VCC之间。

开关控制器220可从外部源接收位信号(数字信号),并且可响应于输入的位信号而生成开关控制信号SW_CTRL,以控制开关电路210的开关操作。生成的开关控制信号SW_CTRL被输出到开关电路210。在示例中,从外部源输入的位信号可以是2位的位信号。开关控制信号SW_CTRL可包括用于控制第一开关SW1的第一开关控制信号SW1_CTRL以及用于控制第二开关SW2的第二开关控制信号SW2_CTRL。

当第一开关控制信号SW1_CTRL是接通控制信号并且第二开关控制信号SW2_CTRL是断开控制信号时,第一开关SW1接通(ON)并且第二开关SW2断开(OFF)。因此,第一电源电压VCC1通过第一开关SW1施加到功率放大器300的电源端子T_VCC。

当第一开关控制信号SW1_CTRL是断开控制信号并且第二开关控制信号SW2_CTRL是接通控制信号时,第一开关SW1断开并且第二开关SW2接通。因此,第二电源电压VCC2通过第二开关SW2施加到功率放大器300的电源端子T_VCC。

第一开关控制信号SW1_CTRL和第二开关控制信号SW2_CTRL不可同时为接通控制信号。也就是说,可防止第一开关SW1和第二开关SW2同时接通的情况。

参照图4,当第一位信号bit1为1并且第二位信号bit2也为1时,第一开关控制信号SW1_CTRL和第二开关控制信号SW2_CTRL可为断开控制信号。当第一开关SW1和第二开关SW2同时接通时,可形成从第一电源电路100a到第二电源电路100b或从第二电源电路100b到第一电源电路100a的电流路径。因此,可能损坏第一电源电路100a或第二电源电路100b。为了防止出现这种情况,在示例中,不可同时接通第一开关SW1和第二开关SW2。

图4示出根据一个或更多个实施例的逻辑表。

参照图4,bit1和bit2表示输入到开关控制器220的外部位信号。如图4所示,当外部位信号为00和11时,第一开关控制信号SW1_CTRL和第二开关控制信号SW2_CTRL都是断开控制信号,并且第一开关SW1和第二开关SW2都处于断开状态。开关控制器220可包括具有如图4所示的逻辑表的逻辑电路,这将在下面更详细地描述。

当示例电源开关电路200选择第一电源电压VCC1并将所选择的电压施加到电源端子T_VCC时,在将所选择的电压变为第二电源电压VCC2并将其施加到电源端子T_VCC的情况下,可生成开关控制信号以使两个电源电压VCC1和VCC2瞬时重叠。另外,当电源开关电路200选择第二电源电压VCC2并将其施加到电源端子T_VCC时,在将所选择的电压变为第一电源电压VCC1并将其施加到电源端子T_VCC的情况下,电源开关电路200可生成开关控制信号以使两个电源电压VCC1和VCC2瞬时重叠。

也就是说,电源开关电路200可生成控制信号,使得当在两个电源电压之间切换时,电源电压可不间断地供应到功率放大器300的电源端子T_VCC。这将在下面从切换的角度进行解释。另一方面,当第一开关SW1从接通状态变为断开状态并且第二开关SW2从断开状态变为接通状态时,开关控制器220可延迟第一开关SW1的断开,从而产生第一开关SW1和第二开关SW2同时接通的时段(下文中,称为“重叠接通时段”)。另外,当第二开关SW2从接通状态变为断开状态并且第一开关SW1从断开状态变为接通状态时,开关控制器220可延迟第二开关SW2的断开,从而产生重叠接通时段。通过重叠接通时段,电源电压可被连续地供应到功率放大器。如果不存在重叠接通时段,则会出现不供应电源电压因而功率放大器300关闭的时段,因此,在包括功率放大器300的电子装置中可能发生掉话。因此,当如示例中那样设置重叠接通时段时,可防止掉话。

在示例中,开关控制器220可不生成重叠接通时段,该重叠接通时段是在第一开关SW1和第二开关SW2都断开的状态(位信号00、11)下,当一个开关(例如第一开关SW1)接通时同时接通另一开关(例如第二开关SW2)的时段。

在非限制性示例中,第一开关SW1和第二开关SW2可被实现为P型晶体管或N型晶体管。当第一开关SW1和第二开关SW2被实现为P型晶体管时,接通控制信号可具有低电压电平(例如,0V或负电压),并且断开控制信号具有高电压电平(例如,3V)。当第一开关SW1和第二开关SW2是N型晶体管时,接通控制信号可具有高电压电平(例如,3V),并且断开控制信号可具有低电压电平(例如,0V或负电压)。

图5示出根据一个或更多个实施例的开关控制器220的内部配置。

参照图5,根据一个或更多个实施例的开关控制器220可包括逻辑电路221、延迟电路222和缓冲电路223。在图5中,示出第一晶体管SW1和第二晶体管SW2是P型晶体管,但这仅是示例,并且它们可以是N型晶体管。在图5中,传输到电源端子T_VCC的电压表示为V

逻辑电路221从外部源接收第一位信号bit1和第二位信号bit2,并且响应于接收到的位信号bit1和bit2生成并输出逻辑信号V

图6示出根据一个或更多个实施例的示例逻辑电路221。

如图6所示,根据一个或更多个实施例的逻辑电路221可包括第一与非门610、第二与非门620和第三与非门630。

第一与非门610可接收第一位信号bit1和第二位信号bit2。第二与非门620可接收第一位信号bit1和第一与非门610的输出,并且输出第一逻辑信号V

图7示出图6的逻辑电路221的输入-输出逻辑表。

参照图7,逻辑电路221可具有对应于两个位信号的四种状态。当第一逻辑信号V

延迟电路222(参照图5)从逻辑电路221接收第一逻辑信号V

图8A示出根据一个或更多个实施例的示例延迟电路222,并且图8B示出描绘根据一个或更多个实施例的延迟电路222的输入-输出信号时序的曲线图。

如图8A所示,延迟电路222可包括第一延迟电路222_a和第二延迟电路222_b。

第一延迟电路222_a接收第一逻辑信号V

参照图8B,在时间t1处,第一逻辑信号V

在时间t2处,由于与非门810的输入端子A和B处的信号都处于高电平,因此与非门810的输出端子Y处的信号变为低电平,此时第一开关SW1从接通状态变为断开状态。

在时间t3处,第一逻辑信号V

也就是说,第一延迟电路222_a可仅在第一逻辑信号V

第二延迟电路222_b可接收第二逻辑信号V

由于包括延迟电路222,因此当切换第一开关SW1和第二开关SW2时,可发生重叠接通时段,该重叠接通时段是第一开关SW1和第二开关SW2同时接通的时段。例如,当第一开关SW1从接通状态改变为断开状态时,使第一开关SW1的断开延迟通过RC时间常数确定的时间,从而导致延迟的断开时间,并且第二开关SW2立即接通而没有延迟。因此,第一开关SW1和第二开关SW2可在通过RC时间常数确定的时间期间同时处于接通状态。在示例中,通过RC时间常数确定的时间可对应于重叠接通时段。下面将参照图9更详细地描述通过延迟电路222生成的重叠接通时段。

缓冲电路223可从延迟电路222接收第一延迟信号V

由于第一开关SW1和第二开关SW2可以是P型晶体管,因此当第一开关驱动信号V

图9示出根据一个或更多个实施例的示例电源开关电路200的操作时序图。图9示出根据第一位信号bit1和第二位信号bit2的第一逻辑信号V

当输入第一位信号bit1和第二位信号bit2(例如910和920)时,逻辑电路221输出第一逻辑信号V

在第一时段TD1中,第一逻辑信号V

在第二时段TD2中,第一逻辑信号V

在第三时段TD3中,第一逻辑信号V

在第四时段TD4中,第一逻辑信号V

在第五时段TD5中,第一逻辑信号V

在第六时段TD6中,第一逻辑信号V

在一个或更多个示例中,电源开关电路200可从第一电源电压VCC1切换至第二电源电压VCC2以将第二电源电压VCC2供应给电源端子T_VCC,并且电源开关电路200可将电源电压VCC1和VCC2同时供应给电源端子持续预定时间。也就是说,当将第一开关SW1变为断开状态并且将第二开关SW2变为接通状态时(例如,在图9的第三时段TD3中),可设置第一开关SW1和第二开关SW2同时接通的重叠接通时段。另外,当从第二电源电压VCC2切换至第一电源电压VCC1并将第一电源电压VCC1供应到电源端子T_VCC时,根据一个或更多个实施例的电源开关电路200还可将电源电压VCC1和VCC2同时供应到电源端子持续预定时间。也就是说,当将第一开关变为接通状态并且将第二开关变为断开状态时(例如,在图9的第五时段TD5中),可设置第一开关SW1和第二开关SW2同时接通的重叠接通时段。在示例中,当在第一开关SW1和第二开关SW2之间进行切换时,可通过不间断地连续供应电源电压来防止功率放大器300被关闭。

图10示出根据一个或更多个实施例的电源开关电路200'。

如图10所示,根据一个或更多个实施例的电源开关电路200'可包括开关电路210'和开关控制器220'。

在示例中,开关电路210'可包括第一开关SW1'和第二开关SW2'。第一开关SW1'和第二开关SW2'可分别由彼此并联连接的P型晶体管和N型晶体管形成。也就是说,第一开关SW1'可包括彼此并联连接的P型晶体管和N型晶体管,并且第二开关SW2'也可包括彼此并联连接的P型晶体管和N型晶体管。在第一开关SW1'中,N型晶体管的漏极和P型晶体管的源极彼此连接并且连接到第一电源电压VCC1。另外,在第一开关SW1'中,N型晶体管的源极和P型晶体管的漏极彼此连接并且连接到功率放大器300的电源端子T_VCC。在第二开关SW2'中,N型晶体管的漏极和P型晶体管的源极彼此连接并且连接到第二电源电压VCC2。另外,在第二开关SW2'中,N型晶体管的源极和P型晶体管的漏极彼此连接并且连接到功率放大器300的电源端子T_VCC。

如前所述,可根据功率放大器300的输入RF信号的包络来改变第一电源电压VCC1和第二电源电压VCC2以支持APT模式。因此,第一电源电压VCC1和第二电源电压VCC2可具有宽电压范围。即使在具有宽电压范围的电源电压下也可有利于将开关导通电阻保持为低,为此,在图10中,第一开关SW1'和第二开关SW2'可由以并联结构连接的N型晶体管和P型晶体管形成。

图11是示出根据电源电压VCC的晶体管的导通电阻R

在图11中,曲线1110表示根据电源电压VCC的P型晶体管(例如,PMOS)的导通电阻R

参照曲线1110,P型晶体管的导通电阻R

为了在宽电源电压范围内保持低导通电阻,如图10所示,在示例中,第一开关SW1'和第二开关SW2'可由以并联结构连接的N型晶体管和P型晶体管形成。在图11中,曲线1130表示当开关由彼此并联连接的N型晶体管和P型晶体管形成时的根据电源电压VCC的导通电阻R

如图10所示,根据一个或更多个实施例的开关控制器220'可包括逻辑电路221、延迟电路222、缓冲电路223、第一反相器224a和第二反相器224b。除了包括第一反相器224a和第二反相器224b以外,开关控制器220'的内部配置可与图5所示的开关控制器220的内部配置相同,因此将省略重复的描述。

第一反相器224a可接收第一开关驱动信号V

第二反相器224b可接收第二开关驱动信号V

虽然本公开包括具体示例,但是在理解本申请的公开内容之后将易于理解的是,在不脱离权利要求及其等同方案的精神和范围的情况下,可在形式和细节上对这些示例做出各种改变。在此描述的示例将仅被认为是描述性含义,而非出于限制的目的。在每个示例中的特征或方面的描述将被认为可适用于其他示例中的类似特征或方面。如果按照不同的顺序执行描述的技术,和/或如果按照不同的方式组合所描述的系统、架构、装置或电路中的组件,和/或由其他组件或其等同组件来替换或者补充所描述的系统、架构、装置或电路中的组件,则可获得合适的结果。因此,本公开的范围不由具体实施方式限定,而是由权利要求及其等同方案限定,并且在权利要求及其等同方案的范围内的全部变型将被解释为包括在本公开中。

相关技术
  • 电源开关电路及其操作方法
  • 电源开关电路以及用于控制电源开关电路的方法
技术分类

06120115625266