掌桥专利:专业的专利平台
掌桥专利
首页

一种信息处理方法、装置和网络设备

文献发布时间:2023-06-19 18:32:25


一种信息处理方法、装置和网络设备

技术领域

本申请涉及通信技术领域,特别涉及一种信息处理方法、装置和网络设备。

背景技术

目前,通信中间件已经广泛应用于各类分布式应用系统之中。例如,在采用多数字信号处理器(DSP)阵列结构的并行信号处理系统中,消息中间件就发挥了巨大作用。并行信号处理系统的应用开发主要是多处理器开发,并行任务的分配方法。在以往的多处理器开发调试中,软硬件结合紧密,支撑软件功能简单,系统开放性不够,通信不够灵活等问题,最终导致系统功能和性能受限,开发周期和开发费用上升。为满足新时期阵列信号处理系统对网络化、一体化的需求,阵列信号处理系统内部应配置消息中间件,用于屏蔽内部数据网络和网络协议的细节与异构,将复杂的底层处理工作和具体的工程应用分开,通过简单的接口函数建立信息和控制通道,从而使工程技术人员可以专心应用层的设计实现,摆脱不得不对底层硬件系统进行深入研究的困境。

在一些大型的分布式系统中具有多种架构、不同型号的处理器,针对各种不同的处理器,主流的操作系统也不一样,所以为了降低开发难度,增加业务代码的可执行性,开发一种通用通信框架进行节点管理,线程管理,以及可以兼容标准RapidIO标准协议和支持DSP核间通信的统一通信接口。

综上所述,大型的分布式系统通常具有多种架构、不同型号的处理器,不同处理器之间的主流操作系统也不相同,难以实现统一通信,即多核处理器底层架构不统一,难以同时兼顾可靠性、实时性和CPU处理能力的问题。

发明内容

本申请实施例提供一种信息处理方法、装置和网络设备,以解决现有技术的信息处理方法,在底层架构不统一的多核处理器下的不能实现通信的问题。

为了解决上述技术问题,本申请采用如下技术方案:

本申请实施例提供一种信息处理方法,由第一节点执行,所述方法包括:

获取待传输的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

在所述第一传输帧中的预设协议接口识别码与发送端的预设协议接口识别码一致的情况下,根据接收所述第一传输帧的第二节点的缓存区状态,发送所述第一传输帧;

在所述第一传输帧中的预设协议接口识别码与所述发送端的预设协议接口识别码不一致的情况下,发送所述第一传输帧至与所述核号识别码对应的目标节点。

可选的,所述根据接收所述第一传输帧的第二节点的缓存区状态,发送所述第一传输帧,包括:

通过第一事务包格式从所述预设协议目的地址,确定接收所述第一传输帧的第二节点的缓存区标志位状态;

根据所述缓存区标志位状态,发送所述第一传输帧。

可选的,所述根据所述缓存区标志位状态,发送所述第一传输帧,包括:

若所述缓存区标志位状态为可接收数据状态,通过第二事务包格式将所述第一传输帧发送至接收所述第一传输帧的第二节点,并确定所述第二节点的缓存区标志位状态不可接收数据状态;

若所述缓存区标志位状态为不可接收数据状态,则循环查询所述缓存标志位的状态至可以接收数据状态时,发送所述第一传输帧。

可选的,在第一节点为主节点时,所述方法还包括:

对与所述第一节点相连接的从节点初始化,并对每个从节点赋予预设协议接口识别码;

根据所述预设协议接口识别码和从节点所对应处理器的类型,对所述第一节点和与所述第一节点相连接的从节点分别建立缓存标志位。

可选的,在第一节点为从节点时,所述方法还包括:

周期性向与所述发送端相连接的主节点发送心跳数据。

本申请实施例还提供一种信息处理方法,由第二节点执行,所述方法包括:

接收第一节点发送的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

根据所述第一传输帧中的核号识别码,确定是否需要对所述第一传输帧进行核间通信传输。

可选的,所述确定是否需要对所述第一传输帧进行核间通信传输,包括:

若所述第一节点的核号识别码为第一预设信息,则确定进行核间通信传输;

若所述第一节点的核号识别码为第二预设信息,则进程间通信IPC中断所述第二节点并解析所述第一传输帧,并确定进行核间通信传输。

可选的,所述进行核间通信传输,包括:

通过直接存储器访问DMA方式将所述第一传输帧复制至目标应用层,并清空所述第二节点的缓存区状态。

可选的,在第二节点为主节点时,所述方法还包括:

周期性接收与所述发送端相连接的第一节点发送的心跳数据;

若接收的所述心跳数据失败,则确定所述第一节点为故障状态。

可选的,在第二节点为从节点时,接收第一节点发送的第一传输帧后,所述方法还包括:

确定所述第一传输帧的核号识别码与所述第二节点的核号识别码是否一致;

若一致,则执行确定是否需要对所述第一传输帧进行核间通信传输的步骤;若不一致,通过IPC中断所述第二节点,并将所述第一传输帧发送至与所述第一传输帧对应的目标节点的缓存区。

本申请实施例还提供一种信息处理装置,所述装置包括:

获取模块,用于获取待传输的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

发送模块,用于在所述第一传输帧中的预设协议接口识别码与发送端的预设协议接口识别码一致的情况下,根据接收所述第一传输帧的第二节点的缓存区状态,发送所述第一传输帧;

处理模块,用于在所述第一传输帧中的预设协议接口识别码与所述发送端的预设协议接口识别码不一致的情况下,发送所述第一传输帧至与所述核号识别码对应的目标节点。

本申请实施例还提供一种信息处理装置,所述装置包括:

第一接收模块,用于接收第一节点发送的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

第一确定模块,用于根据所述第一传输帧中的核号识别码,确定是否需要对所述第一传输帧进行核间通信传输。

本申请实施例还提供一种网络设备,包括:收发机、存储器、处理器及存储在存储器上并可在处理器上运行的程序,其特征在于,

所述收发机,用于接收第一节点发送的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

所述处理器执行所述程序时实现以下步骤:

根据所述第一传输帧中的核号识别码,确定是否需要对所述第一传输帧进行核间通信传输。

本申请实施例还提供一种可读存储介质,其上存储有程序,该程序被处理器执行时实现如上所述的信息处理方法中的步骤。

本申请的有益效果是:

上述技术方案中,由第一节点执行的信息处理方法包括:获取待传输的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;在所述第一传输帧中的预设协议接口识别码与发送端的预设协议接口识别码一致的情况下,根据接收所述第一传输帧的第二节点的缓存区状态,发送所述第一传输帧;在所述第一传输帧中的预设协议接口识别码与所述发送端的预设协议接口识别码不一致的情况下,发送所述第一传输帧至与所述核号识别码对应的目标节点。本申请的技术方案,通过预设协议接口识别码和核号识别码,兼容了不同处理器框架的预设协议,保证了针对统一通信接口的硬件冗余特性,并且有利于后期扩展驱动,兼容更多设备类型的框架进行数据通讯。

附图说明

图1表示本申请实施例提供的信息处理方法的流程示意图之一;

图2表示本申请实施例提供的信息处理方法的流程示意图之二;

图3表示本申请实施例提供的不同处理器的系统框架示意图;

图4表示本申请实施例提供的第一传输帧的示意图;

图5表示本申请实施例提供的信息处理装置的模块示意图之一;

图6表示本申请实施例提供的信息处理装置的模块示意图之二;

图7表示本申请实施例提供的网络设备的框图。

具体实施方式

为使本申请要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。在下面的描述中,提供诸如具体的配置和组件的特定细节仅仅是为了帮助全面理解本申请的实施例。因此,本领域技术人员应该清楚,可以对这里描述的实施例进行各种改变和修改而不脱离本申请的范围和精神。另外,为了清楚和简洁,省略了对已知功能和构造的描述。

应理解,说明书通篇中提到的“一个实施例”或“一实施例”意味着与实施例有关的特定特征、结构或特性包括在本申请的至少一个实施例中。因此,在整个说明书各处出现的“在一个实施例中”或“在一实施例中”未必一定指相同的实施例。此外,这些特定的特征、结构或特性可以任意适合的方式结合在一个或多个实施例中。

在本申请的各种实施例中,应理解,下述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。

应该知道的是,RapidIO是一种主要应用于高性能嵌入式系统的互连通信技术,采用交换互连的方式进行数据传输,即不是采用传统的单一点对点的连接方式,增加了交换机制,增强了系统的灵活性。Serial RapidIO(SRIO)可以采用1X、4X等模式,传输速率可达几十吉比特。RapidIO技术对于路由、交换和容错纠错上有较完备的考虑,因此现在正在应用到越来越多的高性能可靠数据传输系统中。

现有技术的非对称多处理(AMP)架构处理器大多数为数字信号处理器(DSP)芯片。现有技术的对称多处理(SMP)结构处理器其内部集成了符合RapidIO InterconnectSpecification规范的RapidIO控制器,控制器由RapidIO端口和RapidIO消息传递单元组成。每个SMP结构处理器集成了两个RapidIO端口,均支持1x或4x的物理链路,单条链路最大支持速率为3.125Gbps。消息传递单元支持2个数据消息发送控制器、2个数据消息接收控制器、1个门铃消息发送控制器、1个门铃消息接收控制器以及一个端口接收控制器。

通信中间件(message oriented middleware)是指支持与保障分布式应用程序之间同步/异步收发数据的中间件。分布式应用程序之间的通信接口由中间件提供的API提供。具体的说,通信中间件就是进程或线程之间的数据通信中间件。

本申请针对现有技术的信息处理方法,在底层架构不统一的多核处理器下的不能实现通信的问题,提供一种信息处理方法、装置和网络设备。

如图3所示,本申请实施例提供的不同处理器的系统框架示意图;这里所述系统的处理器包括多种类型的处理器,可以包括对称多处理(SMP)结构处理器和非对称多处理(AMP)架构处理器,每个处理器都连接处理芯片。本申请在为了实现计算速度上的优势,AMP架构处理器优选为TMS320C6678的高性能8核DSP,SMP结构处理器优选为P2020型号。本申请的系统框架下的处理器可以为同核处理器类型,当然也可以为异核处理器,根据实际需求选择。本申请提供的系统框架,在以下信息处理方法的步骤中均可以适用。

又如图1所示,本申请的可选实施例提供一种信息处理方法,由第一节点执行,所述方法包括:

步骤100,获取待传输的第一传输帧;其中,所述第一传输帧包括目的识别码(目的ID)和预设协议目的地址(RapidIO目的地址),所述目的识别码(目的ID)包括预设协议接口识别码(SRIO ID)和核号识别码(CORE ID);

具体地,如图4所示,所述第一传输帧由3部分组成,分别为目的ID(4字节)、RapidIO目的地址(8字节)、发送数据长度(8字节);各部分含义如下:

目的ID:低16位由每个设备唯一SRIO ID组成,高16位由接收端的核号组成,当对端为SMP架构处理器是该16位默认为0,为AMP架构的处理器时,该16位为对应要接收数据的核号。目的RaidIO地址:由应用层指定的目的ID中解析出相对应要发送节点(或核)的目的RapidIO地址,将数据发送到相应节点(或核)的数据缓存区。

发送数据长度:为应用层要发送的数据长度。

该实施例中,所述第一传输帧可以适用于基于C语言的通用任务管理POSIX接口,便于兼容其他操作系统任务管理接口,提高应用程序的可移植性。所述第一传输帧还可以适用DSP的AMP多核架构,还兼容基于队列管理器(QMSS)的进程间通信(IPC)的核间方式。

步骤200,在所述第一传输帧中的预设协议接口识别码(SRIO ID)与发送端的预设协议接口识别码一致的情况下,根据接收所述第一传输帧的第二节点的缓存区状态,发送所述第一传输帧;

这里,在所述第一传输帧中的SRIO ID与发送端的SRIO ID一致的情况下,可以认为当前的通信类型为SRIO通信类型。在SRIO通信类型的情况下,发送所述第一传输帧。

步骤300,在所述第一传输帧中的预设协议接口识别码与所述发送端的预设协议接口识别码不一致的情况下,发送所述第一传输帧至与所述核号识别码对应的目标节点。

这里,在所述第一传输帧中的SRIO ID与发送端的SRIO ID不一致的情况下,可以认为当前的通信类型为非SRIO通信类型,发送所述第一传输帧至与所述核号识别码对应的目标节点,可以理解为:第一节点首先将要发送的数据放入队列管理器(QMSS)的发送队列,通过QMSS将数据发送到所述第一传输帧中的核号对应的缓存地址,然后通过IPC核间中断通知要接收数据的目标节点,收到核间中断的目标节点从接收的缓存地址取走数据。

可选的,所述步骤200,包括:

步骤210,通过第一事务包格式从所述RapidIO目的地址,确定接收所述第一传输帧的第二节点的缓存区标志位状态;

步骤220,根据所述缓存区标志位状态,发送所述第一传输帧。

应当知道的是,为了减少了消息的数量,以及使得处理器能够并行处理多个事务,以提高系统对信息的处理效率,在RapidIO目的地址中引入“事务打包”的概念。所谓“事务打包”,是当RapidIO目的地址有多个已经准备好的请求元语等事务要初始时,将这些事务合并为一个事务请求消息,即形成一个事务包。对于处理器,可以按照收到这些事务的顺序来处理,也可以不按照收到这些事务的顺序来处理。

该实施例中,通过第一事务包格式(NREAD事务包格式)从所述RapidIO目的地址,确定接收所述第一传输帧的第二节点的缓存区标志位状态;所述缓存区标志位状态包括可接收数据状态和不可接收数据状态。

可选的,所述步骤220,包括:

若所述缓存区标志位状态为可接收数据状态,通过第二事务包格式将所述第一传输帧发送至接收所述第一传输帧的第二节点,并确定所述第二节点的缓存区标志位状态不可接收数据状态;

若所述缓存区标志位状态为不可接收数据状态,则循环查询所述缓存标志位的状态至可以接收数据状态时,发送所述第一传输帧。

该实施例中,若所述缓存区标志位状态为可接收数据状态,通过第二事务包格式(NWRITE事务包格式)将所述第一传输帧发送至接收所述第一传输帧的第二节点,若为不可接收数据,则循环查询所述缓存标志位的状态至可以接收数据状态时,发送所述第一传输帧。

当然,本申请还可以判定待发送的消息数据包的消息类型:若是RTPS协议消息,则将数据替换第一传输帧的RapidIO目的地址;若是业务消息,则将业务消息数据写入第一传输帧的RapidIO目的地址。

可选的,在第一节点为主节点时,所述方法还包括:

对与所述第一节点相连接的从节点初始化,并对每个从节点赋予预设协议接口识别码;

该实施例中,所述第一传输帧是通信中间件发送的,所述第一节点获取待传输的第一传输帧前,对与所述第一节点相连接的从节点初始化,并对每个从节点赋予预设协议接口识别码(SRIO ID);例如,以SMP结构处理器为主节点,对图3的系统内所有的从节点阻塞式等待(所谓阻塞方式的意思是指,当试图对该文件描述符进行读写时,如果当时没有东西可读,或者暂时不可写,程序就进入等待状态,直到有东西可读或者可写为止),主节点扫描,并赋予网络中的对所述第一节点和与所述第一节点相连接的从节点SRIO ID作为每个节点的唯一标志。

根据所述预设协议接口识别码和从节点所对应处理器的类型,对所述第一节点和与所述第一节点相连接的从节点分别建立缓存标志位。

该实施例中,从主节点可以观测整个SRIO网络所有的节点类型和SRIO ID。根据所述SRIO ID和从节点所对应处理器的类型网络,即每一个SMP结构处理器和AMP架构处理器的每一个核都分别建立缓存标志位,设置缓存区是否可以接受数据。本申请通过根据SRIOID和处理器类型建立缓存标志位,解决了在底层架构不统一的多核处理器下的不能实现通信的问题。

可选的,在第一节点为从节点时,所述方法还包括:

周期性向与所述发送端相连接的主节点发送心跳数据。

该实施例中,若存在四个处理器和一个处理芯片,即图3的系统框架,它们之间的通过DDS的数据写入者和数据读取者机制互相发送心跳报文的方式彼此监控对方的活跃状态。这里,在第一节点为从节点时,所述第一节点通过组播传输方式周期性地向接收端的参与者(可以为接收端的主节点)发送心跳报文,用于刷新其自身活跃状态。

如图2所示,本申请实施例还提供一种信息处理方法,由第二节点执行,所述方法包括:

步骤400,接收第一节点发送的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

这里,所述目的识别码为目的ID,目的地址为RapidIO目的地址,预设协议接口识别码为SRIO ID,核号识别码为CORE ID,这里,与上述图4内容描述的第一传输帧内容一致。

步骤500,根据所述第一传输帧中的核号识别码,确定是否需要对所述第一传输帧进行核间通信传输。

该实施例中,通过所述第一传输帧中的核号识别码,即CORE ID,可以确定所述第二节点是否为需要核间通信传输的节点,在所述第二节点为不需要核间通信传输的节点时,将所述第一传输帧的内容传输至需要的目标节点。例,所述第一传输帧需要核间通信的为节点A,但是此时收到信息的为节点B,这时不需要和节点B进行核间通信,而是将所述第一传输帧的内容转至需要核间通信的节点A。本申请的方法增加了核间通信的多样性和准确性。

可选的,所述确定是否需要对所述第一传输帧进行核间通信传输,包括:

若所述第一节点的核号识别码为第一预设信息,则确定进行核间通信传输;

若所述第一节点的核号识别码为第二预设信息,则进程间通信IPC中断所述第二节点并解析所述第一传输帧,并确定进行核间通信传输。

该实施例中,所述第一预设信息优选为0,所述第二预设信息优选为非0,

可选的,所述进行核间通信传输,包括:

通过直接存储器访问DMA方式将所述第一传输帧复制至目标应用层,并清空所述第二节点的缓存区状态。

该实施例中,接收端任务收到第一传输帧的信息,进行解析,如果解析核号为0,那么通过DMA的方式将数据拷贝到目标应用层要接收数据的缓存区,并且清空SRIO数据缓存区,置缓存区接受标志位为可以接受数据。

若解析的核号不为0且接收数据节点为AMP架构处理器,则第二节点首先将要发送的数据放入QMSS的发送队列,通过QMSS将数据发送到核号对应的缓存地址,然后通过IPC核间中断通知要接收数据的核,收到核间中断的核从接收的缓存地址取走数据后,并解析传输帧内容,通过DMA方式将数据拷贝到对应核上应用层要接受数据的缓存区,并且清空SRIO数据缓存区,置缓存区接受标志位为可以接受数据。

可选的,在第二节点为主节点时,所述方法还包括:

周期性接收与所述发送端相连接的第一节点发送的心跳数据;

若接收的所述心跳数据失败,则确定所述第一节点为故障状态。

该实施例中,每个发送者通过内置数据写入者发送心跳报文给所述第二节点,所述第二节点用于发现发送节点本身或者与发送节点连接的其它节点的信息;所述第二节点监视它们的活跃期限,若接收的所述心跳数据失败,则证明发送端的节点(第一节点)存在异常,此时确定所述第一节点为故障状态。

当然,所述第二节点还可以通过所述第一节点发送的心跳数据解析出所述第一节点的报文,确定所述第一节点是否掉电。本申请支持节点管理,对于独立节点复位或单独节点掉电的情况,可以给出判断结果,基于判断结果可以提示相关人员作出相应的维护操作;还可以判断从节点是否处于正常工作状态,从而来更新节点状态。

可选的,在第二节点为从节点时,接收第一节点发送的第一传输帧后,所述方法还包括:

确定所述第一传输帧的核号识别码与所述第二节点的核号识别码是否一致;

若一致,则执行确定是否需要对所述第一传输帧进行核间通信传输的步骤;若不一致,通过IPC中断所述第二节点,并将所述第一传输帧发送至与所述第一传输帧对应的目标节点的缓存区。

该实施例中,确定所述第一传输帧的核号识别码与所述第二节点的核号识别码是否一致,可以理解为:所述第一传输帧的核号识别码为A,所述第二节点的核号识别码为B,当A与B一致,则执行确定是否需要对所述第一传输帧进行核间通信传输的步骤;当A与B不一致,所述第二节点首先将要发送的数据放入队列管理器(QMSS)的发送队列,通过QMSS将数据发送到核号对应的缓存地址,然后通过IPC核间中断通知要接收数据的核,收到核间中断的核从接收的缓存地址取走数据。

综上所述,本申请的方法支持冗余多重架构的通用通信框架,兼容了标准RapidIO协议的通信方式和基于AMP框架的核间通信;本申请还在协议基础之上,添加了特定的针对中间件的传输帧定义,传输帧由3部分组成,分别为目的ID(4字节)、RapidIO目的地址(8字节)、发送数据长度(8字节),即所述第一传输帧包括目的识别码(目的ID)和预设协议目的地址(RapidIO目的地址),所述目的识别码(目的ID)包括预设协议接口识别码(SRIO ID)和核号识别码(CORE ID);本申请接收端判断是否需要核间通信,增加了核号不为0的处理流程,增加了核间通信的多样性。

如图5所示,本申请实施例还提供一种信息处理装置,所述装置包括:

获取模块10,用于获取模块,用于获取待传输的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

发送模块20,用于在所述第一传输帧中的预设协议接口识别码与发送端的预设协议接口识别码一致的情况下,根据接收所述第一传输帧的第二节点的缓存区状态,发送所述第一传输帧;

处理模块30,用于在所述第一传输帧中的预设协议接口识别码与所述发送端的预设协议接口识别码不一致的情况下,发送所述第一传输帧至与所述核号识别码对应的目标节点。

可选的,所述发送模块20,包括:

第一确定单元,用于通过第一事务包格式从所述预设协议目的地址,确定接收所述第一传输帧的第二节点的缓存区标志位状态;

发送单元,用于根据所述缓存区标志位状态,发送所述第一传输帧。

可选的,所述发送单元,包括:

第一确定子单元,用于若所述缓存区标志位状态为可接收数据状态,通过第二事务包格式将所述第一传输帧发送至接收所述第一传输帧的第二节点,并确定所述第二节点的缓存区标志位状态不可接收数据状态;

发送子单元,用于若所述缓存区标志位状态为不可接收数据状态,则循环查询所述缓存标志位的状态至可以接收数据状态时,发送所述第一传输帧。

可选的,所述装置还包括:

赋予模块,用于对与所述第一节点相连接的从节点初始化,并对每个从节点赋予预设协议接口识别码;

建立模块,用于根据所述预设协议接口识别码和从节点所对应处理器的类型,对所述第一节点和与所述第一节点相连接的从节点分别建立缓存标志位。

可选的,所述装置还包括:

第二发送模块,用于周期性向与所述发送端相连接的主节点发送心跳数据。

如图6所示,本申请实施例还提供一种信息处理装置,所述装置包括:

第一接收模块40,用于接收第一节点发送的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

第一确定模块50,用于根据所述第一传输帧中的核号识别码,确定是否需要对所述第一传输帧进行核间通信传输。

可选的,所述第一确定模块50,包括:

第二确定单元,用于若所述第一节点的核号识别码为第一预设信息,则确定进行核间通信传输;

第三确定单元,用于若所述第一节点的核号识别码为第二预设信息,则进程间通信IPC中断所述第二节点并解析所述第一传输帧,并确定进行核间通信传输。

需要说明的是,所述第一确定单元或所述第二确定单元进行核间通信传输,用于通过直接存储器访问DMA方式将所述第一传输帧复制至目标应用层,并清空所述第二节点的缓存区状态。

可选的,所述装置还包括:

第二接收模块,用于周期性接收与所述发送端相连接的第一节点发送的心跳数据;

第三接收模块,用于若接收的所述心跳数据失败,则确定所述第一节点为故障状态。

可选的,所述装置还包括:

第二确定模块,用于确定所述第一传输帧的核号识别码与所述第二节点的核号识别码是否一致;

第二处理模块,用于若一致,则执行确定是否需要对所述第一传输帧进行核间通信传输的步骤;若不一致,通过IPC中断所述第二节点,并将所述第一传输帧发送至与所述第一传输帧对应的目标节点的缓存区。

如图7所示,本申请实施例还提供一种网络设备,包括:收发机61、存储器62、处理器63及存储在存储器62上并可在处理器63上运行的程序,

所述收发机61,用于接收第一节点发送的第一传输帧;其中,所述第一传输帧包括目的识别码和预设协议目的地址,所述目的识别码包括预设协议接口识别码和核号识别码;

所述处理器63执行所述程序时实现以下步骤:

根据所述第一传输帧中的核号识别码,确定是否需要对所述第一传输帧进行核间通信传输。

其中,在图7中,总线架构可以包括任意数量的互联的总线和桥,具体由处理器63代表的一个或多个处理器和存储器62代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。收发器61可以是多个元件,即包括发送机和接收机,提供用于在传输介质上与各种其他装置通信的单元。处理器63负责管理总线架构和通常的处理,存储器62可以存储处理器63在执行操作时所使用的数据。

需要说明的是,所述网络设备可以为上述的第二节点。

可选地,所述处理器63还用于:

若所述第一节点的核号识别码为第一预设信息,则确定进行核间通信传输;

若所述第一节点的核号识别码为第二预设信息,则进程间通信IPC中断所述第二节点并解析所述第一传输帧,并确定进行核间通信传输。

可选地,所述处理器63还用于:

通过直接存储器访问DMA方式将所述第一传输帧复制至目标应用层,并清空所述第二节点的缓存区状态。

可选地,所述处理器63还用于:

周期性接收与所述发送端相连接的第一节点发送的心跳数据;

若接收的所述心跳数据失败,则确定所述第一节点为故障状态。

可选地,所述处理器63还用于:

确定所述第一传输帧的核号识别码与所述第二节点的核号识别码是否一致;

若一致,则执行确定是否需要对所述第一传输帧进行核间通信传输的步骤;若不一致,通过IPC中断所述第二节点,并将所述第一传输帧发送至与所述第一传输帧对应的目标节点的缓存区。

本申请实施例还提供一种可读存储介质,该可读存储介质上存储有程序,该程序被处理器执行时实现如上所述的信息处理方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,该可读存储介质,如只读存储器(Read-OnlyMemory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等。

最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

以上所述的是本申请的优选实施方式,应当指出对于本技术领域的普通人员来说,在不脱离本申请所述的原理前提下还可以作出若干改进和润饰,这些改进和润饰也在本申请的保护范围内。

相关技术
  • 一种报文处理方法、装置及网络设备
  • 一种小区信息的处理方法、网络设备及终端
  • 一种网络设备、业务卡、逻辑装置及通知信息传输方法
  • 一种网络设备、逻辑装置及通知信息传输方法
  • 一种信息上报及信息处理方法、终端及网络设备
  • 一种信息上报及信息处理方法、终端及网络设备
技术分类

06120115602775