掌桥专利:专业的专利平台
掌桥专利
首页

一种多处理器异构系统的看门狗控制系统及其控制方法

文献发布时间:2023-06-19 11:57:35


一种多处理器异构系统的看门狗控制系统及其控制方法

技术领域

本发明涉及一种多处理器异构系统的看门狗控制系统及其控制方法,属于 看门狗技术领域。

背景技术

片上SOC由多个处理器和FPGA组成,一般每个处理器均需要设置一个看 门狗电路,以防止程序跑飞时能及时复位处理器,维持设备的正常工作。

现有技术中没有监测处理器对FPGA的配置和启动过程,如果不成功则没 有应对措施。对每一个处理器都设置了看门狗控制模块,增加了资源消耗。有 的只能监测部分处理器的运行状况,不能监测所有处理器。没有对不同的处理 器设置不同的清狗周期,所有的处理器都设置同一个清狗周期。

发明内容

本发明所要解决的技术问题是克服现有技术的缺陷,提供一种多处理器异 构系统的看门狗控制系统及其控制方法。

为解决上述技术问题,本发明提供一种多处理器异构系统的看门狗控制系 统,包括多处理器模块,包括看门狗控制模块和看门狗芯片模块,所述看门狗 控制模块分别与处理器模块和看门狗芯片模块电连接;

所述多处理器模块用于在中断程序里定时判断关狗标志是否置位,如果置 位则关狗口线输出有效,如果没有置位则翻转清狗口线的电平状态;

所述看门狗控制模块用于在上电启动并配置结束后控制所有清狗计数器自 动计数并使能清狗计数器计数,启动时间到后实时监视每个处理器的清狗口线 和关狗口线的电平状态,所有清狗计数器正常计数则毫秒计数器正常输出电平 翻转,看门狗芯片模块被正常清狗,若有任一个清狗计数器停止计数,则毫秒 计数器输出低电平,看门狗芯片模块超时后输出有效复位电平,其中每个所述 清狗计数器连接多处理器模块中的一个处理器;

所述看门狗芯片模块用于接收看门狗控制模块输出的电平,并根据预先设 置的复位脉宽和溢出周期,确定在上电启动和软件运行后是否发生启动异常或 程序跑飞,若发生则进行复位系统,若否则不复位。

进一步的,所述看门狗控制模块包括带有看门狗使能口线和清零口线CLR 的清狗计数器Count、复位计数器RstCnt、毫秒计数器msCnt;所述看门狗芯片 电路模块包括看门狗芯片WDG;

其中,清狗计数器Count以自增方式计数,清狗计数器Count的计数值到达 各自设定的最大值时清狗计数器Count输出低电平,否则清狗计数器Count输出 高电平,使能口线用以使能或失能该清狗计数器Count的计数功能,清零口线 CLR用于清除该清狗计数器Count的计数值;

复位计数器RstCnt以自增方式计数,在复位周期内RstCnt输出高电平,超 过复位周期RstCnt输出低电平;

毫秒计数器msCnt在其EN输入口线使能后以自增/自减方式每1ms计数一 次,同时其out输出口线的电平每1ms翻转一次;

清狗计数器Count的输出口线经过逻辑与操作后再与复位计数器RstCnt的 输出口线经过逻辑或操作后输出给毫秒计数器msCnt的使能口线EN,毫秒计数 器msCnt的输出口线out输出给看门狗芯片WDG的清零端;

看门狗芯片的计数器以自增或自减方式计数,在看门狗芯片WDG的计数器 的溢出周期内没有接收到清零信号的情况下,看门狗芯片WDG的计数器计数到 最大或最小值时看门狗芯片WDG的out输出口线输出高/低电平的复位脉冲, 复位整个系统;在溢出周期内接收到清零信号的情况下看门狗芯片WDG的计数 器计数值被复归或清零,out输出口线保持正常电平,整个系统正常工作。

进一步的,所述看门狗控制模块还包括与门逻辑AND、或门逻辑ORt;

每个所述清狗计数器Count的输出端电连接与门逻辑AND的输入端,与门 逻辑AND的输出端电连接或门逻辑OR的输入端,或门逻辑OR的输入端还电 连接复位计数器RstCnt的输出端,或门逻辑OR的输出端电连接毫秒计数器 msCnt的使能端EN,毫秒计数器msCnt的时钟端与系统的时钟Clock电连接, 毫秒计数器msCnt的复位端与系统的复位Reset电连接,毫秒计数器msCnt的 输出端out电连接看门狗芯片WDG的清零端。

进一步的,所述看门狗芯片模块还包括第一电容和第二电容;

所述第一电容与看门狗芯片WDG的溢出周期设置端swt电连接,所述第二 电容与看门狗芯片WDG的脉宽设置端srt电连接,看门狗芯片WDG的输出端 out与整个系统里所有需要复位的器件的复位管脚连接。

进一步的,所述多理器模块为多个独立处理器或多核处理器。

一种多处理器异构系统的看门狗控制系统的控制方法,其特征在于,

在配置和启动过程中:

对多处理器异构系统的处理器和FPGA上电初始化时,判断处理器对FPGA 的配置时间是否达到预设配置时间阈值,若是则认为处理器对FPGA配置不成 功,则看门狗控制模块的输出口线不翻转,看门狗芯片模块的输出口线out输出 复位脉冲,复位整个系统;若否则等到处理器对FPGA的配置成功后,看门狗 控制模块内对应的该处理器的不断自增的清狗计数器被定时清零,则看门狗控 制模块的输出口线out定时翻转,看门狗芯片的输出out保持正常电平;

在对多处理器异构系统上电初始化时,对看门狗芯片模块的计数器自增, 再判断清狗口线是否有翻转,若有则看门狗芯片模块的计数器清零,再进行看 门狗芯片模块的计数器自增;若没有则判断看门狗芯片模块的计数器是否溢出, 若否则复位输出无效,再进行看门狗计数器自增,若是则复位输出有效进行复 位动作,再继续进行看门狗计数器自增;

在启动后:

在到达多处理器异构系统的启动时间后,判断多处理器模块的每个处理器 清狗口线是否翻转,若翻转则将相应处理器的清狗计数器清零,若不翻转则判 断相应处理器的关狗口线是否有效,若有效则将相应处理器的清狗计数器清零, 且清狗计数器不自增,若无效则将相应处理器的清狗计数器自增,再判断自增 后的清狗计数器的时间是否大于预设的门槛值,若大于则相应处理器溢出标志 置位,若不大于则再对该处理器进行清狗口线是否翻转进行判断;

在任一处理器溢出标志置位时,判断是否狗溢出,若是则看门狗控制模块 的输出口线不翻转,否则看门狗控制模块的输出口线定时翻转。

本发明所达到的有益效果:

本发明能够使同样的处理器系统复位时间从60秒缩短为5秒,大大减少复 位时间,能够发生程序跑飞时保证处理器的实时性;

本发明能够让所有处理器同时复位,而不是某个处理器单独复位,而其他 处理器正常工作,这样不会导致复位的处理器与正常工作的处理器由于数据交 互异常导致的设备工作异常,使设备误发信号,错误动作;

本发明的电路设计更简单,提高了SOC资源使用率,减少设备成本。

附图说明

图1是本发明的一个电路原理示意图;

图2是本发明的配置和启动过程的流程示意图;

图3是本发明的启动后的流程示意图;

图4是本发明的看门狗动作逻辑示意图;

图5是本发明的模块示意图。

具体实施方式

为使得本发明的发明目的、特征、优点能够更加的明显和易懂,下面将结 合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描 述,显然,下面所描述的实施例仅仅是本发明一部分实施例,而非全部的实施 例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提 下所获得的所有其它实施例,都属于本发明保护的范围。

下面结合附图并通过具体实施方式来进一步说明本发明的技术方案。

如图1和5所示,一种多处理器异构系统的看门狗控制系统,包括多处理 器模块CPU1-CPUn,包括看门狗控制模块WDG—CTL和看门狗芯片模块WDG, 所述看门狗控制模块分别与处理器模块和看门狗芯片模块电连接;

所述多处理器模块用于在中断程序里定时判断关狗标志是否置位,如果置 位则关狗口线输出有效,如果没有置位则翻转清狗口线的电平状态;

所述看门狗控制模块用于在上电启动并配置结束后控制所有清狗计数器自 动计数并使能清狗计数器计数,启动时间到后实时监视每个处理器的清狗口线 和关狗口线的电平状态,所有清狗计数器正常计数则毫秒计数器正常输出电平 翻转,看门狗芯片模块被正常清狗,若有任一个清狗计数器停止计数,则毫秒 计数器输出低电平,看门狗芯片模块超时后输出有效复位电平,其中每个所述 清狗计数器连接多处理器模块中的一个处理器;

所述看门狗芯片模块用于接收看门狗控制模块输出的电平,并根据预先设 置的复位脉宽和溢出周期,确定在上电启动和软件运行后是否发生启动异常或 程序跑飞,若发生则进行复位系统,若否则不复位。

本实施例中,所述看门狗控制模块包括带有看门狗使能口线和清零口线 CLR的清狗计数器Count、复位计数器RstCnt、毫秒计数器msCnt;所述看门狗 芯片电路模块包括看门狗芯片WDG;

其中,清狗计数器Count以自增方式计数,清狗计数器Count的计数值到达 各自设定的最大值时清狗计数器Count输出低电平,否则清狗计数器Count输出 高电平,使能口线用以使能或失能该清狗计数器Count的计数功能,清零口线 CLR用于清除该清狗计数器Count的计数值;

复位计数器RstCnt以自增方式计数,在复位周期内RstCnt输出高电平,超 过复位周期RstCnt输出低电平;

毫秒计数器msCnt在其EN输入口线使能后以自增/自减方式每1ms计数一 次,同时其out输出口线的电平每1ms翻转一次;

清狗计数器Count的输出口线经过逻辑与操作后再与复位计数器RstCnt的 输出口线经过逻辑或操作后输出给毫秒计数器msCnt的使能口线EN,毫秒计数 器msCnt的输出口线out输出给看门狗芯片WDG的清零端;

看门狗芯片的计数器以自增或自减方式计数,在看门狗芯片WDG的计数器 的溢出周期内没有接收到清零信号的情况下,看门狗芯片WDG的计数器计数到 最大或最小值时看门狗芯片WDG的out输出口线输出高/低电平的复位脉冲, 复位整个系统;在溢出周期内接收到清零信号的情况下看门狗芯片WDG的计数 器计数值被复归或清零,out输出口线保持正常电平,整个系统正常工作。

在系统刚上电且上电时间没有超过复位周期时,RstCnt输出逻辑高电平, 使能msCnt计数器计数,msCnt的out保持1ms翻转一次电平,使得WDG的计 数器不断被清零,out输出正常电平,整个系统不复位;

在系统上电时间已经超过复位周期时,RstCnt输出逻辑低电平,若所有的 处理器均能正常工作,则Count1…Countn的计数器被不停的清零,计数器均输 出高电平,msCnt的out保持1ms翻转一次电平,则WDG的out输出正常电平; 若有任一个处理器出现程序错误导致对应的Count计数器没有被清零,则该 Count在计数值到了设定的最大值后输出低电平,msCnt的EN被拉低,msCnt 的out电平不翻转,则WDG的计数器没有被清零,WDG的计数器到了溢出周 期后out输出复位脉冲,整个系统被复位。

本实施例中,所述看门狗控制模块还包括与门逻辑AND、或门逻辑ORt;

每个所述清狗计数器Count的输出端电连接与门逻辑AND的输入端,与门 逻辑AND的输出端电连接或门逻辑OR的输入端,或门逻辑OR的输入端还电 连接复位计数器RstCnt的输出端,或门逻辑OR的输出端电连接毫秒计数器 msCnt的使能端EN,毫秒计数器msCnt的时钟端与系统的时钟Clock电连接, 毫秒计数器msCnt的复位端与系统的复位Reset电连接,毫秒计数器msCnt的 输出端out电连接看门狗芯片WDG的清零端。

本实施例中,所述看门狗芯片模块还包括第一电容和第二电容;

所述第一电容与看门狗芯片WDG的溢出周期设置端swt电连接,所述第二 电容与看门狗芯片WDG的脉宽设置端srt电连接,看门狗芯片WDG的输出端 out与整个系统里所有需要复位的器件如处理器、FPGA、内存芯片、eMMC、 通讯接口芯片等的复位管脚连接。

本实施例中,所述多理器模块为多个独立处理器或SoC内的多核处理器。 独立处理器输出CLR和DIS两根口线给看门狗控制电路的清狗计数器,SoC内 的处理器内核不需要输出实际的GPIO引脚,只要硬核引出内部的扩展引脚 EMIO(CLR和DIS)接入到看门狗控制电路即可。处理器的中断程序里根据线程 的任务需要使能或失能看门狗控制口线DIS,如果某些线程的操作关联到看门狗 的清零,在关闭该线程时必须先关闭该处理器的清狗动作,在重新开启该线程 后再开启该处理器的清狗动作。开启清狗动作后中断程序必须定时翻转CLR的 电平状态,以及时清除看门狗芯片的计数器。

看门狗控制部分设计了复位计数器,计数器计数周期按启动时间需要设置, 本设计中计数周期设置为20S,上电后计数器按每1ms计数,计数器输出高电 平给或门逻辑OR,到计数周期后计数器输出低电平。看门狗控制部分还设计对 应每一个处理器的计数器Count,每一路计数器根据自己的计数周期需要输出电 平状态,对异构系统,有的实时性要求高,重要的中断程序周期为1ms,在发生 程序跑飞时希望几十ms后就要复位系统,而对一些处理界面、通过任务的系统, 实时性要求低,在发生程序跑飞时希望几十秒后再复位系统。例如对实时性强 的处理器,可以设置计数周期为10ms,若输入端在超过10ms时间内没有电平 翻转,则计数器输出低电平;对实时性差的处理器,由于线程执行时间超长, 可以设置计数周期为60s,若输入端在超过60s时间内没有电平翻转,则计数器 输出低电平。所有计数器的输出端经过与门逻辑AND,再经过或门逻辑OR后 输出一根口线接到毫秒计数器msCnt的使能端EN,EN有效时msCnt按每1ms 计数并输出out端到看门狗芯片WDG的清零端,用于清除看门狗芯片的计数器, 若EN为低电平则out输出保持为低电平。

看门狗芯片设计需要的复位脉宽和溢出周期,以便在上电启动和软件运行 后如果发生启动异常或程序跑飞时及时复位系统。设置看门狗溢出时间,需要 躲过FPGA的配置时间,以看门狗芯片MAX6301为例,如配置时间为4S,则 设置看门狗溢出时间为4.5S。通过合理选择连接SWT引脚的电容容值,依据公 式Cswt=Twd/(2.67×500)=4500000us/(2.67×500)=3370pF计算出溢出周期为 4500ms时需要选择3370pF的电容,实际选择3.3nF。通过合理选择连接SRT引 脚的电容容值,依据公式Crst=Trp/2.67=125490us/2.67=47000pF计算出复位脉 宽为125ms时需要选择47000pF的电容,实际选择47nF。

一种多处理器异构系统的看门狗控制系统的控制方法,

如图2所示,在配置和启动过程中:

对多处理器异构系统的处理器和FPGA上电初始化时,判断处理器对FPGA 的配置时间是否达到预设配置时间阈值,若是则认为处理器对FPGA配置不成 功,则看门狗控制模块的输出口线不翻转,看门狗芯片模块的输出口线out输出 复位脉冲,复位整个系统;若否则等到处理器对FPGA的配置成功后,看门狗 控制模块内对应的该处理器的不断自增的清狗计数器被定时清零,则看门狗控 制模块的输出口线out定时翻转,看门狗芯片的输出out保持正常电平;

如图4所示,在对多处理器异构系统上电初始化时,对看门狗芯片模块的 计数器自增,再判断清狗口线是否有翻转,若有则看门狗芯片模块的计数器清 零,再进行看门狗芯片模块的计数器自增;若没有则判断看门狗芯片模块的计 数器是否溢出,若否则复位输出无效,再进行看门狗计数器自增,若是则复位 输出有效进行复位动作,再继续进行看门狗计数器自增;

如图3所示,在启动后:

在到达多处理器异构系统的启动时间后,判断多处理器模块的每个处理器 清狗口线是否翻转,若翻转则将相应处理器的清狗计数器清零,若不翻转则判 断相应处理器的关狗口线是否有效,若有效则将相应处理器的清狗计数器清零, 且清狗计数器不自增,若无效则将相应处理器的清狗计数器自增,再判断自增 后的清狗计数器的时间是否大于预设的门槛值,若大于则相应处理器溢出标志 置位,若不大于则再对该处理器进行清狗口线是否翻转进行判断;

在任一处理器溢出标志置位时,判断是否狗溢出,若是则看门狗控制模块 的输出口线不翻转,否则看门狗控制模块的输出口线定时翻转。

对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节, 而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现 本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非 限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落 在权利要求的得同要件的含义和范围内的所有变化囊括在本发明内。不应将权 利要求中的任何附图标记视为限制所涉及的权利要求。

以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽 管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理 解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分 技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱 离本发明各实施例技术方案的精神和范围。

相关技术
  • 一种多处理器异构系统的看门狗控制系统及其控制方法
  • 一种多重看门狗控制方法及其控制系统
技术分类

06120113117509