基本电子电路

  • 逐次逼近型模数转换器及其校准方法、电子设备
    逐次逼近型模数转换器及其校准方法、电子设备

    本申请公开一种逐次逼近型模数转换器及其数字校准方法、一种电子设备,所述模数转换器包括:DAC模块,用于采样模拟输入信号,并将所述模拟输入信号转换成模拟输出电压;比较器,用于将所述模拟输出电压与所述基准电压比较,并输出比较结果;逻辑控制模块,与所述比较器的输出端连接,根据所述比较结果对所述DAC模块进行逐次逼近控制,以使得所述比较器逐次输出比较结果,并在所述逐次逼近控制完成后根据多次的所述比较结果输出相应的转码信号;数字校准模块,用于根据各比特位的权重误差Δq,对所述比较结果或转码信号进行校准计算后输出校准后转码信号,其中,Δq=W‑W‑W。上述模数转换器的转换性能较高。

    2023-08-21
  • FPGA芯片内的时钟生成单元
    FPGA芯片内的时钟生成单元

    本发明公开了一种FPGA芯片内的时钟生成单元。该时钟生成单元包括:输入选择器,其包括时钟使能端、输入选择器输入端和输入选择器输出端;查找表,其包括查找表输入端和查找表输出端,查找表被配置为:当查找表输入端为低电平时,查找表输出端输出高电平,当查找表输入端为高电平时,查找表输出端输出低电平;延时链,其包括延时链输入端和延时链输出端,延时链输出端相对于延时链输入端具有延时链延时D。本发明的FPGA芯片内的时钟生成单元利用FPGA芯片内的输入选择器、查找表和延时链,得到稳定的时钟输出。

    2023-08-21
  • 一种体声波谐振器的制造工艺和体声波谐振器
    一种体声波谐振器的制造工艺和体声波谐振器

    公开了一种体声波谐振器的制造工艺,包括在衬底上制作声反射镜,在衬底上制作用于覆盖声反射镜的底电极层;对底电极层的外围部分进行化学处理以形成改性层,改性层环绕底电极层;在底电极层上制作压电层;在压电层上制作顶电极层。还公开了一种体声波谐振器,包括衬底、形成在衬底上的声反射镜以及依次形成具有声反射镜的衬底上的底电极层、压电层和顶电极层,其中底电极层的临近声反射镜的边缘的部分被化学处理以形成改性层。凭借改性层的形成削弱或消除了有效工作区域外电极之间的电场强度,电极无法激励其间的压电层产生机械波而抑制了谐振器寄生振荡,同时大大简化了顶电极的布线。

    2023-08-21
  • 射频开关装置及射频开关系统
    射频开关装置及射频开关系统

    本申请涉及一种射频开关装置及射频开关系统。射频开关装置包括第一耦合器、第二耦合器、第一开关、第二开关和匹配负载。第二输入端与第一直通端连接。第二隔离端与第一耦合端连接。第二输入端和第一直通端与第一开关的一端连接。第二隔离端和第一耦合端与第二开关的一端连接。第一开关和第二开关的另一端接地。匹配负载与第二直通端连接。当第一开关与第二开关均导通时,射频信号从第一隔离端输出。当第一开关与第二开关均断开时,射频信号从第二耦合端输出。射频开关装置仅需控制第一开关和第二开关的开关状态,就能实现射频信号的输出端口的选择。射频开关装置包括的开关数量较少,控制逻辑简单,结构简单。

    2023-08-21
  • 低噪声放大模块、接收机和信号处理方法
    低噪声放大模块、接收机和信号处理方法

    本发明公开的低噪声放大模块,包括用于接收外部输入的射频信号的射频信号输入端、用于输出放大或衰减后的射频信号的射频信号输出端、用于接收第一控制信号的第一控制信号输入端和用于接收第二控制信号的第二控制信号输入端,还包括低噪声放大器和旁通电路;所述低噪声放大器对所述射频信号进行放大,以得到放大后的射频信号;所述旁通电路对所述射频信号进行衰减,以得到衰减后的射频信号;其中,所述低噪声放大器和所述旁通电路的导通状态分别根据所述第一控制信号和所述第二控制信号进行调整,所述衰减的衰减量根据所述第二控制信号的电压大小进行调整。本发明还公开了接收机和信号处理方法,能实现对输入信号的衰减可调,能有效提高通信质量。

    2023-08-21
  • 一种负压电平转换控制电路和方法
    一种负压电平转换控制电路和方法

    本发明提供了一种负压电平转换控制电路和方法,所述负压电平转换控制电路包括:负压产生电路、偏置电路和电平移位单元电路;其中,所述偏置电路的输出端与所述电平移位单元电路连接,另一端与所述负压产生电路连接;所述负压产生电路的输出端与所述电平移位单元电路连接;所述偏置电路用于接收使能信号,输出偏置电压;所述偏置电压用于控制所述电平移位单元电路的切换过程;所述使能信号用于对所述偏置电路和所述负压产生电路使能。

    2023-08-21
  • 一种触摸式复合镍标面板
    一种触摸式复合镍标面板

    本发明涉及一种触摸式复合镍标面板,包括依次复合在一起的透明材料层、油墨层、渐变图案层、膜片层、硬化层、非导电镀层、印刷光油油墨保护层和印刷导电油墨层,在所述的油墨层与渐变图案层之间填充环保胶水,该环保胶水形成环保胶水层,该环保胶水层将油墨层与渐变图案层粘结在一起;在所述的环保胶水层中设置有镍标层。本发明的优点是:镍标透过透明材料有很好的立体感层次感,渐变图案层具有细腻的外观效果,非导电镀层将整个面板提升了亮度及金属质感,印刷的导电油墨实现其触摸功能等,本结构的面板后续全品类触摸家电用途广泛,将带给家电外观功能类的革命性创新应用等。

    2023-08-21
  • 用于操纵操作设备的获知至少一个修正值的方法、操作设备 和家用器具
    用于操纵操作设备的获知至少一个修正值的方法、操作设备
和家用器具

    本发明涉及一种用于操纵针对家用器具(1)的操作设备(4)的方法,其中借助操作设备(4)的操作元件(5),通过利用第一操纵类型(10)操纵操作元件(5)而调节出家用器具(1)的第一功能,并且通过借助第二操纵类型(11)操纵操作元件(5)而调节出家用器具(1)的第二功能的调节参数,用于对值进行调节,其中为了操纵家用器具(1)的第一功能,借助操作设备(4)的电容式的检测装置(12)检测操作设备(4)的至少一个第一电容值(17a),并且为了确定调节参数,检测至少一个第二电容值(17b),其中在第一操纵类型(10)中检测第一电容值(17a),并且根据检测的第一电容值(17a)确定修正值(K),在确定第二电容值(17b)时考虑修正值。此外,本发明还涉及一种操作设备(5)和家用器具(1)。

    2023-08-21
  • 用于经由单向通信单元以纠错的方式传输数据记录的方法和 系统
    用于经由单向通信单元以纠错的方式传输数据记录的方法和
系统

    本发明涉及一种用于经由单向通信单元(UC)以纠错的方式将数据记录(D)从第一网络(NW1)传输到第二网络(NW2)中的方法和系统,其中接收设备仅仅具有受限制的计算和主存储容量。将数据记录划分成子数据记录(例如A、B、C),并且分别通过添加至少一个纠正字符对所述子数据记录进行编码。编码子数据记录(A_COD、B_COD、C_COD)的字符和纠正字符在第二网络(NW2)中迭代地被解码,其中将分配给第一编码子数据记录的字符和纠正字符存储在主存储器(S1)中,将分配给其他编码子数据记录的字符和纠正字符中间存储在后台存储器(S2)中,并且对第一编码子数据记录进行解码,并且然后将其他编码子数据记录之一的迄今接收的字符和/或纠正字符从后台存储器(S2)移动到主存储器(S1)中。在第二网络中从解码子数据记录中重建数据记录(D)。

    2023-08-21
  • 模拟放大用真空管
    模拟放大用真空管

    本发明提供模拟放大用真空管,其为与廉价且容易取得的荧光显示管相近的结构,并且容易作为音响信号用的模拟放大器使用。本发明对象的真空管具有具有释放热电子的拉伸成直线状的灯丝、两组栅极和阳极,双方的阳极形成在平面基板上的同一面上,灯丝配置在与平面基板平行且与双方的阳极对置的位置,栅极以栅极与同组的阳极具有第一规定间隔并对置,并且栅极与灯丝具有第二规定间隔的方式,配置在阳极与灯丝之间,模拟放大用真空管具有:将灯丝固定在与两组阳极之间的中间点对应的位置的灯丝中间固定部,栅极的各自中心与距灯丝的一端1/4距离的位置对置,灯丝中间固定部位于灯丝的1/2的位置。

    2023-08-21
  • 一种串口信号滤波方法及装置
    一种串口信号滤波方法及装置

    本发明提供一种串口信号滤波方法及装置,该串口信号滤波方法包括:提供第一设定滤波时长;在串口信号采集时序上的首个上升沿对应的采集时帧内,判断是否存在一维持时长高于所述第一设定滤波时长的高电平信号;若不存在,当该采集时帧内低电平的维持时长高于所述第一设定滤波时长时,确定该采集时帧为串口信号的开始标志帧,本发明是基于verilog的串口信号滤波方法,原理简单,思路清晰,易于实现与应用,可以对任何使用可编程逻辑器件实现串口信号接收的模块进行滤波,且能够有效的滤除掉干扰信号,尤其是对数据源头进行滤波,能够快速准确的判断出串口信号的开始标志帧,避免了由于干扰信号而造成的数据舍弃,且通用性强,占用资源少,准确率高。

    2023-08-21
  • 基于块稀疏与二元树搜索的压缩感知信号重构方法及系统
    基于块稀疏与二元树搜索的压缩感知信号重构方法及系统

    本发明公开了一种基于块稀疏与二元树搜索的压缩感知信号重构方法及系统,所述方法包括:对接收信号进行均匀分块,构建块稀疏信号模型;对所述块稀疏信号模型进行块稀疏信号重构确定存在信号的支撑块并形成支撑块索引集;对所述支撑块索引集的支撑块重新进行均匀分块并构建块稀疏信号模型,对重新构建的块稀疏信号模型进行块稀疏信号重构以更新所述支撑块索引集,重复更新所述支撑块索引集直至满足迭代停止条件,根据迭代停止后的支撑块进行信号重构,本发明提供了一种基于二元树搜索与监督机制的盲块正交匹配追踪算法,在同类别块自适应贪婪算法中具有可观的精确重构概率,在CS接收机盲接收情景下的信号重构,具有较强的鲁棒性优势。

    2023-08-21
  • 三相低通滤波器的设计方法、装置及电磁骚扰抑制方法
    三相低通滤波器的设计方法、装置及电磁骚扰抑制方法

    本发明涉及三相低通滤波器的设计方法、装置及电磁骚扰抑制方法,包括:根据三相低通滤波器在其截止频率10倍处的分贝衰减需求,选择滤波器的阶数;基于所述选定阶数选择滤波器类型;利用三相低通滤波器的截止频率和特征阻抗,通过比例变换的方式对选定类型后的三相低通滤波器的参数进行设计,得到设计好的三相低通滤波器。将所述滤波器设置于变电站电流互感器的二次侧与保护测量设备之间,滤除由变电站开关设备通断瞬间产生且通过变电站电流互感器传导至保护测量设备的电磁骚扰。本发明有效的滤除了变电站开关设备在通断瞬间产生的电磁骚扰对保护测量设备的干扰,降低了保护设备的误操作概率,同时降低了测量设备的测量不准确发生的概率。

    2023-08-21
  • 负载开关电路及其控制方法
    负载开关电路及其控制方法

    本申请提供了一种负载开关电路包括功率晶体管,第一极配置为接收电源电压,其第二极即为负载开关电路的输出端并与外部电感负载耦合;钳位模块,至少包括彼此耦合的钳位单元和驱动单元;钳位单元,包括电压‑电流转换器和第一电阻,第一电阻耦合在电压‑电流转换器的输出端和功率晶体管的第二极之间,电压‑电流转换器的正输入端接收电源电压,负输入端耦合到功率晶体管的第二极;电压‑电流转换器输出的电流在第一电阻上产生参考压降;驱动单元的输出端耦合到功率晶体管的控制极;当电源电压与功率晶体管输出的电压之差大于等于预设钳位阈值时,钳位单元输出有效驱动控制信号给驱动单元;预设钳位阈值为参考压降与所述第一晶体管的阈值电压之和。

    2023-08-21
  • 基于集成门极换流晶闸管的功率模块
    基于集成门极换流晶闸管的功率模块

    本发明涉及一种基于集成门极换流晶闸管的功率模块,涉及电力电子技术领域。本发明的基于集成门极换流晶闸管的功率模块,包括至少两个层叠设置功率子单元,由于相邻的功率子单元关于第一器件的上表面或下表面对称设置,因此可使相邻的第一导通结构中的电流方向相反,且相邻的第二导通结构中的电流方向也相反,而流向相反的电流产生的电磁感应会相互抵消一部分,从而实现降低回路杂散电感的目的。

    2023-08-21
  • 缓冲器电路及其方法
    缓冲器电路及其方法

    一种电路包括第一反相器和第二反相器。第一反相器耦合到输入端子。输入端子接收在第一电压域中变化的输入信号。第二反相器耦合在第一反相器和输出端子之间。第二反相器生成在第二电压域中变化的输出信号。第一反相器包括第一PMOS晶体管和第一NMOS晶体管。第一PMOS晶体管由从输入信号生成的第一输入跟踪信号偏置。第一输入跟踪信号在第三电压域中变化。第一NMOS晶体管由从输入信号生成的第二输入跟踪信号偏置。第二输入跟踪信号在第二电压域中变化。本公开的实施例还涉及缓冲器电路以及用于操作缓冲器电路的方法。

    2023-08-21
  • 用于驱控功率半导体开关的驱控装置
    用于驱控功率半导体开关的驱控装置

    用于驱控功率半导体开关的驱控装置,其具有:驱控电路,它具有单片集成地构造的驱动电路和控制电路;与驱动电路导电连接的输出驱控端子,驱控装置具有恰好这一个输出驱控端子用来驱控功率半导体开关,驱动电路用于在输出驱控端子处产生用于接通和关断功率半导体开关的驱控电压,其具有用于接通功率半导体开关的第二电压值和用于关断功率半导体开关的与之相比更低的第一电压值,当输出驱控端子经由电流路径与功率半导体开关的控制端子导电连接时,控制电路在接收到关断指令时驱控驱动电路,使其将驱控电压从第二电压值降低到第一电压值,在此,控制电路驱控驱动电路,使得直到驱控电压降低到第一电压值为止的持续时间依赖于至少一个运行状态信号。

    2023-08-21
  • 可编程数字Σ-Δ调制器
    可编程数字Σ-Δ调制器

    一种示例性∑‑Δ调制器(SDM)电路包括向下取整电路(306)、具有被耦接到向下取整电路的输入的第一输入和被耦接到向下取整电路的输出的第二输入的减法器(308)、以及具有可编程次序的多级噪声整形(MASH)转换器(302)。MASH转换器包括被耦接到减法器的输出的输入。SDM还包括:具有被耦接到向下取整电路的输出的输入的可编程延迟电路(304);以及具有被耦接到MASH转换器的输出的第一输入和被耦接到可编程延迟电路的输出的第二输入的加法器(310)。

    2023-08-21
  • 多工器
    多工器

    多工器(1)具备:公共端子(100);接收滤波器(15),与公共端子(100)连接;布线(21),对公共端子(100)和接收滤波器(15)进行连接;发送滤波器(16),与布线(21)上的连接节点(n5)连接;接收滤波器(13),与布线(21)上的连接节点(n4)连接;布线(22),对连接节点(n5)和发送滤波器(16)进行连接;布线(23),对连接节点(n4)和接收滤波器(13)进行连接;以及电感器(31),连接在布线(21)中的从连接节点(n5)到接收滤波器(15)的布线区域与接地之间,或连接在布线(22)与接地之间,在布线(21)中,从公共端子(100)到连接节点(n5)的长度比从公共端子(100)到连接节点(n4)的长度长。

    2023-08-21
  • 电可调表面声波谐振器
    电可调表面声波谐振器

    一种表面声波谐振器器件包括基底(10),该基底支撑:可选通导电层(20);叉指式换能器(31);反射器光栅(41,42),包括多个电分离的指状体(41,42);主欧姆接触(50);以及栅极元件(60)。IDT被配置为可连接至地。该导电层被配置成通过主欧姆接触可连接至地,而所述指状体中的每一个电连接至导电层的横向侧。这限定了从指状体通过导电层和主欧姆接触延伸到地的可选通沟道。栅极元件与导电层电绝缘。栅极元件被配置为在该器件的操作中允许通过相对于地向该栅极元件施加电压偏压(U)来连续地调节可选通沟道的电阻抗。

    2023-08-21
  • 比较器架构和相关的方法
    比较器架构和相关的方法

    公开了一种系统。该系统包括配置成接收输入电压(VIN)和参考电压(VREF)的第一级(M12、M14),第一级包括输入晶体管对(M12、M14),其中输入电压耦合到输入晶体管对,输入晶体管对耦合到地,并且输入晶体管对在公共漏极处包括具有电压的高增益节点(VHGN)。该系统进一步包括第二级(130),第二级耦合到高增益节点并且配置成基于输入电压和参考电压之间的差而生成输出电压(VOUT),第二级包括电阻器(R11)和反相器晶体管对(M15、M16),其中反相器晶体管对的栅极耦合到第一级的高增益节点,并且电阻器将第一级的高增益节点耦合到反相器晶体管对的公共漏极,并且配置成向和/或从第一级的高增益节点提供和/或汲取电流。

    2023-08-21
  • 用于RF通信的使用右手和左手传输线开关的宽带360度移 相器
    用于RF通信的使用右手和左手传输线开关的宽带360度移
相器

    一种RF前端IC装置,包括:RF收发器,用于发送和接收RF信号;以及频率合成器,用于进行频率合成以在预定频带内工作。频率合成器向RF收发器生成LO信号以使得RF收发器能够发送和接收预定频带内的RF信号。频率合成器包括:QPG电路,用于基于LO信号来生成相位偏移的信号;以及移相电路,用于基于相位偏移的信号来生成象限信号。各象限信号对应于相应象限空间中的相位的四个象限其中之一。移相电路包括多个相位开关,多个相位开关能够以协作方式进行操作以进一步基于相位偏移的信号来进行相位偏移从而生成适当象限空间中的象限信号。

    2023-08-21
  • 用于低密度奇偶校验(LDPC)码的分层解码的调度
    用于低密度奇偶校验(LDPC)码的分层解码的调度

    描述了用于无线通信的方法、系统和设备。分层解码的高效低密度奇偶校验(LDPC)调度可包括:接收被编码为包括数个校验节点和数个比特节点的LDPC码的消息;将第一数目个解码迭代应用于对该消息进行解码;在第一数目个解码迭代被应用之后,将第二数目个解码迭代应用于对该消息进行解码;以及通过完成第一数目个解码迭代和第二数目个解码迭代两者来对该消息进行解码。在一些情形中,在第一数目个解码迭代的每一个解码迭代期间,仅对数个校验节点中的一部分进行解码(部分解码),以及在第二数目个解码迭代的每一个解码迭代期间,对数个校验节点中的全部进行解码。调度次序基于校验节点度数(以最低度数开始)或基于连接到校验节点的经穿孔比特的数目。

    2023-08-21
  • 具有高效编码和良好误码平层特性的一类QC-LDPC码
    具有高效编码和良好误码平层特性的一类QC-LDPC码

    本发明提供了一种具有线性时间编码和低误码平层的可变长度的速率自适应准循环(QC)低密度奇偶校验(LDPC)码。为此,本发明提供了一种数据编码方法,该方法包括以下步骤:接收用户比特向量u;确定奇偶校验比特向量p,其中,向量c=(u,p)是满足以下矩阵的码字:具有循环大小为Z的准循环mZ×mZ子矩阵H的一类mZ×nZ奇偶校验矩阵H=(H,H),其中,H的前左m‑r循环列在H的主对角线上方具有零循环,其余右r循环列在H的前上m‑r循环行中具有零循环,并且H的其余下r循环行和H的其余右r循环列形成rZ×rZ方形准循环子矩阵A,其中,环上的子矩阵A的多项式表示具有等于单项式x的行列式,其中,0≤i,4≤r≤m。本发明还提供一种数据编码器、通信装置、存储装置、以及包括上述方法的计算机程序产品。

    2023-08-21
  • 谐振子以及谐振装置
    谐振子以及谐振装置

    本发明提供谐振子(10),具备:振动部(120),具备:具有主面的基板(F2)、形成在基板(F2)的主面上的下部电极(E1)、形成在下部电极(E1)上的压电膜(F3)、以及形成在压电膜(F3)上的上部电极(E2);以及保持部(140),设置为包围振动部(120)的至少一部分。在振动部(120)的周围设置有开口槽,该开口槽在俯视基板(F2)的主面时的第一方向具有不同的宽度。在俯视基板(F2)的主面时,上部电极(E2)形成为从基板(F2)的外边缘隔开沿着第一方向的间隙设置,并且开口槽的宽度较大的区域的间隙的长度比开口槽的宽度较小的区域的间隙的长度大。

    2023-08-21
  • 一种相位同步装置和方法
    一种相位同步装置和方法

    本申请公开了一种相位同步装置和方法,所述装置包括第一、二触发器,所述第一触发器的接收端与第一信号源连接,所述第一触发器的时钟信号端与第二信号源连接,所述第二触发器的接收端与第一信号源连接,所述第二触发器的时钟信号端与第二信号源连接,一方面,避免因两个信号的相位不同而造成的系统性能下降的情况,保证系统的工作性能;另一方面,无需设置晶体振荡器和滤波器等元器件来额外产生方波作为时钟控制信号,减少了元器件的购置,降低了信号处理的成本。

    2023-08-21
  • 数据压缩方法、数据解压方法、装置和计算机系统
    数据压缩方法、数据解压方法、装置和计算机系统

    本公开提供了一种数据压缩方法,包括:获取测序数据中的质量值序列;获取所述质量值序列中的任一质量值的优先级分数,所述优先级分数表征所述任一质量值对于与所述测序数据相关的基因型的影响程度;基于所述优先级分数对所述任一质量值的比特平面进行位移,得到更新的质量值序列;以及基于比特平面编码算法对所述更新的质量值序列进行编码,得到所述质量值序列的压缩比特流。本公开还提供了一种数据解压方法、数据压缩装置、数据解压装置和计算机系统。

    2023-08-21
  • 绝缘栅双极型晶体管的驱动板及驱动装置
    绝缘栅双极型晶体管的驱动板及驱动装置

    本发明公开了一种绝缘栅双极型晶体管的驱动板及驱动装置,驱动板包括脉冲分配单元和隔离驱动单元,其中,脉冲分配单元将接收到的开关信号分成N个脉冲信号,N个脉冲信号经由N个隔离驱动单元电气隔离和功率放大处理后发送到各自对应的IGBT。可见本发明中采用一块驱动电路板即可实现现有技术中脉冲分配板和驱动板两块电路板的功能,并且不需要考虑和脉冲分配板和驱动板之间的接口问题,缩短了开发周期的同时降低了成本。

    2023-08-21
  • 发送设备和接收设备
    发送设备和接收设备

    提供一种发送设备和接收设备。一种发送器包括外部编码器,被配置对输入比特编码产生包括输入比特和奇偶校验比特的外部编码的比特;零填充器,被配置基于预定缩减模式产生多个比特组,确定外部编码的比特的数量是否满足根据针对低密度奇偶校验LDPC编码的码率和码长中的至少一个需要的比特的预定数量,若外部编码的比特的数量小于需要的比特的预定数量,则将零比特填充到多个比特组中的比特中的一些,并将外部编码的比特映射到多个比特组中的剩余比特以构建LDPC信息比特,多个比特组中的每一个由相同数量的比特形成;LDPC编码器,被配置对LDPC信息比特编码,填充了零比特的比特中的一些比特在包括LDPC信息比特中的不是顺序布置的比特组中的一些比特组中。

    2023-08-21
  • 带通滤波器和振荡电路
    带通滤波器和振荡电路

    本申请提供一种带通滤波器,该带通滤波器包括:输入电路,用于把输入的电压信号转换为电流信号后输出;负载电路,连接所述输入电路,用于接收所述电流信号形成一阶RC特性的电压信号;调节电路,连接所述负载电路,用于基于所述电压信号调节所述带通滤波器的高频特性和品质因数;反馈电路,所述反馈电路的输入端连接所述调节电路的输出端,所述反馈电路的输出端连接所述输入电路的输入端,用于将所述调节电路的输出信号的低频部分反馈至所述输入电路。本申请的带通滤波器采用全差分结构,共模抑制特性和抗干扰特性好,结构简单,等效输入噪声低,能提供50dB左右的带内增益,实现3阶特性,对高频带外有‑40dB/DEC的衰减特性。

    2023-08-21
  • 包络跟踪电源电路及电子设备
    包络跟踪电源电路及电子设备

    本申请实施例提供一种包络跟踪电源电路及电子设备,属于通信设备技术领域。该包络跟踪电源电路,包括:多电源级电路、线性放大电路和多相Buck电路;线性放大电路分别与多电源级电路和多相Buck电路连接;多电源级电路包括:可输出多种供电电压的电平提供单元和电平选择开关单元,电平提供单元通过电平选择开关单元与线性放大电路连接。本申请实施例中,将多相技术与多电源技术结合起来,用于实现开关线性混合类ET电源架构,可以在保证高效率的同时,进一步提升ET电源的跟踪带宽,从而实现超宽带高效率跟踪,使其在可以满足超宽带高效率通信需求。

    2023-08-21
  • 基于近似计算的正交匹配追踪重构方法及系统
    基于近似计算的正交匹配追踪重构方法及系统

    本发明涉及一种基于近似计算的正交匹配追踪重构方法,包括以下步骤:步骤S1:采集原始信号,并进行预处理;步骤S2:将预处理后的输入信号,基于压缩感知理论,映射成低维的测量信号;步骤S3:采用基于近似计算的正交匹配追踪重构算法,对测量信号进行重构,进一步得到的重构信号。本发明能够通过减少最小二乘运算的次数,进而减少矩阵求逆的次数,有效降低算法的计算复杂度,提高信号重构效率。

    2023-08-21
  • 一种高速低抖动数据同步鉴相器
    一种高速低抖动数据同步鉴相器

    本发明公开了一种高速低抖动数据同步鉴相器,包括数据锁存电路、数据时钟比较电路、数据修正电路和判决电路;所述数据锁存电路用于接收外部输入的高速数据流,并在下一时钟周期的上升沿到来时将其锁存起来;所述数据时钟比较电路将数据流与输入参考时钟进行时序对比;所述数据修正电路先将前端锁存的数据信号与接收到的时钟信号进行校正,确保其在下一时钟来临时将各数据与输入时钟对齐;所述判决电路用于确定数据和时钟的超前滞后关系;本发明具有恢复时钟抖动小,调谐范围大,低功耗、结构简单等优点。

    2023-08-21
  • 一种用于触摸开关的快速组装设备
    一种用于触摸开关的快速组装设备

    本发明公开了一种用于触摸开关的快速组装设备,包括机架、流动工作台、第一操作机构、第二操作机构、第三操作机构及第四操作机构,流动工作台安装于机架上,第一操作机构、第二操作机构、第三操作机构及第四操作机构绕流动工作台顺时针设置;流动工作台包括第一驱动电机、支撑台及工作面板,第一驱动电机及支撑台均安装于机架上,工作面板设置在支撑台上,并且工作面板上开设有定位开口,第一驱动电机的电机轴贯穿支撑台与工作面板相连接,第一驱动电机驱动工作面板沿顺时针方向每次旋转90°,使定位开口依次位移至第一操作机构、第二操作机构、第三操作机构及第四操作机构的操作工位。本发明不仅能降低生产成本,而且能显著提高生产效率。

    2023-08-21
  • 一种级联半带插值滤波器结构
    一种级联半带插值滤波器结构

    本发明公开一种级联半带插值滤波器结构,属于大规模数字集成电路领域,包括串并转换模块、时钟分频模块和半带插值滤波器模块。串并转换模块根据输入和输出数据的关系进行串并行转换;时钟分频模块由基准时钟通过分频的方法得到多个时钟,为级联结构中的各个环节提供不同频率的时钟;半带插值滤波器模块将输入数据进行数字信号处理后输出。

    2023-08-21
  • 一种声纳信号模拟器延时控制的声纳信号模拟方法及装置
    一种声纳信号模拟器延时控制的声纳信号模拟方法及装置

    本发明涉及一种声纳信号模拟器延时控制的声纳信号模拟方法及装置,通过FPGA使用DDS的方式生成信号,充分的利用了FPGA上的运算资源,ARM只需要根据声纳信号模型计算频率控制字和相位控制字交由FPGA完成DDS。本发明将信号时延模块与串并转换模块结合,通过调整可变长度移位寄存器长度以调整时延大小,同时使用梯级组合型移位寄存器有效的降低了移位寄存器触发链组合逻辑所需要的资源。本发明通过FPGA的并行处理能力同步的产生多路不同时延的并行信号,避免了采用循环读取地址的方式导致系统效率降低。

    2023-08-21
  • 自动增益控制系统及方法
    自动增益控制系统及方法

    本发明揭示了一种自动增益控制系统及方法,所述自动增益控制系统包括:第一霍尔器件、第二霍尔器件、第一仪表放大器、第二仪表放大器、第一可变增益放大器、第二可变增益放大器、第一模数转换器、第二模数转换器、计算电路、检测电路及自动增益控制电路。本发明提出的自动增益控制系统及方法,可以满足霍尔角度传感器和编码器在小角度应用场景下的自动增益控制,同时自动辨别霍尔角度传感器是因为检测到按键操作还是因为环境变化(包括温度、应力、磁铁特性等)而引起的信号强度变化,从而决定信号链路是否需要进行增益调节,避免自动增益控制功能与按键检测功能的相互冲突。

    2023-08-21
  • 一种射频功率放大器的自适应电路结构及射频功率放大器
    一种射频功率放大器的自适应电路结构及射频功率放大器

    本申请公开一种射频功率放大器的自适应电路结构及射频功率放大器,其中,自适应电路结构通过在供电电压与第一电容之间设置第二MOS管,第二MOS管相当于等效为一个可变电阻,使得流经第二MOS管的栅极的电流几乎为零,从而使得第一MOS管的漏极电流只流经第二电阻,随着输入信号功率不断增加,第一MOS管的栅极电压不断上升,使得第一MOS管的漏极电流上升,进而使得第二电阻电压增加,接着第二MOS管的栅级电位下降,等效电阻上升,最后使得反馈回路电流下降,因此,射频功率放大器的增益上升,从而改善功率放大器的AM‑AM特性;而且本申请的自适应电路结构简单,成本较低,解决了现有技术不能同时兼顾改善射频功率放大器的AM‑AM特性与较低成本的技术问题。

    2023-08-21
  • 一种可配置的高效功率放大器
    一种可配置的高效功率放大器

    本发明公开了一种可配置的高效功率放大器,涉及微波功率放大器技术领域。本发明通过在微波功率放大器电路中引入频率自适应控制网络,一方面通过增大漏极和栅极之间阻抗减少晶体管内部功率损耗,提高功率放大器的效率;另一方面根据功率源输入频率的变化控制反馈谐振网络的谐振频率,得到匹配的谐振网络阻抗,从而保证频率在一定变化范围内,微波功率放大器可以自适应保持较高的输出功率和效率。

    2023-08-21
  • 基于代数译码和MAP译码级联的TPC译码方法
    基于代数译码和MAP译码级联的TPC译码方法

    本发明属于数字通信技术领域,具体涉及一种基于代数译码和MAP译码级联的TPC译码方法。本发明的TPC译码算法应用于纠错码为扩展线性分组码或单偶校验码的TPC,并采取软输入/软输出(SISO)的反馈递推迭代译码,迭代部分由多维代数译码单元和多维MAP译码单元级联构成。改进了代数译码算法,使之能适用软输入/软输出的扩展线性分组码译码。本发明提出的代数译码和MAP译码级联方法,可以降低译码器的实现复杂度,并能对多种类型TPC进行译码,应用适用性强。

    2023-08-21
  • 一种差分结构的宽带低噪声放大器
    一种差分结构的宽带低噪声放大器

    本发明提供一种差分结构的宽带低噪声放大器,包括,第一MOS管、第二MOS管、第三MOS管、第四MOS管、第五MOS管、第六MOS管、第一反馈电阻、第二反馈电阻、电源输入端、偏置电压输入端、信号输入端和信号输出端;输入信号通过信号输入端输入上述多个MOS管组成的差分结构电路,并在第一反馈电阻和第二反馈电阻的反馈调节下从信号输出端输出,从而提高了电路的增益,降低了电路功耗,改善了电路噪声性能。

    2023-08-21
  • 复位装置、方法、时钟系统及电子设备
    复位装置、方法、时钟系统及电子设备

    本申请公开了一种复位装置、方法、时钟系统及电子设备,涉及时钟设计领域,复位装置包括:时钟生成电路,时钟生成电路的输出端与时钟信号输入端连接,时钟生成电路用于:在检测到系统时钟电路未输出第一时钟信号时,获取异步复位信号,异步复位信号用于对异步复位时序电路执行复位操作,第一时钟信号用于对同步复位电路执行复位操作;根据异步复位信号生成第二时钟信号,第二时钟信号用于对同步复位电路执行复位操作。由此,在系统未输出第一时钟信号使同步复位电路复位的时候,时钟生成电路能够根据异步复位信号来生成用于对同步复位电路执行复位操作的第二时钟信号,避免在同步复位电路未接收到第一时钟信号的时候,同步复位电路无法复位。

    2023-08-21
  • 一种基于FPGA的γ脉冲信号发生器
    一种基于FPGA的γ脉冲信号发生器

    本发明公开了一种基于FPGA的γ脉冲信号发生器,包括:箱体和主体模块,主体模块设置于箱体内部,主体模块包括脉冲波形发生器、脉冲幅度控制器、脉冲间隔控制器和DA转换器,其中,脉冲幅度控制器和脉冲间隔控制器均与脉冲波形发生器相连,脉冲波形发生器与DA转换器相连。本发明能够实现γ脉冲信号的波形的编程,脉冲幅度的编程以及计数率的调节。

    2023-08-21
  • 一种低功耗的逐次逼近型模数转换电路模块
    一种低功耗的逐次逼近型模数转换电路模块

    本发明公开了一种低功耗的逐次逼近型模数转换电路模块,包括比较器、逻辑比较控制及输出模块、采样开关和逐次逼近电容模块;比较器的反相输入端通过采样开关接待转换电压,其同相输入端通过逐次逼近电容模块接逻辑比较控制及输出模块,其输出端接逻辑比较控制及输出模块;闭合采样开关后,对待转换模拟电压进行采样,保存在比较器的反相输入端,而后比较器将比较结果转送到逻辑比较控制及输出模块,逻辑比较控制及输出模块根据比较器的比较结果控制逐次逼近电容模块电路将不同的电压传递给比较器的同相输入端,最后不断调整电容的控制,最终实现电压编码的输出;本模数转换电路模块能降低能耗、减少模块中的电容数量、从而减小了芯片面积。

    2023-08-21
  • 一种基于Polar编译码树的多元码编译码方法及系统
    一种基于Polar编译码树的多元码编译码方法及系统

    本发明公开了一种基于Polar编译码树的多元码编译码方法及系统,方法包括以下步骤:设计Polar编译码树;利用设计的Polar编译码树,进行编码;进一步编码,在Polar编码树根节点得到所有传输的码字;码字经过调制器调制,发送到信道;信宿接收信号,解调得到每一帧每一个比特的后验概率;根据得到的后验概率,进行SC译码;叶子节点根据父节点传递来的译码信息,进行本节点译码,将自己的译码结果返回给父节点;Polar译码树根节点得到左右子节点译码结果,合并得到Polar译码树根节点的译码码字,完成信息传输。本发明针对Polar码的译码树,根据其极化结果来替换子树,从而实现灵活多样的级联编译码方案,使用不同的级联方案,可以从性能或者时延上获得增益。

    2023-08-21
  • 一种输出频率与温度无关的RC振荡器
    一种输出频率与温度无关的RC振荡器

    本发明涉及CMOS集成电路设计技术领域,尤其涉及一种输出频率与温度无关的RC振荡器,包括:参考电压电源,用于形成一参考电压,参考电压电源的第一输出端连接一电阻,参考电压电源的第二输出端连接一电容;温度系数校准电源,温度系数校准电源的输出端连接于参考电压电源的第二输出端和电容之间,以对参考电压电源输出的第一电流进行校准,并向电容输出校准后的充电电流;比较器,比较器的第一输入端连接于参考电压电源的第一输出端与电阻之间,比较器的第二输入端连接电容的一端。有益效果:提供一种输出频率与温度无关的RC振荡器电路,改变充电电流的温度特性,降低温度对振荡信号的频率产生的影响。

    2023-08-21
  • 接口识别电路、方法、设备和电子设备
    接口识别电路、方法、设备和电子设备

    本发明实施例涉及计算机技术领域,公开了一种接口识别电路、方法、设备和电子设备。接口识别电路用于识别USB接口的连接状态,所述USB接口为不支持OTG的接口,所述电路包括:第一检测模块和控制模块;所述第一检测模块,用于根据所述USB接口的VBUS引脚电压得到第一电压,并输出所述第一电压至所述控制模块,所述第一电压用于表征所述USB接口的VBUS引脚电压为高电平或低电平;所述控制模块,用于根据所述第一电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接主设备,输出提示消息。通过上述方式,本发明实施例可以识别插错USB接口的情况。

    2023-08-21
  • 一种低功耗的射频增益模块放大器芯片
    一种低功耗的射频增益模块放大器芯片

    本发明公开了一种低功耗的射频增益模块放大器芯片,包括共发射极放大结构、达林顿放大结构、以及动态反馈结构;一方面,该放大器采用共发射极放大结构和达林顿放大结构级联的方式提高增益,同时也有助于调节并改善增益平坦度。另一方面,动态反馈结构稳定静态工作点,改善线性度。

    2023-08-21
  • 发送设备和接收设备
    发送设备和接收设备

    提供了一种发送设备和接收设备。一种发送器包括:外部编码器,被配置为对输入比特进行编码以产生经过外部编码的比特,其中,经过外部编码的比特包括输入比特和奇偶校验比特;零填充器,被配置为基于预定缩减模式产生均由相同数量的比特形成的多个比特组,将经过外部编码的比特映射到所述多个比特组中的一些比特,将零比特填充到所述多个比特组中的其余比特,从而构建低密度奇偶校验(LDPC)信息比特;LDPC编码器,被配置为对LDPC信息比特进行编码,其中,被零比特填充的所述其余比特包括所述多个比特组中的未被连续布置在LDPC信息比特中的一些比特组。

    2023-08-21
  • 具有高速共模反馈的差分放大器
    具有高速共模反馈的差分放大器

    本申请案涉及一种具有高速共模反馈的差分放大器。差分放大器(100)的输出(142/144)处的差分信号(OUTP/OUTN)响应于所述输出差分信号(OUTP/OUTN)的共模变化而快速改变。由所述差分放大器(100)放大的经放大输入信号(AINP/AINN)响应于输入到所述差分放大器(100)中的差分信号(INP/INN)的共模变化而快速改变。输入到所述差分放大器(100)中的偏压电压(VB)经隔离以消除所述偏压电压(VB)中的低频分量。

    2023-08-21
技术分类